Патенты с меткой «параллельный»

Страница 5

Параллельный инвертор

Загрузка...

Номер патента: 942226

Опубликовано: 07.07.1982

Авторы: Лепп, Сибгатулин, Сомова

МПК: H02M 7/515

Метки: инвертор, параллельный

...- на обмотках24, 25 (23, 26, 27).За положительное значение напряже 2 ний принято: на обмотках - напряжение,положительный знак которого приложенк началу обмотки, на тиристорах -напряжение на анодах, на конденсаторах - полярность, полученная при заза ряде через тиристоры 4 и 5.При анализе схемы обозначены Ы,"яД Дгл "2 л. "гъ "г 4 жЫ, Ид - числа витков соответствующих обмоток.Для простоты изложения примем,что Ч И,р .о 1 гз 1 г 4 а 24 262 И 1 В.5 9422Обмотки Чи Ч сердечника 17 включены встречно по отношению друг к другу, магнитные поля, созданныетоком заряда конденсатора 6, протекающим через эти обмотки, взаимно 5 компенсируют друг друга и,следовательно, эти обмотки в заряде конденсатора 6 участия не принимают. Так как обмотки Ч,1 и Ч...

Многоканальный параллельный генератор псевдослучайных чисел

Загрузка...

Номер патента: 947856

Опубликовано: 30.07.1982

Автор: Ярмолик

МПК: G06F 7/58

Метки: генератор, многоканальный, параллельный, псевдослучайных«, чисел

...щ = 4,Функциональная схема генераторапсевдослучайных чисел состоит изщ .= 4 триггеров 1 регистра сдвига,щщ- входовых сумматоров 2 по модулюдва щ групп по щ двухвходовых элементов И 3, и групп по щщ-входовых сумматоров 4 по модулю два и и групп пощ подгрупп, включающих щ двухвходовых элементов И 5, причем к входам-го щ-входового сумматора 2 по модулю два подключены выходы двухвходовых элементов И -ой группы по щдвухвходовых элементов И 3, к первому входу 3-ой двухвходового элемента И -ой группы 3 подключен единичный выход 3-го триггера , к синхровходам которого подключен выход генератора тактовых импульсов, на вторые входы двухвходовых элементов Их-ой группы 3 поданы значения коэффициентов, принимающих значения Оили 1, а выходы...

Ассоциативный параллельный процессор

Загрузка...

Номер патента: 955078

Опубликовано: 30.08.1982

Авторы: Бакши, Жуковская, Клдиашвили, Попова, Тодуа, Хачатуров, Шабурова, Шемягин

МПК: G06F 15/00

Метки: ассоциативный, параллельный, процессор

...входы элементов И групп 2.18 и 2.19 подключены к первому выходу 1.1 блока 1. Выходы элементов И группы 2,18 и вторые входы элементов И группы 2.19 соединены соответственно со входами 2.12 и выходами 2.15 коммутатора 2.4 данного элемента 2, а выходы элементов И группы 2.19 и вторые входы элементов И группы 2.18 подключены соответственно ко вторым входам 11 и вторым выходам 12 устройств 3.Блок 1 содержит (фиг. 1) регистр 13 микрокоманд, генератор 14 синхросигналов, накопитель 15 микропрограмм, накопитель 16 номеров микропрограмм, линию 17 задержки, регистр 18 номеров микрокоманд и дешифратор 19. Выходы регистра 13 соединены с первым . и вторым 8 выходами блока 1. Входы регистра 13 подключены к первым входам накопителя 15, а управляющий...

Преобразователь последовательного кода в параллельный

Загрузка...

Номер патента: 970355

Опубликовано: 30.10.1982

Авторы: Плешев, Полунин

МПК: G06F 5/04

Метки: кода, параллельный, последовательного

...разряда (1 = 1 п) слов 1,п преобразуемого массива информации, поступающих на входы 5 преобразователя, в соответствующие разряды входного регистра 1. По фронту спада 1-го сигнала на входе 6 запускается распределитель 2 импульсов, на выходах которого вырабатываются циклические последовательности импульсов.В каждом 1-ом (1 = 1 гп) цикле работы распределителя 2 по сигналу с его первого выхода происходит обращение к блоку 7 памяти и запись в него элемента (1 - 1) гп+1 массива информации с выхода регистра 1. Сигнал с второго выхода распределителя 2 импульсов, поступая на вход сдвига регистра 1, производит сдвиг на один разряд находящегося в нем кода, а поступая на первый вход первого элемента И - ИЛИ 10 и далее на счетный вход счетчика 8...

Параллельный анализатор частотного спектра

Загрузка...

Номер патента: 998971

Опубликовано: 23.02.1983

Авторы: Воллернер, Фойда, Чигирин

МПК: G01R 23/16

Метки: анализатор, параллельный, спектра, частотного

...первый момент времени через дешифратор группы 14 проходит сигнал с фильтра 9 канала 3, который через коммутатор 17 поступает на Формирователь 18 периода, который вырабатывает интервал, равный периоду измеряемой гармоники. На это время открывается ключ 19 и через дешифратор 31 на вход счетчика 23 после делителя 22 поступают сигналы сгенератора 21 импульсов, После окончания интервала, вырабатываемого формирователем 18 периода, переключается счетчик ЗО. При этом дешифратор группы 14 выделяет сигнал по лосового фильтра канала 4, который через коммутатор 17 поступает на формирователь. 18 периода. Формиро.ватель 18 периода вырабатывает интервал, равный периоду гармоники, 5 вь 1 деленной каналом 4. На это времяоткрывается ключ 19 и через...

Параллельный счетчик

Загрузка...

Номер патента: 999168

Опубликовано: 23.02.1983

Автор: Мочалов

МПК: H03K 23/02

Метки: параллельный, счетчик

...первыхвспомогательных триггеров всех последующих разрядов группы, а выход эле.мента И-НЕ соединен с нулевыми входами первых вспомогательных триггеров46всех последующих разрядов этой же группы, при этом с нулевыми входами основного и вспомогательного триггеров каждого разряда группы, кроме старшего разряда, соединены нулевые выходы вспомо- фгательных триггеров всех последующихразрядов этой же группы.На чертеже изображена функциональнаясхема четырехразрядного счетчика. Счетчик содержит группы 1 разрядов, каждый из разрядов 2=1-2=2 в группе содержит первый вспомогательн;ый 3 и основной 4 триггеры, причем старший разряд 2=2 группы содержит второй вспомо- фф гательный триггер 5, а каждый разряд группы, кроме стар 1 цего разряда,...

Параллельный комбинационный сумматор

Загрузка...

Номер патента: 1005038

Опубликовано: 15.03.1983

Авторы: Гоцаков, Чечин

МПК: G06F 7/50

Метки: комбинационный, параллельный, сумматор

...И 8, второй элементИЛИ 9, третий элемент И 10, элемент .ЩИЛИ-НЕ 11, выход 12 обнаружения ошибки, выход 13 сумм, третий элементИЛИ 14,второй и третий элементы НЕ 15и 16, четвертый элемент И 17,Вход б переноса соединен с входом 45переноса младшего разряда сумматора1, а также с первым входом третьегоэлемента ИЛИ 14 и с одним из входовчетвертого элемента И 17, к двумдругим входам которого через второйи третий элементы НЕ 15 и 1 б подключены входы слагаемых одного иэ разрядов сумматора, Управляющий вход 3 со-.единен с вторым входом третьего элемента ИЛИ 14, вторым входом первогоэлемента И 2 старшего разряда и входом первого элемента НЕ 7,выход которого соединен с вторым входом второгоэлемента И 8.Выходы третьего элемента И 10 иэлемента...

Устройство для передачи вагонеток с одного магистрального рельсового пути на другой, параллельный первому

Загрузка...

Номер патента: 1013372

Опубликовано: 23.04.1983

Авторы: Майзлик, Сасс

МПК: B65G 63/02

Метки: вагонеток, другой, магистрального, одного, параллельный, первому, передачи, пути, рельсового

...1 имеет поперечную связь 29, расположенную в зоне рычагов 6 и , и продольные связи 30 и 31.Механизм фиксации вагонетки установлен на стойке 32, входящей в каркас траверсной тележки.На магистральных путях вагонетка 1 удерживается упором 33.Механизм фиксации вагонетки работает следующим образом,После остановки траверсной тележки у магистрального пути (не показан), где размещена заданная программой вагонетка 1, включается привод (не показан) механизма приема и выдачи вагонеток. При этом вал 24 приводит во вращение диск 23 с роликом 22 и звездочку 25 . Штанга 26 с толкателями 27 и 28 перемещается в сторону вагонетки 1, толкатель 28 при встрече с продольной связью 30 вагонетки 1 несколько наклоняется, а затем снова занимает...

Параллельный дешифратор

Загрузка...

Номер патента: 1014030

Опубликовано: 23.04.1983

Авторы: Баранов, Герасимов, Григорьев, Кармазинский, Поплевин, Савостьянов

МПК: G11C 8/10

Метки: дешифратор, параллельный

...И-НЕ, выход которогосоединен с первым управляющимвходом элемента ИЛИ-НЕ и является выходом 3 дешифратора. Второй управляющий вход элементаИЛИ-НЕ является управляющим входом4 дешифратора. Информационные вхо"ды элементы ИЛИ-НЕ являются информационными входами 5 дешифратора.Вход первого инвертора б соединенс вторым управляющим входом элемен-.та ИЛИ-НЕ 1, выход которого соеди"нен с выходом первого инвертора би входом второго инвертора 7, выходкоторого соединен с вторым входомэлемента И-НЕ.Элемент ИЛИ-НЕ содержит группу,параллельно соединенных транзисторов 8, затворы которых являются инфор.мационными входами элемента, истокиобъедийены и являются третьим управ.ляющим входом элемента, стоки объединены и являются выходом элемента, а также...

Способ обнаружения неисправности в системе “автономный параллельный инвертор-газоразрядная нагрузка” и устройство для его осуществления

Загрузка...

Номер патента: 1018053

Опубликовано: 15.05.1983

Авторы: Троянкер, Фокин

МПК: G01R 31/00, G01R 31/24, H02H 7/10 ...

Метки: автономный, инвертор-газоразрядная, нагрузка, неисправности, обнаружения, параллельный, системе

...триггер - с другим входом первого элемента И, выход которого соединен с одним иэ входов второго элемента И и с одним из входов третьего элемента И, выход которого соединен с первым блоком индикации, а другой вход - с инверсным выходом второго триггера, прямой выход кото. , рого соединен с вторым блоком инди.кации, а вход - с выходом второго элемента .И, другой вход которого че. .рез элемент задержки соединен с одним из выходов блока контроля выход ного напряжения. Известно устройство для контроля неисправности тиристорного инвер тора, реализующее известный способматического повторного включения, образователя частоты инвертора (на выход которого подключен к блоку уп- чертеже не изображен). равления контролируемого инвестора,...

Параллельный сумматор

Загрузка...

Номер патента: 1018114

Опубликовано: 15.05.1983

Авторы: Балюк, Дядюра, Зорин, Каневский, Лозинский, Пененко

МПК: G06F 7/50

Метки: параллельный, сумматор

...всех (2 М)-го элементов И соединены с выходом элемента ИЛИ 4, первый вход которого соединен с шиной 5 множителя, а второй вход соединен с шиной 6 режима работы. Выход 1-го элемента И 3 (1 .= М,М+12 М) подключен через во (1-М ) элементов 7 задержки к первому входу 8 1-ой суммирукщей ячейки 9, а выход -ого элемента 3 ( 1,2, ,М) подключен к первому входу 8 .-ой суммирующей ячейки 9. Третий 65 вход 10 каждой 1 с-той (М = 1,22 М) суммирущией ячейки 9 соединенс третьим выходом 11 (Е)-ой суммирующей ячейки 9, причем третий вход10 первой суммирующей ячейки 9 соединен с дополнительной шиной 12 запре,та формирования сумки, а третий вход10 1-ой суммирующей ячейки 9 соединен с шиной 13 запрета формирования;суммирующей ячейки. 9 соединен...

Параллельный аналого-цифровой преобразователь

Загрузка...

Номер патента: 1019623

Опубликовано: 23.05.1983

Авторы: Готлиб, Загурский

МПК: H03K 13/175

Метки: аналого-цифровой, параллельный

...А 7,теля 2 В данком ручае к:2,паэто- Б 7 - напряжения на выходе преобраму используется 2 =4 источников; зователя 7, соответствующиезнаток каждого составляет 1/4 мак- чениям А и Б сигйала 1; А 8, В 8 симального тока преобразователя 2, 4 О напряжения на выходе:преобраэоватеТок .источника 10 смещения и резис- ля 8, соответствующие-значениямторывыбирают так, чтобы падение . . А и Б.сигнала 1; А 9 .= (А 7 + А 8)/2 инапряжения на каждом; резисторе де- Б 9 =(Б 7 + 38 О 2 - напряжение на вылателя.11 составляло Е .,2 п-",:Пре хоДе резиетиВнОго сумматора,9,образователь ток.-напряжение является ,соответствующие значениям А и Б.сигнзвестным элементом .аналоговой тех-, нала 1 г А 17 - А .20 и Б 17 и:В 2045ники и реализуется. на...

Параллельный аналого-цифровой преобразователь

Загрузка...

Номер патента: 1035795

Опубликовано: 15.08.1983

Авторы: Готлиб, Загурский

МПК: H03K 13/175

Метки: аналого-цифровой, параллельный

...доляхОс(фиг.1) . На выходах компараторов 2 и 3 образованы старшиеразряды кода. входного напряжения,Этот же код присутствует на выходах 25элементов 7 задержки, Поскольку кодына входах блока 8 совпадают на его.выходе - логический "ОфНа выходаХкомпараторов 10 и 11 - код, соответствукиций нулю сигнала 28, На выходе компаратора 12 - логический "ОфНа выходах 15 регистра 14 хранитсярезультат предыдущего преобразованиявДля преобразования входного сигнала на шину б подается стробирующийсигнал, например, пилообразной формы. Поскольку ток источника 4 не изменяется, происходит суммирование . стробирующего сигнала со значениямиопорных напряжений на выходах дели:теля 5. Этот же стробирующий сигналпоступает на.сигнальные входы компараторов 10,11...

Преобразователь перемещения в параллельный код

Загрузка...

Номер патента: 1037309

Опубликовано: 23.08.1983

Авторы: Лебедев, Морщихин, Стрелов

МПК: G08C 9/06

Метки: код, параллельный, перемещения

...преобразователя кода соединен с первым управляющимвходом формирователя запрещающегоимпульса, второй управляющий входкоторого подключен к источнику опроса,формирователь запрещающего сигнала содержит элементы НЕ, И, И-НЕ, ИЛИНЕ и элемент задержки, выход которого соединен с первым входом первого элемента И-НЕ и через первый элемент НЕ - с первым входом второго элемента И-НЕ, выход второго элемента И-НЕ соединен с первым входом элемента ИЛИ-НЕ, выход которого соединен с первым входом элемента И, выход элемента И соединен с выходомформирователя запрещающего импульса, первый управляющий вход которого подключен к второму входу второго элемента И-НЕ и входам элементов,задержки и второго элемента НЕ, выход второго элемента НЕ соединен с...

Параллельный анализатор спектра

Загрузка...

Номер патента: 1068835

Опубликовано: 23.01.1984

Авторы: Козлов, Маслаков, Ушаков

МПК: G01R 23/16

Метки: анализатор, параллельный, спектра

..., дешифратор 7 последнего состояниякольцевого счетчика, формирователь 8короткого импульса, генератор 9 35тактовых импульсов, делитель 10, первый элемент И 11, второй элементИ 12, блок 13 цифрового дифференциального анализатора, состоящий изсдвигающего регистра 14, сумматора 4015 и линии 16 задержки, счетчик 17,с коэффициентом пересчета О , дешифратор 18 последнего состояниясчетчика, первый триггер 19, генератор 2 О одиночного импульса, элемент 45ИЛИ 21, второй триггер 22, третийэлемент И 23, первый буферный регистр24, второй буферный регистр 25, первый дешифратор 26, второй дешифратор 27, измеритель 28 выходного сигнала,Параллельный анализатор спектра работает следующим образом.Исследуемый сигнал подается на параллельно соединенные...

Преобразователь кода грея в параллельный двоичный код

Загрузка...

Номер патента: 1070541

Опубликовано: 30.01.1984

Авторы: Гафаров, Янгиров

МПК: G06F 5/02

Метки: грея, двоичный, код, кода, параллельный

...соединены с выходом последнего элемента И третьей группы, первые входы элементов И третьей группы соединены с соответствующими выходами дешифратора, входы которого соединены с выходами счетчика, введены второй триггер, первый и второй элементы ИЛИ, элемент И, первый и 10 и второй переключатели, второй, третий и четвертый элементы задержки, входы которых соединены соответственно с выходами первого и второго управляющих элементов И, а выходы соединены соответственно с первым и вторым входами элемента ИЛИ, выход которого соединен с входами сброса всех разрядов регистра, кроме младшего, управляющий вход и вход сброса младше го разряда которого соединены соответственно с выходами второго и третьего элементов задержки, третьи входы...

Вычитающий параллельный счетчик

Загрузка...

Номер патента: 1075414

Опубликовано: 23.02.1984

Авторы: Баранов, Русанова

МПК: H03K 23/02

Метки: вычитающий, параллельный, счетчик

...выход вспомогательного триггера 3-1 каждого 1-го разряда соединен с первым входом первого элемента И 4-1 этого разряда, второй и дополнительный входы которого соединены соответственно с первой тактовой шиной 9 и инверсными выходами вспомогательных триггеров следующих разрядов, инверсный выход каждого вспомогатель ного триггера 3-1 каждого 1-го раз ряда соединен с первым входом второго элемента И 5-1 этого разряда, второй и дополнительные входы которого соединены соответственно с первой тактовой шиной 9 и инверс ными выходами вспомогательных триггеров следующих разрядов, инверсный выход основного триггера 2-1 каждого 1-го разряда соединен с первым входом третьего элемента И 40 бэтого разряда, второй вход которого соединен с второй...

Параллельный статистический анализатор отклонений и колебаний напряжения

Загрузка...

Номер патента: 1076913

Опубликовано: 28.02.1984

Автор: Ермаков

МПК: G06F 17/18, G06G 7/52

Метки: анализатор, колебаний, отклонений, параллельный, статистический

...принципа действия, очередное изменение кода на выходах которого происходит лишь после того, как входное напряжение изменяется на ширину младшего значащего разряда д ОЧисло двоичных разрядов (выходов) преобразователя 2 связано с числом каналов анализатора следующей формулой: Используемый в устройстве Й -канальный (бесконтактный) переключатель 10 работает следующим образом, На его выходах появляется соответстненно число: Е - при единичном уровне напряжения на управляющем входе; Г - при нуленом уровне напряжения на управляющем входе. В процессе анализа информация накапливается в блоке памяти устройстна, который выполнен на ОЗУ 11 и двоично-десятичном счетчике 12, Емкость ОЭУ 11 равняетсяЕ - 2 (0+1) х пф 4, (3) где Р) - число...

Преобразователь последовательного комбинированного кода в параллельный двоичный код

Загрузка...

Номер патента: 1078424

Опубликовано: 07.03.1984

Автор: Гладков

МПК: G06F 5/04

Метки: двоичный, код, кода, комбинированного, параллельный, последовательного

...преобрарого подключен к входу коммутатора, управляющие входы которого подключены к выходам третьего дешифратора, а первый, второй, третий выходы коммутатора подключены соответственно к входам синхронизациипервого, второго, третьего регистров, группа информационных входовпервого регистра соединена соответственно с группой выходов второго дешифратора, вторая группа выходов счетчика соединена с группами информационных входов второго и третьего регистров, четвертаягруппа выходов счетчика соединенас группой входов четвертого дешифратора, выходы первого и второгоразрядов первого регистра соединены с входами первого элемента сравнения, выход которого, выход первого разряда первого регистра, группа выходов второго регистра являются выходами...

Устройство для преобразования последовательного кода в параллельный

Загрузка...

Номер патента: 1081639

Опубликовано: 23.03.1984

Авторы: Кравец, Соловьев

МПК: G06F 5/04

Метки: кода, параллельный, последовательного, преобразования

...шину "Начало сообщения", причем выход элемента И подключен к информационному входу регистра сдвига и к входу генератора импульсов, выход которого подключен к тактовому входу регистра сдвига, первый вход триггера режима подключен к входу записи регистра сдвига 55 и к шине "Начало сообщения", а выход - к второму входу элемента И, первый вход которого подключен к шине кодовых импульсов, введеныдополнительная выходная шина и Й 5 -триггер, первый вход которого подключен к выходу последнего разряда регистра сдвига, второй вход-триггера подключен к шине "Начало сообщения", а выход - к дополнительной выходной шине и к второмувходу триггера режима.В регистр сдвига введен (0+2)-йразряд, вход которого подключен квыходу(п+1)-го разряда, а выход...

Преобразователь последовательного двоичного кода в параллельный двоично-десятичный код

Загрузка...

Номер патента: 1084780

Опубликовано: 07.04.1984

Авторы: Королева, Шурмухин

МПК: G06F 5/02

Метки: двоично-десятичный, двоичного, код, кода, параллельный, последовательного

...вторые входы всех суммирующих тетрад группы, кроме первой, соединены с выходами соответствующих тетрад.выходного регистра, выходы первой тетрады выходного регистра соединены с разрядными входами первой суммирующей тетрады группы, вход переноса которой соединен со стробирующим выходом блока выделения младшего разряда.Блок десятичной коррекции содер- жит четырехразрядный сумматор,элемент И и элемент НЕ, выход кото рого соединен с первым входом эле мента И, второй вход которого соединен с выходом третьего разряда четырехразрядного сумматора, выход четвертого разряда которого соединен с входом элемента НЕ, а выход переноса четырехразрядного сумматора является выходомопереноса блока десятичной коррекции и соединен с входом переноса...

Параллельный сумматор с контролем по четности

Загрузка...

Номер патента: 1121674

Опубликовано: 30.10.1984

Автор: Яковлев

МПК: G06F 11/10

Метки: контролем, параллельный, сумматор, четности

...сумматора, блок формирования параллельных переносов, блок младших разрядных сумматоров, выходы которого являютсявыходами суммы младших разрядов сумматора, блок гооомиоования старшего разряда суммы, выход которого является выходом суммы старшего разряда сумматора, блок формирования четности результата, блок предсказания четности результата, первый и второй блоки сравнения, выходы которых являются соответственно выходами "Сбой 1" и "Сбой 2" сумматора, причем первый вход первого блока сравнения подключен к выходу блока предсказания четности Результата, первый вход второго блока сравнения подключен к выходу блока формирования четности результата, вторые входы первого и второго блоков сравнения объединены между собой, первые и вторые...

Параллельный сумматор с контролем по четности

Загрузка...

Номер патента: 1124283

Опубликовано: 15.11.1984

Авторы: Лысиков, Яковлев

МПК: G06F 11/10, G06F 7/50

Метки: контролем, параллельный, сумматор, четности

...по седьмой группы соединены со входами. первого элементаИЛИ, выходы элементов И с восьмогопо одиннадцатый группы соединенысо входами второго элемента ИЛИ,первые входы одноименных элементовИ-НЕ группы и элементов ИЛИ-НЕ группы объединены и соединены со входами соответствуюиих разрядов первого слагаемого сумматора, вторыевходы одноименных элементов И-НЕгруппы и элементов ИЛИ-НЕ группы1 О Параллельный сумматор с контролем по четности (фиг, 1) содержит блок 1 формирования функций переноса, блок 2 формирования параллельных .переносов, блок 3 формирования разрядных полусумм, блок 4 формирования разрядных сумм, блок 5 формирования дублирующего выходного переноса, сумматор 6 по модулю два контроля выходного переноса, блок 7 формирования...

Трехвходовой параллельный сумматор

Загрузка...

Номер патента: 1136150

Опубликовано: 23.01.1985

Авторы: Витер, Гурьянов, Мищенко

МПК: G06F 7/50

Метки: параллельный, сумматор, трехвходовой

...первый вход переноса данного разряда сумматора соединен с первым входом первого узла формирования функций переноса, а второй вход переноса соединен с выходом соответствующего разряда первого узла ускоренного переноса, первый и второй выходы первого узла формирования функции переноса соединены соот ветственно с входами распространения и генерации переноса соответствующего разряда первого узла ускоренного переноса, выход второго сумматора по модулю два соединен с выходом суммы данного разряда 15 сумматора, содержит второй узел ускоренного переноса, а каждый разряд суммато.ра содержит второй узел формирования функций переноса, первый узел формирования функций переноса содержит элементы И - НЕ с первого по шестой, а второй узел...

Параллельный пирамидальный счетчик-дешифратор количества единиц в -разрядном двоичном коде

Загрузка...

Номер патента: 1138935

Опубликовано: 07.02.1985

Авторы: Гондарев, Мирвода, Федоренко

МПК: H03M 7/00

Метки: двоичном, единиц, коде, количества, параллельный, пирамидальный, разрядном, счетчик-дешифратор

...соответственно к объединенным второму и первому входам соответствующих нечетного и четного элементов И К -го яруса, кроме того, в каждый ярус введен шифратор, вход которого подключен к выходам этого яруса, а выходы всех шифраторов подключены к дополнительной выходной шине.На чертеже приведена схема параллельного пирамидального счетчикадешифратора количества единиц в и-разрядном двоичном коде для случая 11 = 5Счетчик-дешифратор состоит из ярусов 1-5, которые содержат соответственно 0,2 2, 2 3, 2 4, 2 5 двухвходовыхэлементов И 6 и двухвходовых элементов ИЛИ 7 (количество элементов в каждом ярусе, начиная совторого, вдвое больше порядкового номера яруса ), причем первый и второй входы, соответственно нечетного и следующего за ним...

Параллельный оптоэлектронный сдвигающий регистр

Загрузка...

Номер патента: 1140171

Опубликовано: 15.02.1985

Автор: Свищ

МПК: G11C 11/42

Метки: оптоэлектронный, параллельный, регистр, сдвигающий

...триггера.На фиг. 1 представлена структурная схема предлагаемого сдвигающего регистра;.на фиг. 2 - структурная схема и конструктивное исполнение оптического триггера.1140зКаждый РазРяд регистра содержитпервый,1 и второй 2 оптические триггеры, расположенные друг над другомсо смещением. Над первыми и вторымитриггерами установлены соответственно первые 3 и вторые 4 светоделителисветовых потоков прямого 5 и обратного 6 сдвига. Над первыми 1 и подвторыми 2 триггерами установленысоответственно первый и второй отра- Ожатели 7 и 8 и третий и четвертыйотражатели 9 и 10, а над триггерами 1установлены светоделители 11 свето вого потока опроса. При этом первые3 и вторые 6 светоделители с отражателями 7 и 10 обеспечивают прямойсдвиг...

Преобразователь последовательного кода в параллельный

Загрузка...

Номер патента: 1159164

Опубликовано: 30.05.1985

Автор: Гладков

МПК: H03M 7/00

Метки: кода, параллельный, последовательного

...сигналами канала связи. Для передачи каждого бита необходимо время, равное 4 Т. Информационные байты, разрядность кото 40 рых равна 11, следуют во времени друг за другом через 8 Т, где Т - длитель-ность положительного или отрицательного импульса. При поступлении первого бита 1 информационного байта сигнал с первого входа 16 проходит через элемент 1, устанавливает в состояние триггер 5, при этом сигнал с его инверсного выхода запрещает работу элемента 2 и,50 следовательно, установку триггера 6 в состояние "1", Сигнал с прямого выхода триггера 5 поступает на информационный вход регистра 10 и проходит через элемент 8 ИЛИ. Сигнал с выхода 55 элемента 8 ИЛИ поступает на управляющий вход регистра 10, на счетный вход счетчика 11, на...

Параллельный накапливающий сумматор

Загрузка...

Номер патента: 1166099

Опубликовано: 07.07.1985

Автор: Демин

МПК: G06F 7/50

Метки: накапливающий, параллельный, сумматор

...параллельного накапли" вающего сумматора.Поставленная цель достигается тем, что в параллельном накапливаю-35 щем сумматоре, содержащем в каждом разряде триггер, прямой выход которого соединен с выходом данного разряда сумматора, в каждый разряд сумматора введен элемент НЕРАВНОЗНАЧ.НОСТЬ, причем счетный вход триггера-го разряда сумматора,(1 = 1, ., и, и .- разрядность сумматора соединен с выходом элемента НЕРАВНОЗНАЧНОСТЬ того же разряда сумматора, прямой выход триггера ь-го разряда сумматора соединен с первым входом элемента НЕРАВНОЗНАЧНОСТЬ (х + 1)-го .разряда сумматора, первьй вход элемента НЕРАВНОЗНАЧНОСТЬ младшего раз,ряда сумматора соединен с шиной ну.левого потенциала сумматора, второй вход элемента НЕРАВНОЗНАЧНОСТЬ...

Ассоциативный параллельный процессор

Загрузка...

Номер патента: 1166128

Опубликовано: 07.07.1985

Авторы: Баронец, Берштейн, Канаев, Мелихов

МПК: G06F 15/00

Метки: ассоциативный, параллельный, процессор

...в основных режимах обработ. ки входной управляющей информации.Перед началом работы с пульта управления осуществляется сброс процессора, Цепи сброса на Функц.ональ ных схемах не показаны, как принято для регулярных цепей. После сброса осуществляется запуск процес.- сора, для чего по сигналу с пульта управления осуществляется запуск генератора 150 синхронизации и через группу элементов И 16 1 - 16 1 разИрешает поступление на дешифратор 160 первой зоны кода команды. Дешифратор 160 дешифрирует первую зону кода командыи осуществляет запись единицы в соответствующий разряд регистра 151. В зависимости от разря да, куда записана единица, осуществляется считывание необходимого количества зон кода команды, входящих в данную команду. На...

Преобразователь последовательного двоичного кода в параллельный

Загрузка...

Номер патента: 1167738

Опубликовано: 15.07.1985

Авторы: Кузнецов, Уласевич

МПК: H03M 7/00

Метки: двоичного, кода, параллельный, последовательного

...через элемент. И 12 поступает на выход 34 преобразователя5При отставании. переднего фронта синхроимпульсов от информационных разрядов в пределах времени задержки (фиг. 5) вначале поступают информационные разряды, которые посту лают на входы элементов И 25 и 26, но не проходят через них на счетный вход триггера 19, Затеи одновременно с информационным разрядом появляется синхроимпульс, для которого схема 25 сравнения 16 ведет себя аналогично как для ситуации, представленной на фиг, 5 а. Далее незадержанный информационны 1 разряд исчезает, но одновременно с задержанным информационным ЗО разрядом продолжает присутствовать синхроимпульс. Задержанный разряд не проходит через закрытые элементы И 29 и 24 на счетные выходы триггеров 19 и 17,...