Устройство для сопряжения с памятью
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
(5)4 С ОПИСАНИЕ ИЗОБРЕТЕНК АВТОРСКОМ,Ф СВИДЕТЕЛЬСТВУ ОСУДАРСТЦЕННЫЙ КОМИТЕТ СССРПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИ(56) Авторское свидетельство СССР У 624231, кл, С 06 Р 13/02, 1978.Авторское свидетельство СССР Н 964649, кл, С 06 С 13/02 198 1.(54)(57) УСТРОЙСТВО ДЛЯ СОПРЯЖЕНИЯ С ПАМЯТЬЮ, содержащее счетчик адресов записи и счетчик адресов считывания, счетные входы которых являются соответственно входами синхроимпульсов записи и считывания устройства, а группы выходов соответственно подключены к первым входам элементов И первой и второй групп, выходы которых подключены соответственно к первым и вторым входам элементов ИЛИ групп, а вторые входы элементов И первой и второй групп - соответственно к первым выходам формирователя синхросерии импульсов записи и формирователя синхросерии импульсов считывания,вторые выходы которых соединены соответственно с входами разрешения записи накопителя и выходного регистра, синхровход и выход которого соединены соответственно с входом синхроимпульсов считывания устройства и информационным выходом устройства, а информационный вход - с выходом накопителя, адресный вход которого подключен к выходам элементов ИЛИ,80117936 группы, два элемента И, два элемента ИЛИ и первый триггер, входом сброса соединенный с выходом первого элемента ИЛИ, о т л и ч а ю щ е е с я тем, что, с целью расширения области применения устройства, в него введены три триггера, причем третий выход формирователя синхросерии импульсов записи подключен к первым входам пер" вого и второго эгементов ИЛИ и входу сброса второго триггера, а вход - к прямому выходу первого триггера, установочные входы первого и третьего триггеров подключены соответственно к выходам первого и второго эле- Я ментов И, первые входы которых соединены соответственно с выходами второго и четвертого триггеров, а вторые входы - соответственно с инверсными выходами третьего и перво- й го триггеров, информационный вход накопителя является информационным входом устройства, вход обращения,накопителя соединен с выходом второго элемента И, вторым входом подключенного к второму выходу формирователя синхросерии импульсов считывания, первый выход которого соединен с входами сброса третьего и четвертсго триггеров, а вход - с выходом третьего триггера и вторым входом первого элемента ИЛИ, установочные входы второго и четвертого триггеров соединены соответственно с входами синхроимпульсов записи и считывания устройства.Изобретение относится к вычислительной технике и может быть использовано в системах накопления и передачи информации,Цель изобретения - расширение 5области применения путем обеспеченияработоспособности устройства при неравенстве частот сигналов вводаи вывода.На фиг, 1 представлена функциональ.ная схема устройства; на Фиг,2 -временные диаграммы работы устройства.Устройство содержит счетчик 1 и 2адресов записи и считывания, накопитель 3, элементы И 4 и 5 первой ивторой групп, выходной регистр 6,элементы ИЛИ 7 группы, элементы ИЛИ8 и 9, Формирователи 10 и 11 синхросерии импульсов записи и считывания,первый 12 , четвертый 13 и второй15 триггеры, элементы И 16 и 17,информационные вход 18 и выход 19устройства, входы 20 и 21 синхроимпульсов записи и считывания, входы22 и 23 установки счетчиков 1 и 2,Эпюры показывают уровни. напряжения соответственно на входах 20и 21 прямом выходе триггера 15,первом, втором и третьем выходах 30Формирователя 10, прямых выходахтриггеров 12 и 14, а также первоми втором выходах формирователя 11.Устройство работает следующим.образом.35Синхроимпульс записи (фиг,2 а)поступает на вход 20 и устанавливает триггер 15 в единичное состояние (Фиг. 2 в). Если в данный моментв устройстве операция считывания 40не производится, то на втором входеэлемента И 16 имеется разрешающийпотенциал с инверсного выхода триггера 14, Выходной сигнал триггера15 устанавливает триггер 12 в едияичноесостояние. Сигнал с прямого выхода триггера 12 запускает формирователь 10, сигнал с первоговыхода которого (Фиг.2 г) разрешаетпрохождение на адресный вход накопителя 3 очередной ординаты записи,. сформированной счетчиком 1 адресовзаписи, сигнал с второго выходапереключает накопитель 3 в режим записи (фиг. 2 д), а сигналом обращения 55с третьего выхода (Фиг,2 е) производится запись информации в накопитель,3. Если во время операции ввода при-. шел синхроимпульс считывания (фиг,2 б), то он устанавливает триггер 13 в единичное состояние но сигнал с инверсного выхода триггера 12 запрещает его прохождение через элемент 17 до завершения цикла записи. После эавершения цикла записи в накопитель 3 задний Фронт сигнала обращения (фиг2 е) Формирователя 10 устанавливает триггеры 15 и 12 в нулевое состояние. На втором входе элемента И 1 появляется разрешающий потенциал.и выходной сигнал триггера 13 устанавливает триггер 14 в единичное состояние. Сигнал с прямого выхода триггера 14 запускает формирователь 11, сигнал с первого выхода которого разрешает прохождение на адресный вход накопителя 3 адресов считывания, сформированных счетчиком 2, а сигнал с инверсного выхода триггера 14 зап- рещает прохождение через элемент И 16 сигнала ввода, По сигналу обращения со второго выхода Формирователя 11 (Фиг, 2 к) производится операция вывода, После завершения операции выводазадний фронт сигнала обращения(Фиг. 2 к) обнуляет триггеры 13 и 14и заносит в выходной регистр 6 информацню, считанную с накопителя 3.Устройство работает аналогичный образом, если сигнал вывода приходит раньше сигнала ввода, однако при этом сначала производится операция вывода, а после ее завершения - операция ввода,В случае одновременного прихода сигналов ввода и вывода возможны временные соотношения, при которых выходные сигналы триггеров 15 и 13 пройдут через элементы И 16 и 17 и установят триггеры 12 и 13 в единичное состояние, что эквивалентно наложению операций ввода и вывода. Для исключения этого сигнал с прямого выхода триггера 13 через элементИЛИ 8 сбрасывает триггер 12 и начина- ется операция вывода, а после ее завершения - операция ввода.Следовательно, при любых соотношениях между сигналами ввода и вывода и любой их частоте осуществляется зались и считывание из накопителя 3, таккак время задержки очередного сигналаобращения к накопителю определяетсявременем завершения начатой операциии не зависит от наличия в данныймомент времени предыдущего сигналаз 1 обращения, причем работа устройства не зависит от частот сигналов ввода, вывода их равенства.или отличия при условии, что величина каждой из частот поступления синхроимпульсов ввода или записи не превышает 179362половины величины максимальной частоты обращений к накопителю 3.Таким образом, устройство обеспечивает работу при различных часто тах вводаи выводаинАормации,что позволяет расширитьобласть егоприменения..Пчелинская Техред Т.Фанта Корректор М.Самборская едакто Патент",ли Ужгород, ул. Проектная, 4 акаэ 5678/52 Тираж 710 ВНИИПИ Государственного комитетапо делам иэобретений и открыт 113035, Москва, Ж, Раушская на ПодписноеСРд. 4/5
СмотретьЗаявка
3714566, 25.01.1984
ПРЕДПРИЯТИЕ ПЯ А-3759
ГАЛКИН ВИКТОР ИВАНОВИЧ, ГАЛКИН СЕРГЕЙ ЮРЬЕВИЧ, ДУБИНИН ДМИТРИЙ СЕМЕНОВИЧ, ШИКЕРУН АЛЕКСАНДР НИКОЛАЕВИЧ
МПК / Метки
МПК: G06F 13/16
Метки: памятью, сопряжения
Опубликовано: 15.09.1985
Код ссылки
<a href="https://patents.su/4-1179362-ustrojjstvo-dlya-sopryazheniya-s-pamyatyu.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для сопряжения с памятью</a>
Предыдущий патент: Устройство для сопряжения вычислительных машин
Следующий патент: Микропроцессор
Случайный патент: Устройство для измерения амплитуды угловых колебаний