Устройство для преобразования двоичных кодов
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
ОП ИСАН ИЕИЗОБРЕТЕН ИЯК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ 330448 Секте Советских Социалистических республикЗависимое вт, свидетельства-аявлено 14,1 Х.1970 (,% 1474716/18-2 065 т 0 нением заявки-рисо омитет по дел оритет -зобретеиий и открытийпри Совете Мимистров 411.1972. БюллетеньДК 681.325,53(0 Опубликова бликования описания 24,И.1972 Дат Авторы зобретен А. М. Оранский и Б. В, Немытов лорусский государственный университет ймени В. И. ЛенинЗаявите УСТРОЙСТВО ВОИЧНЫХ КОД П РЕОБРАЗОВА 2 Уст 1, реги схему. пульсо мы И Логар и 13 ойство содер тр сдвига 2, равнения 4, ге , схему ИЛИ 9,10 и 11,в ифмирование жит реверсивныи счетчик регистр характеристик 3, нератор 5 тактовых им б, триггеры 7 и 8, схеходы пусковых сигналов и Потенцирование 12 те ре Изобретение относится к области вычислительной техники и предназначено для преобразования двоичных кодов,Известно устройство для по нцированиялогарифмов по основанию два в двоичнойсистеме счисления, содержащее регистр сдвига, регистр характеристик, реверсивный счетчик, схемы сравнения и логическое обрамление.Цель изобретения - расширение функциональных возможностей устройства и обеспечение выполнения операций как потенцирования, так и логарифмирования,Цель достигается тем, что в предлагаемомустройстве первые входы второй и третьейсхем И соединены с выходом генераторатактовых импульсов, выход первого триггерасоединен со вторым входом второй схемы И,выход второго триггера соединен со вторымвходом третьей схемы И, выход второй схемы И соединен с первым входом схемыИЛИ, выход третьей схемы И соединенсо вторым входом схемы ИЛИ и со входомобратного счета реверсивного счетчика, а выход сдвигающего регистра соединен со входомвторого триггера.На фиг. 1 изображена блок-схема устройства; на фиг. 2 - и 3 показаны состояниегистров и реверсивного счетчика, иллюстрирующие работу устройства. Устройство работает следующим образом.В исходном состоянии все ячейки регистров, 10 счетчика и управляющие триггеры установлены в нулевое положение. Двоичное число Х (фиг. 2, а), логарифм которого требуется вычислить, заносится в сдвигающий регистр 2.В счетчик 1 заносится число тт, равное ко личеству разрядов целой части числа Х. Натриггер 7 по входу 12 подается пусковой сигнал, устанавливающий его в единичное состояние, в результате чего схема И 11 открывается по потенциальному входу. Такто вые импульсы от генератора 5 через схемуИ 11 поступают на схему ИЛИ б и на вход обратного счета счетчика 1. С выхода схемы ИЛИ б импульсы поступают на регистр 2, производя в нем сдвиг записанного 25 двоичного числа Х. При этом в счетчике 1производится вычитание из начального значения числа разрядов и по единице в каждом такте, до выхода из регистра 2 самого старшего значащего разряда числа Х, в результа те чего триггер 7 перебрасывается в нулевое330448 3 состояние, Выходной сигнал триггера 7 закрывает схемы И 11. Вычисление окончено, и в счетчике 1 теперь записано число к, равное значению характеристики искомого логарифма, а в сдвигающем регистре 2 записано приближенное значение его м антиссы (фиг.2, б), занимающее все разряды регистра 2. Для вычисления антилогарифма (т. е. для потенцирования), в исходном состоянии все ячейки регистров, счетчика, триггеры 7 и 8 устанавливаются в нулевое положение. В ячейку сдвигающего регистра 2, находящуюся слева от двоичной запятой, записывается логическая единица (фиг. 3, а). Затем в дробную часть сдвигающего регистра 2 в двоичном коде заносится значение мантиссы х логарифма, а в регистр характеристик 8 - значение характеристики к логарифма 1 фиг, 3, б). Для вычисления антилогарифма триггер 8 сигналом по входу 13 устанавливается в единичное состояние, а его выходной сигнал открывает по потенциальному входу схемы И 9 и 10. Импульсы генератора 5 подаются на схему И 9, через которую они поступают на схему ИЛИ 6, а с выхода схемы И 6 - на сдвигающий регистр 2, а также через схему И 10 - на вход прямого счета счетчика 1. После поступления к импульсов на счетчик 1 и на сдвигающий регистр 2, число в счетчике 1 становится равным к, т. е, характеристике логарифма, записанной врегистре характеристик 3, в результате чего срабатывает схема сравнения 4. Выходной сигнал схемы сравнения 4 перебрасывает триггер 8 в нулевое состояние, в результате чего схемы И 9 и 10 закрываются.Вычисление окончено, и в сдвигающем ре гистре теперь записано число У, равное приближенному значению антилогарифма для заданного логарифма (фиг. 3, в),Предмет изобретения 10Устройство для преобразования двоичныхкодов, содержащее регистр сдвига, регистр характеристик, реверсивный счетчик, схему сравнения, генератор тактовых импульсов, два триггератри схемы И и схему ИЛИ, причем выходы реверсивного счетчика и регистра характеристик соединены со входами схемы сравнения, выход которой соединен со входом первого триггера, выход первого триг О гера через первую схему И соединен совходом реверсивного счетчика, отличающееся тем, что, с целью расширения функциональных возможностей, первые входы второй и третьей схем И соединены с выходом гене ратора тактовых импульсов, выход первоготриггера соединен со вторым входом второй схемы И, выход второго триггера соединен со вторым входом третьей схемы И, выход второй схемы И соединен с первым входом ЗО схемы ИЛИ, выход третьей схемы И соединен со вторым входом схемы ИЛИ и со входом обратного счета реверсивного счетчика, а выход сдвигающегося регистра соединен со входом второго триггера.330448 к ФаР 7 опп опао х п оа 1 пппооопо окопу ооп Риг Составитель В. Игнатущен Корректор Е. Михеева Техред Редактор И. Орло анен а пппппопоппоп д оооаккптоп Заказ 99/568 Изд,272 Тираж ЦНИИПИ Комитета по делам изобретений и открытий иМосква, Ж 35, Раушская наб., д. Тип. Харьк. фил. пред. Патент Подписноезете Министров СССР
СмотретьЗаявка
1474716
А. М. Оранский, Б. В. Немытов Белорусский государственный университет имениВ. И. Ленина
МПК / Метки
Метки: двоичных, кодов, преобразования
Опубликовано: 01.01.1972
Код ссылки
<a href="https://patents.su/3-330448-ustrojjstvo-dlya-preobrazovaniya-dvoichnykh-kodov.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для преобразования двоичных кодов</a>
Предыдущий патент: Устройство для отображения информации
Следующий патент: Устройство для получения псевдочастного
Случайный патент: Устройство для измерения момента сопротивления вращению крупногабаритного тяжелонагруженного подшипника