Архив за 1986 год
Многофункциональный модуль
Номер патента: 1236459
Опубликовано: 07.06.1986
Авторы: Аляев, Викентьев, Дерябин, Силин
МПК: G06F 7/00
Метки: многофункциональный, модуль
...информационный вход модуля соединен с первым входом седьмого элемента И, вторым входом шестого элемента И и четвертым входом третьего элемента И, пятый информационный вход модуля соединен с вторым входом седьмого элемента И и первыми входами восьмого и девятого элементов И, выход второго элемента И соединен с первым входом третьего элемента ИЛИ, выход которого соединен с первым входом десятого элемента И, выход третьего элемента И соединен с первым входом четвертого элемента ИЛИ, выход которого соединен с первым входом одиннадцатого элемента И, выход пятого элемента И соединен с первымвходом пятого элемента ИЛИ, выход которого соединен с первым входом двенадцатого элемента И, выход седьмого элемента И соединен с первым входом...
Устройство для выделения числового интервала
Номер патента: 1236460
Опубликовано: 07.06.1986
Авторы: Вавилов, Вальшонок, Сигалов
МПК: G06F 7/00
Метки: выделения, интервала, числового
...работает следующимобразом,В регистрах 4 и 5 хранятся значения границ числового интервала Аи 8 ., на вход 7 подается сравниваемое число Х, В сумматорах-вычитателях 1 - 3 производятся соответственно, вычисления величин (Х-А),(Х - 6).и (Б-А). В зависимости отсоотношения чисел А , В и Х на. знаковых выходах сумматоров-вычитателей 1 - 3, и выходе сумматора 6 помодулю два, т.е. на выходе 8 устройства, вырабатываются сигналы всоответствии с таблицей,Зб 4 бО 2Величины А, Ь и Х являются периодическими, т,е, такими, для которых справедливоХ(С) = л (Е + пТ),где 11 в целое;1 - период Функции," .Например, могут являться показаниями датчика угловой величины. Впоследнем случае единица на выходеустройства 8 означает, что при многократном обходе...
Устройство для сравнения чисел
Номер патента: 1236461
Опубликовано: 07.06.1986
МПК: G06F 7/04
...на входе выбора режима подается в случае Д)ЬПосле этого, как генератор 1 вырабатывает 11 импульсов, сигнал переноса счетчика 2 обнуляет триггер 12 и генератор 1 прекращает вырабатывать импульсы, при этом в сдвиговых регистрах 3 и 4 зафиксированы снова коды А и В. Сигнал переноса счетчика 2 также подается на вход формирователя 14 импульса и в случае отсутствия единичного сигнала на входе запрета формирователя 14 вырабатывается сигнал записи в сдвигавый регистр 4, в котором происходит перезапись кода текущего значения числа А и цикл повторяется с новым кодом текущего значения.В случае запрета перезапись не происходит и в сдвигавом регистре 4 остается либо максимальное (в случае единичного состояния на управляющем входе выбора...
Устройство для умножения десятичных чисел
Номер патента: 1236462
Опубликовано: 07.06.1986
Авторы: Андреасян, Арутюнян, Шароян
МПК: G06F 7/49
Метки: десятичных, умножения, чисел
...И 8 группы поступаетсигнал логического нуля, который ихзапирает, и на вход сумматора 5 поступают нули, что необходимо для передачи на регистр б старшей цифры произведения циАры множителя со старшей цифрой множимого с учетом толькопереносов сумматоров 4 и 5. Ата цифра в предыдущем шаге с выхода умно"жителя 3 поступает на сумматор 4,где складывается с нулевым значением.Полученная таким образом сумма с выхода сумматора 4 поступает на входсумматора 5, где складывается в последнем шаге только с запомненнымпереносом предыдущего шага. Полученная сумма на выходе сумматора 5 представляет собой старшую цифру результата умножения мнажимого на цифрумножителя, которая поступает на старшую тетраду регистра 6. Выдвигаемая цифра регистра б...
Четырехуровневый однозарядный сумматор
Номер патента: 1236463
Опубликовано: 07.06.1986
Автор: Бобров
МПК: G06F 7/50
Метки: однозарядный, сумматор, четырехуровневый
...схема четьрехуровневого одноразрядного сумматора.Четырехуровневый одноразрядный сумматор содержит входы 1-5 операндов, пороговые детекторы 6-10, токоНа входы 1, 2 и 3 подаются прямыекоды операндов, а на входы 4 и 5инверсные коды. Веса инжекторов многозначных И Лвентилей из составных транзисторов и схемы включения вентилей приведены в таблице (Д - включение И Л-вентиля по схеме порогового детектора; О - включение по схеме токового отражателя),выход 11 ю 0,0.0,0.1.1,1.3.,1.1.11.3.1+ выход 14;0.0.0.0.0.0.0,0,1.31.11.1,выход 15:0,0.0,0.0,0.0,0.0.0.0.0,3.1.1.1выход 20:0,0,0.0,1.1,12,2.2.2,3.3.3.3Аналогично на выходе 19 суммы происходит сложение последовательностей:,выход 16:0.1.2.3.0.1.2.3.0,0,0,0.0,0.0.0+ выход...
Устройство для умножения элементов конечных полей
Номер патента: 1236464
Опубликовано: 07.06.1986
Автор: Сулимов
МПК: G06F 7/52
Метки: конечных, полей, умножения, элементов
...при Ч=1,0, х=1ш,Сигналы вида Ч Ум", 5.=1,2ш с выходов элементов И 8 и И 9 поступают поразрядно в каждый такт работы устройства на первые и вторые входы группы 11 сумматоров 2 по модулю два, где и суммируются поразрядно.При этом, в первом такте образуется сумма Ч,Б +Ч Уа, во втором такте сумма Ч 0 м +Ч 1 к и так далее, если35 ш 4.Сигналы с выходов сумматоров 11, соответствующие указанным суммам, 4 О поступают на соответствующие входы накапливающих сумматоров, где и производится получение итоговой суммыза ш/21 тактов работы устройства умножения: (Ч, У+Ч,од+(Чо +Ч ЗЯБ )= 45Ч, П , равной произведению Есомножителейи Ч,464 4Формула изобретенияУстройство для умножения элементов конечных полей, содержащее первый умножитель на примитивный...
Устройство для вычисления тригонометрических функций
Номер патента: 1236465
Опубликовано: 07.06.1986
Авторы: Золотовский, Коробков
МПК: G06F 7/548
Метки: вычисления, тригонометрических, функций
...в промежуточную форму специальный код, получают .0,10001010, 0000001.Так как спецкод эквивалентен знакоразрядному двоичному коду, то онПсодержит (+1) значащих разрядов2 Ргде ш - разрядность младшей частичисла. Для представления количестванулей необходимо 1 оя щ , таким. образом, общее число бит сйецкода равно ь 1:(1 ос ш +1) ( -г +)й 2При этом ь =16 (ш=8 и ш =8),откуда И=20.Самым неблагоприятным будет код 0,101010 О, которому соответствует спецкод 0010010000001001110. В регистр 8 считывается весь код сразу, Старшие три разряда поступают на сумматор 13 и сдвигатель 9. Значащий (четвертый) оазряд поступает нагруппы элементов И О иВ третьем такте происходит умножение созх, хранящегося в регистре6, на старший разряд ах, хранящийсяв регистре...
Устройство для преобразования координат
Номер патента: 1236466
Опубликовано: 07.06.1986
Авторы: Ваврук, Захарко, Мельник, Цмоць
МПК: G06F 7/548
Метки: координат, преобразования
...регистры О3 1и 9 (фиг, 26) и по сигналу вычитания (фиг2) на первом 7 сумматоре по сигналу суммирования (фиг.2на втором 8 сумматоре происходят соответственно вычисления функцийх = гсоз ч, - агг з.п У,у = г зп Р, + дчг созч,Одновременно с пятого выходараспределителя 5 импульсов поступаетсигнал на выход 22, указывающий, чтоустройство обработало данные, и насинхровход счетчика 1, который позаднему фронту сигнала устанавливается в нулевое состояние. Нулевойперепад через элемент ИЛИ 2 устанавливает в единичное состояние триггер 6, выход которого указывает, чтоустройство закончило работу и запрещает прохождение импульсов с генератора 3 тактовых импульсов через элемент И 4.Работа устройства по обработкепреобразований по формуле (4)...
Вычислительное устройство
Номер патента: 1236467
Опубликовано: 07.06.1986
МПК: G06F 7/552
Метки: вычислительное
...появляется единичный импульсный сигнал 7 =7, по переднему фронту которого значение (5) записывается в первый выходной регистр 6 и на выходе схемы 8 сравнения образуется нулевой сигнал, С задержкой 6, определяемой временем записи данных в выходные регистры 6 и 7, на пятом выходе блока 10 управления Формируется единичный сигнал- по которому выход мультиплек 5 сора 9 на время С -С подключается к выходу первого выходного регистра 6За время С-С на выходе вычитателя 5 Формируется значение второго шага вычислениякоторое по заднему фронту сигнала С в момент времени С записывается во второй выходной регистр 7. Если значение У,дУ, то ка выходе схемы 8 сравнения образуется единичный сигнал, по которому вычислительный процесс...
Устройство для вычисления значения модуля вектора
Номер патента: 1236468
Опубликовано: 07.06.1986
Авторы: Ваврук, Захарко, Мельник, Цмоць
МПК: G06F 7/552
Метки: вектора, вычисления, значения, модуля
...18, на вход второго слагаемого которого поступает меньшее число, разделенное на два, т.е. сдвинутое монтажно на один разряд в сторону младших разрядов (в нашем случае 1/2 ьУ) . На выходе сумматора 18 получаем результат 2=78 ЛХ+1/2 ЬУ, который поступает на вторые информационные входы первой схемы 19 сравнения и второго мультиплексора 20, На схеме 19 сравнения происходит сравнение 2 и ЬХ и в зависимости от сравнения на выход устройства через мультиплексор 20 передается 2 или ь Х, которые в момент з (фиг 2 е через открытый ло первая входам шестой мультиплексор 5 записывается в четвертый регистр 9.3 1236468 4На время С мультиплексор 12 от-пятый и шестой регкрыт для регистров 10 и 11 (фиг,2 б схема сравнения, нвыход которого соев) и на...
Устройство для возведения в квадрат -разрядных чисел
Номер патента: 1236469
Опубликовано: 07.06.1986
Авторы: Евдокимов, Плющ, Стеканов
МПК: G06F 7/552
Метки: возведения, квадрат, разрядных, чисел
...то выход 19 устройства, с которого снимается значениезнакового разряда результата, соединяется с шиной нулевого потенциалаустройства.Выходы 14 и 15, с которых снимаются значения младших разрядов результата, из-за простоты получениязначений этих разрядов соединенысоответственно с нулевой шиной устройства и входной клеммой, на которуюпоступает значение младшего разряда,На свободные входы 16 одноразрядных сумматоров, выходы которых соединены с (2 п)-го по (2 п) и элементами НЕ 7, подаются значения логической единицы.При поступлении на входы 17, 1-4устройства дополнительного кода х= 36469 2=0.1101 положительного числа х=13 на выходах 9, 8-15 устройства по окончании переходных процессов в схеме устанавливается значение кода у=...
Датчик случайных последовательностей
Номер патента: 1236470
Опубликовано: 07.06.1986
Автор: Ларченко
МПК: G06F 7/58
Метки: датчик, последовательностей, случайных
...выхода х-го Т- триггера 5 через з-й информационный вход коммутатора 6 на первый вход элемента НЕРАВНОЗНАЧНОСТЬ 8.Пусть на 3-м ш) выходе, работающего в коде "1", из п регистра 3 присутствует высокий потенциал, который подается иа второй вход 3-го элемента И второй группы и на )-й управляющий вход коммутатора 7, Наличие на )-м управляющем входе коммутатора 7 высокого потенциала разрешает прохождение сигналов с выхода 3-го разряда регистра 5 через 1-й информационный вход коммутатора 7 на второй вход элемента НЕРАВНОЗНАЧНОСТЬ 8.Элемент НЕРАВНОЗНАЧНОСТЬ 8 сравнивает поступающие на его входы сигналы и формирует на своем выходе низкий потенциал, если входные сигналы одинаковые (состояние Т-триггерови 1 одинаковые), и формирует на своем выходе...
Устройство для перемножения двух число-импульсных последовательностей
Номер патента: 1236471
Опубликовано: 07.06.1986
МПК: G06F 7/68
Метки: двух, перемножения, последовательностей, число-импульсных
...элемента ИЛИ 8, являющегося выходом двоичного умножителя, определяется выражением Импульсы приращения Йу поступают на первый вход элемента ИЛИ 9, а импульсы приращения Йх, - через элемент 10 задержки на второй вход элемента ИЛИ 9, образуя на его выходе суммарное приращение Йя, равноеЙ,+Йу, (3) Импульсы приращения Йх число-импульсного кода числа х поступают на вход суммирующего счетчика 3. Поэтому текущее значение числа И соответствующее коду счетчика 1, определяется выражениемх Импульсы приращения Йу число-импульсного кода числа у поступают на вход суммирующего счетчика 4. Поэтому текущее значение. числа И, соответствующее коду счетчика 4, определяется выражениемИ= Йу=у (5)оПодставив выражение (5) в (1), а выражение (4) в (2) получаем...
Устройство для умножения в системе остаточных классов
Номер патента: 1236472
Опубликовано: 07.06.1986
Авторы: Евстигнеев, Кошарновский, Маркин, Новожилов
МПК: G06F 7/72
Метки: классов, остаточных, системе, умножения
..., поступающий на соответствующие вхоцы блоков 17 и 25, С выхода второго преобразователя 27 кода СОК снимается макрокоэффициент В, поступающий на вторые входы блоков 13, 23 и 18 умножения и на вход блока 1 О, элементов И. С выхода блока 18 умножения величина А,В пройдя открытые элементы И блока 4, поступает на вход 19 сумматора, С выхода блока 1 умножения величина А 1 В, пройдя открытые эле-, - менты блока Й 5, поступает на сумматор 21.С выхода блоков 13 и 23 умножения величины Э=А В, и Р=А, В поступают на вторые информационные входы соответственна первого 1 и второго 2 коммутаторов, На этом первый такт работы устройства заканчивается.Второй такт работы устройства начинается снятием с тактового входа 6 сигнала и подачей на, тактовый...
Арифметическое устройство
Номер патента: 1236473
Опубликовано: 07.06.1986
Авторы: Евстигнеев, Евстигнеева, Кошарновский
МПК: G06F 7/72
Метки: арифметическое
...и вычитание иэ полученной величины значения основания позиционной системы счисления, суммированиезначений на информационных входах35 и 36 с единицей и вычитание изполученной величины значения основа"ния позиционной системы счисления,Ввиду малой величины оснований указанные узлы целесообразно выполнитьтабличного типа на основе ПЗУ,Схема 19 сравнения с константойформирует парафаэное значение переноса при условии, что входная величина больше или равна значению основания позиционной системы счисления,Схема 20 сравнения с константой формирует парафазное значение переносапри условии, что входная величинаравна значению основания позиционнойсистемы счисления, уменьшенному наединицу. Схемы 19 и 20 с константоймогут быть реализованы на основе...
Устройство управления
Номер патента: 1236474
Опубликовано: 07.06.1986
Авторы: Колесников, Переход, Смирнов
МПК: G06G 9/00
...6 элементов И,первую группу 7 управляющих входов,первый шифратор 8, группу 9 элементов памяти, дешифратор 10, группу 11выходов устройства, вторую группу12 управляющих входов, четвертуюгруппу 13 элементов И, второй шифратор 14, выполненный на диодной матрице.Предлагаемое устройство управления представляет собой цифровой автомат с памятью секвенциальной структуры, в котором элементы И четвертой группы и второй шифратор обеспечивают дополнительные переходытакие, чтобы число переходов из каждого состояния и переходов в негосовместно с реализованными в устройстве было одинаковым, Выполнение указанного условия обеспечивает проверкуреализации всех переходов и выходовв устройстве без повторения. Соответствующее данному условию равенствов...
Микропрограммное устройство управления
Номер патента: 1236475
Опубликовано: 07.06.1986
Авторы: Восколович, Лиховид, Хомяков
МПК: G06F 9/22
Метки: микропрограммное
...поступает на входы блока 15 контроля. Блок 15 контроля производит непрерывный контроль (например, по модулю 2), поступающей на его вход информации. 20Если за время Т логическое условие выхода из режима ожидания не наступает, то на ныходе последнего разряда счетчика 4 формируется единичный сигнал переполнения счетчика 4, 25 который устанавливает триггер О н единичное состояние. На инверсном выходе триггера 10 формируется сигнал нулевого уровня, который поступает на вход элемента И 9 и блокирует его. На выходе элемента И 9 формируется нулевой потенциал, который сбрасынает счетчик 4 в нулевое состояние. Кроме того, нулевой уровень сигнала с выхода элемента И 9 поступает на управляющий вход регистра микроко 35 манд 6 и разрешает прием...
Устройство микропрограммного управления
Номер патента: 1236476
Опубликовано: 07.06.1986
МПК: G06F 9/22
Метки: микропрограммного
...с генератора 5, а запись кода микрооперации в триггеры группы 6 - по отрицательному фронту.Перед началом работы устройствачерез вход 7 начальной установкина входы сброса триггеров группы6 подается импульс, длительность которого превышает максимально возможное время, необходимое для вьгчисления кода микрооперации.В таблице представлено назначение полей регистра 2.Количество А информационных каналов мультиплексора 4, разрядностьВ входов блока 1 памяти и длина Смикрокоманды (таблица) связаны соотношениямиА=Х+У;С-Иод А М;В:=С+1,где Х - разрядность входа 8 устройства;У - разрядность выхода 9 устройства;И - максимальная входимость аргумента с одним идентификационным номером в ветви микроггрограммы,Проиллюстрируем работу устройства при...
Многоканальное приоритетное устройство
Номер патента: 1236477
Опубликовано: 07.06.1986
Автор: Прасолов
Метки: многоканальное, приоритетное
...В третьем режиме адресные входывыходы свободны и, например,на входы первого и последнего каналов 1одновременно поступают сигналы "ГТ"(логическая "1"), В этом случае адресные входы-выходы будут захваченыобоими каналами 1, однако сигнал "1"с выхода триггера 4 первого старшего 1 по приоритету канала, распространяясьпо цепочке из элементов 7, сбрасывает триггер 4 и, следовательно, кодадреса последнего младшего по приоритету канала 1, и на адресных вхо" 20дах-выходах остается только код первого старшего по приоритету канала 1.При работе устройства в третьем режиме на адресных входах-выходах в течение времени задержки сигнала в эле ментах 7 может существовать смеськодов, поэтому процессором код принимается с задержкой 80,6 мкс.Время задержки...
Устройство приоритета
Номер патента: 1236478
Опубликовано: 07.06.1986
МПК: G06F 9/50
Метки: приоритета
...управляющий вход 4 сигнала высокого уровня производится занесение запросных сигналов с входов 5 в регистр 1.Первый запросный вход является наиболее приоритетным, далее приоритеты убывают с увеличением номера входа. При отсутствииЗапроса по первому входу (который сразу проходит на первый запросный вход устройства), после окончания сигнала записи,по управляющему входу 4 на выходе элемента И 2 вырабатывается (сигнал, разрешающий работу первого блока 3 выделения приоритетов. При отсутствии запросов в группе на входе 13 формируется сигнал, разрешающий работу следующего блока 3. Выход 13 подключен к выходу дешифратора, соответствующему нулевым сигналам на всех информационных входах,Формула из об ре те ния Устройство приоритета, содерщащее...
Устройство приоритета
Номер патента: 1236479
Опубликовано: 07.06.1986
МПК: G06F 9/50
Метки: приоритета
...потенциалы,При поступлении заявки с наивысшим приоритетом (запись единицы 20по входу 10) на выходе 20 появляется единица, а на всех остальных выходах независимо от состояния остальных разрядов - нулевые уровни (навыходе 21 через элемент ИЛИ-НЕ 2, 25на выходе 22 - через элемент ИЛИ-НЕ 3и элемент ИЛИ 6 и т.д.).После обслуживания заявки с наивысшим приоритетом и установки соответствующего разряда регистра 30в ноль, единичный уровень появляетсяна одном из выходов 21-24, имеющемнаивыспгий приоритет в том случае,если в регистре 1 содержится хотя быодна единица. ФХМ РУЮ/У 7 77 Тираж 671 ПУжгород, ул. Проек гная,Изобретение относится к вычислительной технике и предназначено для использования при организации обслуживания заявок разной...
Устройство приоритета
Номер патента: 1236480
Опубликовано: 07.06.1986
Автор: Попов
МПК: G06F 9/50
Метки: приоритета
...5 сформированы нулевые сигналы, которые через элемент ИЛИ 6 поступают на инверсный вход элемента И 11 и разрешают тем самым поступление сигналов с выхода генератора 8 импульсов на счетный вход счетчика 7. В результате этого в счетчике 7 последовательно формируются коды, начиная от минимального и кончая максимальным. Кроме того, первым импульсом, проходящим элемент И 11, через элемент 17 задержки устананлинается в единичное состояние триггер 16 блокировки, Время задержки элементом 17 выбирается так, чтобы оно превьппало время переходных процессов н счетчике 7, а конкретное его значение зависит от структуры счетчика 7. Если в регистре 1 заявок имеются заявки, для которых произошло совпадение в соответствующих схемах 10 сравнения кодов...
Устройство для последовательного выделения единиц из двоичного кода
Номер патента: 1236481
Опубликовано: 07.06.1986
Автор: Комиссаров
МПК: G06F 9/46
Метки: выделения, двоичного, единиц, кода, последовательного
...в передаче информациитолько элементы группы И 8 -8 ь. Таккак п-й разряд регистра 1 находитсяв состоянии логического нуля, сигналлогического нуля с его единичного:выхода является запрещающим для элемента И 8, сигнал логической единицы с его инверсного выхода является разрешающим для всех элементовгруппы И 8, начиная с И 8 , . Разряд3 регистра 1 находится в состояниилогической единицы. Сигнал логической единицы с единичного выхода разряда 3 регистра 1 является разрешающим для элемента И 8, а сигнал логического нуля с его инверсноговыхода является запрещающим для элементов И 8, 8, поэтому первыйтактовый импульс производит выделение опрос) только третьего разрядарегистра 1, находящегося в единичномсостоянии. Вьделенный тактовый импульс...
Устройство переменного приоритета
Номер патента: 1236482
Опубликовано: 07.06.1986
Авторы: Абрамович, Калатай, Кривовяз
МПК: G06F 9/50
Метки: переменного, приоритета
...единице, являющийся разрешающим для выдачи на выходе элемента И-НЕ 15.2 сигнала разрешения занятия магистрали устройству со вторым уровнем приоритета при наличии сигнала запроса второго уровня на входе 12 устройства.При этом аналогично обеспечивается блокировка выдачи сигналов раз. решения занятия магистрали устройствам с более низкими приоритетами запросов.Работа устройства в режиме переменного приоритета осуществляется для обеспечения равномерного занятия магистрали всеми устройствами,. являющимися источниками запросов. В этом случае приоритеты запросов источников располагаются по замкнутой цепочке. В исходном состоянии распределение приоритетов запросов такое же, как и при режиме фиксированного приоритета, т.е, запрос,...
Устройство для контроля цифровых блоков
Номер патента: 1236483
Опубликовано: 07.06.1986
МПК: G06F 11/30
...2236483 4 Э 5формула изобретения 3 1в новое состояние и в блоке 9 былапроизведена новая выборка соответствующей информации.В некоторый момент времени блок9 вырабатывает сигнал окончанияконтроля первого ФЗУ и блок 12 формирует импульс 20, по которому счетчики3 и 4 переключаются в состояния,соответствующие второму ФЗУ цифрового блока, а счетчик 2 устанавливается в "0", Далее, при отсутствии неисправности происходит последовательная проверка всех сигналов 2-го ФЗУ,3-го ФЗУ М-го ФЗУ. По импульсупереполнения счетчика 3, т.е. поокончании контроля всех сигналовМ-го ФЗУ происходит установка счетчика 4 в исходное состояние, определяющее десятичный номер "01" контролируемого ФЗУ, т.е, начинаетсяновый цикл контроля,При наличии неисправности...
Устройство для определения количества единиц в двоичном числе
Номер патента: 1236484
Опубликовано: 07.06.1986
МПК: G06F 11/10
Метки: двоичном, единиц, количества, числе
...единиц вобоих половинах и-разрядного регистра 1. С помощью элементов И первойгруппы 3 и второй группы 4 в каждойполовине производится выделение старшей единицы. Единичный сигнал поступает через элемент ИЛИ 6 (7) на первый вход элемента И 8 (9), Тактовый импульс поступает через элемент И 8 (9) на вход счетчика 10 (11) импульсов и одновременно через соответствующий элемент И третьей группы 5 устанавливает в нуль соответствующий разряд регистра 1. Далее выделяется следующая единица н описанный процесс повторяется. Когда все разряды регистра 1 обнуляются, на всех входах элементов ИЛИ 6 и 7 возникают нулевые сигналы, в результате чего на всех входах элемента ИЛИ-НЕ 14 25 ЭО Э 5 40 45 55 изобретения Устройство для определения количества...
Устройство для контроля схем сравнения
Номер патента: 1236485
Опубликовано: 07.06.1986
Авторы: Сперанский, Тимонькин, Ткаченко, Улитенко, Харченко
МПК: G06F 11/22
...выходы схемы 1сравнения;Х р, Х,Х - выходы схемы 2сравнения;выход генератора 6.В соответствии с этой логическоифункцией блок 7 контроля реализованна элементе 8 сравнения и первом элементе И 9.12364Второй элемент И 10 предназначен для управления сдвигом информации во втором регистре 4.Третий элемент И 11 предназначен для формирования сигнала останова 5 в конце работы устройства. Первый 12 и второй 13 элементы ИЛИ-НЕ служат для формирования единичного сигнала на информационные входы регистров 3 и 4 соответственно, когда каждый из них 1 О находится в нулевом состоянии.Элемент ИЛИ 14 служит для формирования сигнала установки в исходное состояние триггера 5.Устройство работает следующим 5 образом.Перед началом работы все элементы памяти...
Устройство для контроля программируемых логических матриц
Номер патента: 1236486
Опубликовано: 07.06.1986
МПК: G06F 11/26
Метки: логических, матриц, программируемых
...егоуниверсальным тест-набором наблюдаютследующие последовательности значений сигналов на выходах устройства.На выходе 13: при подаче Т 1 наблюдают последовательность 101101, приподаче Т 2 - последовательность111111111 при подаче ТЗ - последовательность из 80 нулей (для каждоготеста В из тест-набора Т 2 подаетсявесь тест-набор ТЗ - 10 тестов).На выходах 20 (1). при подаче Т 1наблюдают последовательность 111000,при подаче Т 2 - последовательность110101 О при подаче ТЗ для В, изТ 2 (обозначим ТЗ В) - последовательность 0101011111 при подачеТЗ В - последовательность 0111100111при подаче ТЗ Б - 0000000000, приподаче ТЗ Б - последовательность0110111110; при подаче ТЗ Б 0000000000 при подаче ТЗ Б11110 11110; при подаче ТЗ В0110111011, при...
Устройство для контроля хода программы
Номер патента: 1236487
Опубликовано: 07.06.1986
Автор: Кобзев
МПК: G06F 11/28
...или 12 по Фрону сигнала СИА. Затем объеди-няясь на соответствующем элементе И 17, 18 или 19 с сигналом "Ввод" записывает код в выбранный счетчик или регистр. Одновременно на выходе элемента 20 вырабатывается сигнал синхронизации пассивного устройства, необходимый для завершения. цикла асин; хронного обмена. Триггеры 10 - 13 сбрасываются импульсом, появляющимся на выходе формирователя 36 в момент заднего фронта сигнала СИА, Во второй счетчик и регистр режима код заносится из разных разрядов одного слова. По этому же сигналу устанавли" вается триггер 15, разрешающий прохождение импульсов через элемент И 37 на счетный вход счетчика 5. С этого момента начинается работа устройства, Импульсы, появляющиеся на выходе фор" мирователя 25 по...
Устройство для регистрации состояний контролируемого блока
Номер патента: 1236488
Опубликовано: 07.06.1986
Авторы: Гусева, Дрозд, Жердев, Полин, Семенкова
МПК: G06F 11/34
Метки: блока, контролируемого, регистрации, состояний
...выходе элемента ИЛИ 11появляется единица, которая записывается в триггер 7. В режиме пересылки данных в ЗВМ синхронизация работы устройства осуществляется посредством синхронмпульсов ЗВМ, поступающих на синхронный вход 21 устройства, являющийся вторым входом коммутатора 13. В каждом такте синхронизации счетчик 16 формирует сигналы управления блоками 15 и 14 памяти, поступакицие на их вход. По сигналам управления зарегистрированные данные считываются иэ блоков 15 и 14 памяти и поступают соответственно на первый и второй информационные выходы устройства.Завершается пересылка данных по переполнению счетчика 6 адреса.Блок 6 синхронизации представляет собой коммутатор, реализованный, например, на элементах И или ИЛИ (не показаны). При этом...