Архив за 1986 год

Страница 905

Устройство последовательного опроса источников информации

Загрузка...

Номер патента: 1238052

Опубликовано: 15.06.1986

Авторы: Ахмедов, Талыбов

МПК: G06F 1/04

Метки: информации, источников, опроса, последовательного

...содержит триггеры, состоящие из элементов И - НЕ 1 и 2, элементы И - НЕ 3, группы одновибраторы 4, регистр 5 элемент НЕ 6 имеет и входы 7 и выходы 8 устройства.Устройство работает следующим образом.При отсутствии сигналов опроса на входах 7 на выходах элементов И - НЕ 2, входящих в состав триггеров, устанавливается высокий уровень. Таким образом элементь 1 И - НЕ 1, входящие в состав триггеров, переходят в режим инверторов, так как в образованное кольцо включено четкое число триггеров и элемент НЕ 6, в цепи элементов И - НЕ 1 и элемента НЕ 6 возникают 25 колебания, продолжающиеся до тех пор, пока на одном из входов 7 не появится единичный сигнал запроса. При поступлении единичного сигнала запроса на вход 7, соответственно на вход одного...

Устройство для ввода информации

Загрузка...

Номер патента: 1238053

Опубликовано: 15.06.1986

Автор: Чистяков

МПК: G06F 3/023

Метки: ввода, информации

...подается импульс на элемент И 9. С выхода элемента И 9 сигнала Коммутационный элемент включен не будет.При срабатывании любого элемента коммутации блока 3 во время совпадения состояний счетчика 11 с кодом сработавшего элемента коммутации сигнал с соответствующего выхода дешифратора 2 проходит через сработавший элемент коммутации на вход формирователя 4 импульсов. Импульс с выхода формирователя 4 проходит через элемент И 6 на триггер 5 и меняет его состояние. При этом будет подаваться запрещающий потенциал на элементы И 6, 12 10 15 20 25 30 Ъи разрешающий потенциал на элементы И 9, 7. Последующие тактовые импульсы не проходят через элемент И 12 на вход счетчика 1 и он сохраняет код включенного элемента коммутации. После переборов...

Многоканальное устройство для ввода аналоговых данных и буферная память

Загрузка...

Номер патента: 1238054

Опубликовано: 15.06.1986

Авторы: Апыхтин, Трушин, Фихман

МПК: G06F 12/00, G06F 3/05

Метки: аналоговых, буферная, ввода, данных, многоканальное, память

...триггер 8 обслуженного модуля 1 в нулевое состояние, что приводит к снятию запроса от этого модуля. К моменту прихода заднего фронта с третьего выхода счетчика 28 через элемент ИЛИ 33 на С-вход триггера 26 на 0-входе будет установлен уровень логической 1, если запросы были сформированы несколькими модулями процедура записи повторится, в противном случае на Р-входе триггера 26 будет сформирован уровень логического О и триггер перейдет в нулевое состояние, при этом будет возобновлено фор- мирование ступенчато изменяющегося образцового напряжения до появления очередного запроса. По достижению ступенчато изменяющимся образцовым напряжением границы диапазона счетчик 3 формирует импульс Переполнение, который через элемент ИЛИ 3...

Многофункциональный логический модуль

Загрузка...

Номер патента: 1238055

Опубликовано: 15.06.1986

Авторы: Аляев, Викентьев, Дерябин, Рачинский, Синегубов

МПК: G06F 7/00

Метки: логический, многофункциональный, модуль

...элементы И 22 - 30, элемент 31 НЕ, элементы ИЛИ 32, 33, контрольные выходы 34 - 40. Работа модуля при различных режимах настройки при реализации всех представителей типов бесповоротных ДНФ из пяти букв описывается следующей таблицей. Далее настройка на реализацию функции Гг = х хггзг 4-26 осуществляется путем отождествления входов 27=26 и подачи 25=1.Известно, что равенство значений двух логических переменных можно определить с помощью схемы, реализующей функцию 1= =хуГху уили 1=хеу, Тогда для дешифрации сигналов настройки 27=26 и 25=1 на выходе 35 должна реализовываться функция 135 = 25 (х 627 У х 627) или 135= 25 (26627) .Подобным образом можно получить контрольные функции для всех возможных комбинаций настроенных сигналов.Как показано...

Устройство для сравнения -разрядных двоичных чисел

Загрузка...

Номер патента: 1238056

Опубликовано: 15.06.1986

Автор: Хлюнев

МПК: G06F 7/02

Метки: двоичных, разрядных, сравнения, чисел

...и на выходе 1 Р авно1 3 устр ойств а Формируе тся сигнал111 иПусть в первых г разрядах чисел(где к - четное число)зафиксированоравенство, а а - Ь, Тогда навыходе элемента И 5 - "1", поступающая на вход элемента ИЛИ 7 , идалее через старшие ячейки переноса, -на выход "Больше" 12 устройства.ЕСЛИ а+1 = Ъ а а и+Ъ.гто "1", с выхода элемента И 5, поступит.на вход элемента И 8, ( на второй вход;которого поступает сигнал ас выхода элемента НЕ 61.+1 ки далее через старшие ячейки переноса - на выход "Больше" 12 устройства,Если ас Ъ, то на выходах элементов И 5, и НЕ 6+- логические нули. Если а = Ъ, ас Ъ , , то логические нули - на1-+ г. 11.+2 ф5 и НЕ 6 ВЫХОдаХ ЭЛЕМЕНТОВ И 51 1,н + г 38056В этих случаях элементы И 81 и 9 закрыты от воздействия...

Устройство для сравнения чисел с допусками

Загрузка...

Номер патента: 1238057

Опубликовано: 15.06.1986

Авторы: Сычев, Цыганков

МПК: G06F 7/04

Метки: допусками, сравнения, чисел

...триггеры О 13. Затем на второй и третий регистры записываются значения верхнего инижнего допусков соответственно. Приэтом нулевое состояние триггера 13 5 исключает возможность появления оши"бочной информации на выходах 40, 41и 42 устройства, запрещая срабатывание триггеров 10, 1 и 12, По сигналу на входе 35 запуска устройства в 20 регистр 1 через группу 7 элементов Изаписывается сравниваемое число, ачерез некоторое время задержки, необходимое дня записи числа в регистр1 и срабатывания дешифратора 15,срабатывает элемент 34 задержки, ина соответствующем выходе дешифратора 5 (в зависимости от знаков чисел,находящихся в регистрах 1 2 и 3)появляется сигнал. Этот сигнал откры вает один из элементов И 19-23. Возможные срабатывания этих...

Устройство для сдвига с контролем

Загрузка...

Номер патента: 1238058

Опубликовано: 15.06.1986

Авторы: Берестова, Кондратьев, Мордачева, Самарский

МПК: G06F 11/10, G06F 7/38

Метки: контролем, сдвига

...на схеме 13 сравнения вырабатывается сигнал сбоя, по которому установится триггер 14.Параллельно-последовательные сдвиги используются для выполнения сдвига данных на любое число разрядов от О до 63. Эта операция используется преимущественно для выполнения логических и арифметических сдвигов.Сдвиги на произвольное число разрядов выполняются за один или два микрокомандных цикла, в первом из которых выполняется тетрадный и один (ни одного) однократный сдвиги, а во втором цикле выполняются два однократных сдвига. Количество циклов и действия в них определяются путем ветвления в микропрограмме по двум младшим разрядам кода сдвига. Если задан режим сдвига на входе 5 устройства, то производится однократный сдвиг данных в регистре 2....

Устройство для вычисления тригонометрических и гиперболических функций

Загрузка...

Номер патента: 1238059

Опубликовано: 15.06.1986

Авторы: Воробель, Гапонюк

МПК: G06F 7/548

Метки: вычисления, гиперболических, тригонометрических, функций

...на вход устройства (и+1)-го импульса частоты 1сигналами с первого, второго, третьего, четвертого выходов блока 25 всчетчик 1, вычитающий счетчик 2 иреверсивйые счетчики 3 и 4 соответственно заносятся коды чисел 1)1(С ),И(С), 1)1 (С ) и Б(С), а также открывается выход опорной частоты блока 25 и импульсы входной частоты Гначиная с (и+1)-го проходят черезэлемент ИЛИ 20 и поступают на входреверсивного счетчика 4.Таким образом в счетчиках образуются следующие значения:Аеес(/ )и 1 Я 11 ) =Е, сое(/А)формула изобретенияУстройство для вычисления тригонометрических и гиперболических функций, содержащее два реверсивных счетчика, суммирующий счетчик, вычитающий счетчик, шесть групп элементовИ, восемь элементов ИЛИ, два элемента задержки и...

Матричное вычислительное устройство тригонометрических функций

Загрузка...

Номер патента: 1238060

Опубликовано: 15.06.1986

Авторы: Зуев, Турсунканов, Шумилов

МПК: G06F 7/548

Метки: вычислительное, матричное, тригонометрических, функций

...наибольшему целому от половины номера последнего столбца ш, где ш - разрядность) содержит два ряда вычислительных ячеек, К-я строка матрицы для Х = ( 1+1)п, где и - . число итераций, содержит один ряд вывычислительных ячеек, вход управления вычислительной ячейки первого и второго рядов з-й строки (з = 1,2п) ,)-го столбца ( = 1,2, ш) соединен с выходом управления вычислительной ячейки соответствующего ряда а-й строки (-1)-столбца, вход управле ния вычислительной ячейки второго ряда х-й строки первого столбца соединен через элемент НЕ с входом управления вычислительной ячейки первого ряда -й строки первого столбца и со-. единен с входом управления матрицы, вход переноса вычислительной ячейки первого и второго рядов в-й строки ,)-го...

Устройство для сложения и вычитания в избыточной двоичной системе счисления

Загрузка...

Номер патента: 1238061

Опубликовано: 15.06.1986

Авторы: Аристов, Зарановский, Попков

МПК: G06F 7/49

Метки: вычитания, двоичной, избыточной, системе, сложения, счисления

...отрицательной суммы, первый вход которого соединен с первым входом блока формирования положительного переноса и с входом инверсного значения положительного первого опе ранда устройства, вход прямого значения положительного первого операнда устройства. соединен с вторым входом блока формирования отрицательнойсуммы, вход прямого значения отрицательного первого операнда устройства соединен с первыми входами блокаформирования отрицательного переноса и блока формирования положительной суммы, второй вход блока формирования положительной суммы соединенс входом инверсного значения отрицательного первого операнда устройства,второй вход блока формирования отрицательного переноса и тратий входблока формирования положительной суммы соединен с...

Множительно-делительное устройство

Загрузка...

Номер патента: 1238062

Опубликовано: 15.06.1986

Автор: Попова

МПК: G06F 7/52

Метки: множительно-делительное

...шинах 12,или на шинах 13 счетчик 23 удерживается в нулевом положении.Иножительно-делительное устройство работает следующим образом.В исходном состоянии при отсутствии кодов на шинах 12 и 13 на выходахэлементов ИЛИ 20 и 21 отсутствуютсигналы, на выходе элемента И 22 так-.же отсутствует сигнал и счетчик 23 итриггеры 26 и 27 удерживаются в нулевом положении, элементы И 28 и 29 закрыты из-за отсутствия сигнала навыходе элемента И 22.При подаче кодов делителя и первого сомножителя появляются сигналы238062 50 55 5 0 5 20 25 30 35 40 45 на выходах элементов ИЛИ 20 и 21 и сбрасывает элемент И 22, разрешая работу счетчика 23 и триггеров 26 и 27 и открывая элементы И 28 и 29, Счетчик 23 начинает суммировать импульсы генераторов 19,которые...

Устройство для возведения в степень

Загрузка...

Номер патента: 1238063

Опубликовано: 15.06.1986

Авторы: Кривогин, Медведева, Полулях

МПК: G06F 7/552

Метки: возведения, степень

...число импульсов, поступившихРна суммирующий вход второго счетчика 6 импульсов после первого переполнения второго счетчика 6 импульсов.Импульс переполнения первого счетчика 5 импульсов переводит первый триггер 7 в единичное состояние, т.е. нулевой потенциал инверсного выхода этого триггера открывает по первому входу третий элемент И 2 и на суммирующий вход первого счетчика 5 им" пульсов начинают поступать импульсы опорной частоты, открывается по первому входу элемент 2 ИИЛИ-НЕ 3 и .на вычитающий вход второго счетчика 6 импульсов начинают поступать импульсы входной частоты до переполнения второго счетчика 6 импульсов.Во втором такте формируется временной интервал Я Т, который кванчтуется импульсами опорной частоты, число которыхоткрывает...

Устройство для извлечения квадратного корня

Загрузка...

Номер патента: 1238064

Опубликовано: 15.06.1986

Автор: Скляр

МПК: G06F 7/552

Метки: извлечения, квадратного, корня

...на блок 4 памятинормированной функции, где выбирается значение в узловой точке У, ==АГХ, где А - постоянный коэффициоент (2 - число узловых точек нормированной функции). Одновременноэти ь разрядов поступают на адресные входы блока 5 памяти коэффициентов аппроксимации и выбираетсякоэффициент наклона аппроксимирующихпрямых. Младшие (Н-ь) разрядов свыхода первого блока 3 сдвига (Н -разрядность аргумента) поступаютна вход первого сомножителя умножителя 6, на другой вход которогопоступает значение К .Для получения функций У=У+КХ используется сумматор 1. С выхода сумматора результат поступает на второй блок 8 сдвига, где осуществляется сдвиг в сторону младших разрядов, причем если блок 3 сдвш а238064сдвигает на 2 Ь разрядов (Ь=1Б/2) в...

Устройство для извлечения квадратного корня из суммы квадратов двух чисел

Загрузка...

Номер патента: 1238065

Опубликовано: 15.06.1986

Авторы: Ваврук, Захарко, Мельник, Москаленко, Цмоць

МПК: G06F 7/552

Метки: двух, извлечения, квадратного, квадратов, корня, суммы, чисел

...ь,й1-1Устройство работает следующим образом.На входы схемы 7 сравнения подаются коды положительных входных чисел. Сигнал с выхода блока сравнения разрешает прохождение кода большего числа на выход первого коммутатора 8 и меньшего числа на выход второго коммутатора 9. Сигналом по входу 3 эти числа записываются в первый 10 и второй 11 ре 25 30 35 40 45 50 55 гистры; - разрядный результат деленияс выхода делителя 14 представляетсобой номер подынтервала, которыйзаписывается в третий регистр 12,В блоке памяти коэффициентов хранятся частичные суммы выражения (2)для всех диапазонов. В каждой итерации вычислений выполняется следующая операция: сдвиг содержимогопервого 10 и второго 11 регистроввправо на Р разрядов, сложениесдвинутого содержимого...

Устройство для вычисления функции двоичной экспоненты

Загрузка...

Номер патента: 1238066

Опубликовано: 15.06.1986

Авторы: Литвин, Хохлов, Циделко, Шантырь

МПК: G06F 7/556

Метки: вычисления, двоичной, функции, экспоненты

...д у (х), вследствие построенной симметрии. Для получения точного эна чения Функции двоичной экспоненты1необходимо на интервалев , 1) учесть2 Значения функций Ч (х) и д у (х), которые при получении функции двоичной экспоненты выступают в роли функций коррекции, запоминаются в блоках памяти и используются для уточнения результата. Объемы блоков памяти, необходимых для запоминания Ч (х) и д у (х), равны(и) 2 бит; (1)С = 2 (п-.б) 2" = (и-б) 2 бит, (2) Дополнительная двойка в выражении (2) учитывает двухзначность (в математическом смысле) функции ь у (х).Таким образом, функция двойчной экспоненты вычисляется следующим образом; сегмент хеО, - ): у(х)=(1+х)+Ч(1-х)1 сегмент хе-, 1) : у(х)=(1+х)+ф(х)1+ ду (х), (3)Корректирующая функция ь...

Генератор потоков случайных событий

Загрузка...

Номер патента: 1238067

Опубликовано: 15.06.1986

Авторы: Баканович, Волковец, Пищиков

МПК: G06F 7/58

Метки: генератор, потоков, случайных, событий

...с выхода блока 3 задержки поступает поток случайных импульсов, который идентичен первичномупотоку, но сигналы этих потоков сдвинуты во времени друг относительно 55друга на время Г, задаваемое управляемым блоком 3 задержки. Таким образом, имеется два потока случайных импульсов, поступающих на счетные входы счетчиков 6 и 7. При 7:Т существуют общие импульсы разных потоков, поступающие на счетные входы счетчиков 6 и 7, Очевидно, что состояние счетчиков 6 и 7 при поступлении одних и тех же импульсов на их счетные входы изменяется одинаково. Общая часть случайных импульсов, регистрируемых счетчиками б и 7, зависит отПри 7 =О счетчики 6 и 7 формируют за время Т одинаковые коды, а при)Т эти коды будут независимыми (фиг.2).Пусть...

Генератор многомерных случайных величин

Загрузка...

Номер патента: 1238068

Опубликовано: 15.06.1986

Авторы: Попов, Русакевич

МПК: G06F 7/58

Метки: величин, генератор, многомерных, случайных

...коммутатора 3 на первые входы блоков 4, 4 4, 4 памяй 1 ти.Тактовый импульс, задержанный третьим элементом задержки 9, приходит на вторые входы блоков 4 , 4 ,4 памяти и обеспечивает запись в ячейки с адресом 1111 = 2 -1 кодов составляющих многомерной случайной величины х , х х , присутствующих на четвертых входах блоков 4, 4 ,., 4, памяти.Кроме того, с выхода третьего элемента 9 задержки тактовый импульс передается на вычитающий вход первого реверсивного счетчика 17. При этом код, находящийся в первом реверсивном счетчике 17 уменьшается на единицу. Если полученный в результаге код не равен нулю, то на выходе элемента ИЛИ-НЕ 18 сохраняется нулевой сигнал и второй триггер 11 остается в нулевом состоянии, Следующий тактовый импульс...

Вычислительное устройство

Загрузка...

Номер патента: 1238069

Опубликовано: 15.06.1986

Авторы: Лишневецкий, Топельберг

МПК: G06F 7/62

Метки: вычислительное

...и его содержимое начинаетуменьшаться. В момент времени, когдасодержимое счетчика 3 становится равным нулю, а это произойдет через время Т после поступления Вт импуль 5 О 5 20 25 ЗО 35 40 45 50 55 сов, на выходе переполнения его появляется импульс, который через элемент ИЛИ 1 О поступает на управляющийвход счетчика 3, заносит в него код01 из счетчика 1 и записывается всчетчик 15. Это означает, что в интервал Т еще раз уложился" интертвал Т . Дальнейшая последовательностьработы устройства аналогична описанной выше до окончания времяимпульсного сигнала Т . В момент окончаниявремяимпульсного сигнала Т элементИ 6 закрьвается и поступление импульсов в счетчик 3 прекращается,при этом в счетчике 15 Фиксируетсякод, соответствующий целой части...

Умножитель частоты

Загрузка...

Номер патента: 1238070

Опубликовано: 15.06.1986

Авторы: Валюкевич, Кривего, Прокопенко

МПК: G06F 7/68

Метки: умножитель, частоты

...Фронтом сигнала, поступающего от Ц выхода триггера 2. Таким образом, регистр 6 фиксирует значение полупериода входной частоты один раз за период ее следования. Код, зафиксированный в регистре 6, посту ; пает на адресный вход блока 7 памяти, составляя часть адресного кода, вторая (старшая его часть) поступает с выхода адресного счетчика 11, Таким образом, полный адрес А состоит из двух кодов А. и А .А=А А, (4) где А . - базовый адрес (код счетчикка адреса 11), определяемый коэффициентом деления счетчика 11; А- код, эквивалентный величине полупериода )Блок 7 памяти представляет собой матрицу ЛЗУ или постоянного ЗУ),4 О 8 0 16 1 6 0 12 0 24 1 20 1 40 1 80 1 Для того, чтобы на выходе блока 7 памяти сформировать, к примеру, четвертое...

Микропрограммное устройство управления

Загрузка...

Номер патента: 1238071

Опубликовано: 15.06.1986

Авторы: Полонский, Пушкарев

МПК: G06F 9/22

Метки: микропрограммное

...записывается адрес А 2 следующей микрокоманды.В операционной части указывается код микрооперации, которую выполняют операционные схемы, управляемые данным микропрограммным устройством управления. Операционная часть поступает на группу операционных выходов 9 устройства. В управляющей части задается набор микроприказов, при выдаче которых осуществляется выполнение операции, указанной в операционной части. Например, для выполнения занесенной в регистр 2 микрокоманды М 1 необходимы три мнкротакта. Причем в течение первого, второго и третьего микротактов единичный сигнал должен присутствовать, например, на первом, пятом и двенадцатом управляющих выходах 10 устройства соответственно. В силу этого на первом, пятом и двенадцатом управляющих...

Устройство адресации памяти

Загрузка...

Номер патента: 1238072

Опубликовано: 15.06.1986

Автор: Николайчук

МПК: G06F 9/36

Метки: адресации, памяти

...выполняет свои штатные обязанности,При приходе любой следующей командына второй вход элемента И 13 по входу1238022 первого машинного цикла такжепоступит "1", которая пройдет черезэлемент И 13 и полинии 29.сброситпо переднему своему фронту триггерв "0" и запишет код ОГ 1 с входов36 в регистр 7, при этом (так какна входе 31 присутствует "1" и небыло обращения к триггеру 15) кодОГ 1 появится на выходе 9, т.е. следующую команду МП будет выполнять 1 Оуже в кубе ОГ 1, .Возврат в исходный16куб происходит аналогичным образом.Второй режим реализуется при появлении на входе 4 четвертой и пятойкоманд перехода (см. табл.1).Процесс быстрой пересылки показан на примере фрагмента программыпересылки из куба 00 в куб ОМ,(см. табл.3),20Для осуществления...

Контролируемый сумматор

Загрузка...

Номер патента: 1238073

Опубликовано: 15.06.1986

Авторы: Лукашевич, Остафин, Романкевич

МПК: G06F 11/10, G06F 7/50

Метки: контролируемый, сумматор

...по модулю два реализует функциюзначения разрядов первого операнда; значения разрядов второго операнда; значения разрядов результата сумматора 8; а Ь,1Я еКонтролируемый сумматор работаетследующим образом.На входы блока 2 свертки по модулю два поступают контрольные разряды двух операндов, сигналы с выходов результата ш-разрядных сумматоров 8 всех блоков сложения группы 1, а также выход переноса ш-разрядного сумматора 8 последнего блокасложе-" ния группы 1.С, С . Ьх;Вы,значения сигналов входного и выходного переносов сумматора 8. Таким образом формируется контрольный код, равный сумме по модулюдва значений операторов, результатаи переносов.При правильной работе контролиру Оемого сумматора на выходе 7 неисправности будет нулевой...

Сигнатурный анализатор

Загрузка...

Номер патента: 1238074

Опубликовано: 15.06.1986

Авторы: Гурнин, Прокофьев, Смирнов

МПК: G06F 11/25

Метки: анализатор, сигнатурный

...преобразуется на выходах шифратора в двухбитовую последовательность. Формирователь 2 временных сиг - 55налов по управляющим сигналам"Старт", "Стоп" и "Синхр." формируетпачку синхроимпульсов в пределах окна измерения, определяемого сигналами "Старт" (начало окна) и "Стоп" (конец окна). Входная информационная последовательность синхронизированатт тт управляющим сигналом Синхр, . Если на информационном входе анализатора в данный момент присутствует сигнал "О" или "1", то на выходе элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 4 формируются сигналы, разрешающие работу элемента 6 формирования четности и запрещающие . работу элемента 7 формирования четности. В этом случае в младший разряд регистра 8 сдвига записывается информация, являющаяся суммой по...

Сигнатурный анализатор

Загрузка...

Номер патента: 1238075

Опубликовано: 15.06.1986

Авторы: Календарев, Новиков, Шумилов

МПК: G06F 11/25

Метки: анализатор, сигнатурный

...наращивание несколькимипутями. Например, для наращиванияполинома до 8-й степени информационный вход 7 первого сигнатурного анализатора подсоединяется к выходу 8 40 второго сигнатурного анализатора,выход 17 первого сигнатурного анализатора - к входу 10 второго сигнатурного анализатора, выход 20 второ"го сигнатурного анализатора - к вхо ду 12 первого сигнатурного анализатора (фиг. 2). Устанавливаются кодыполиномов первого и второго сигнатурных анализаторов путем подачи управ-.ляющих сигналов на входы 13-16 пер вого и второго анализаторов. На,вход9 первого сигнатурного анализатораподается сигнал разрешения 1 про"Н 11хождения сигналов через тристабильный элемент 6, а на вход 9 второго 55 анализатора - запрещающий сигнал "0т.е. обратные...

Устройство для контроля условных переходов микропроцессора

Загрузка...

Номер патента: 1238076

Опубликовано: 15.06.1986

Авторы: Баженов, Карнаух, Самарский, Тимонькин, Ткаченко, Топорков, Харченко

МПК: G06F 11/36

Метки: микропроцессора, переходов, условных

...равенстве операндов посылаемого .в микропроцессор и поступающего на второй вход схемы 32 сравнения и выводимого измикропроцессора и поступающего на первый вход схемы 32 на ее третьем выходе сформируется единичный сигнал, Этот сигнал свидетельствует о том, что содержимое внутреннего регистра-аккумулятора микропроцессора равно нулю, и что соответствующий разряд регистра установлен в"1", Следовательно, при выполнении команды условного перехода типа 12,очем говорит единичное значение сигнала на первом управляющем входе второ-. 5 го коммутатора 35, на его выходе будет сформирован единичный сигнал. На выходах 22 и 23 блока 2 будет уста. - новлена комбинация К = 01,. Если выполняется команда условного перехода 1 О типа 102, то на...

Устройство для формирования остатка по произвольному модулю от числа

Загрузка...

Номер патента: 1238077

Опубликовано: 15.06.1986

Авторы: Петренко, Сныткин

МПК: G06F 11/08

Метки: модулю, остатка, произвольному, формирования, числа

...и втокоторый поступит на вхо эд элемента рые входы блока 16 умножения. По среИЛИ 32 и далее прохо я на вхор д на вход счет- зу единичного импульса на выходе эле 35чика 17 запишет в посл. следний код Сю, мента ИЛИ 35 формирователь 37 импульна счетный вход счетчика 12ика 12 и через сов выдает импульс Конец умножения",1элемент ИЛИ 7 на вычитающий входсчетчика 5, добавляя и вычитая из . Количество импУльсов поступившее40.У содержимого этих счетчиков единицу, на выход блока 16 умножения, подсчисоответственно, проходя через эле- . тывается. счетчиком 17, в котором мент ИЛИ ИСКЛЮЧАЮЩЕЕ 9, поступит на предварительно записан код числа Ср, вход формирователя 13 импульсов, ко- Импульс "Конец умножения" с выхода торый по срезу этого импульса...

Устройство для обнаружения и исправления ошибок в кодовой последовательности

Загрузка...

Номер патента: 1238078

Опубликовано: 15.06.1986

Авторы: Василенко, Карловский

МПК: G06F 11/08

Метки: исправления, кодовой, обнаружения, ошибок, последовательности

...элемента И 28 на коммутатор 4 величина Е, образованная на наканлнваю- .щем сумматоре 24, поступает на первыи вход умножителя 25, на второйЗОвход которого поступает константа Рс блока памяти 12. На умножителе 25образуется произведение ЕР;, котороес его выхода поступает на регистр 18.Дробная часть величины КР с груп-З 5пы выходов регистра 18 поступает насхему сравнения 26. На схеме сравнения образуется сумма величины В,Эпредставленной в обратном коде, идробной части величины ЕР. 40.При выполнении условия (7), т.екогда в данной группе разрядов сообщения нЕт ошибки, с выхода схемы сравнения 26 (со знакового разряда сум- .матора) снимается сигнал "О", На выходе элемента НЕ 34 сохраняется сигнал "1" разрешающий поступление последующих...

Устройство для контроля распределителя импульсов

Загрузка...

Номер патента: 1238079

Опубликовано: 15.06.1986

Авторы: Тимонькин, Ткачев, Ткаченко, Харченко

МПК: G06F 11/10

Метки: импульсов, распределителя

...вход 8.1 устройства, пройдет черезоткрытый элемент И 6. и элементИЛИ 7 на выход 9 устройства, сигнализируя об искажении контролируемых последовательностей. Одновременно этотимпульс установит триггер 2 в единицное состояние. В дальнейшем устройство будет работать аналогично описанному (при отсутствии искажений входных последовательностей). Пусть при единичном состояниитриггера 2 на вход 8.3 устройстване поступит импульс после импульса55 на входе 8.2 (фиг. 2), Это приведетк тому, что триггер 1,4 останется вединичном состоянии, а триггер 1.3 -в нулевом. Тогда очередной импульс,38079 4 контроля и расширить класс контролируемых распределителей импульсов. Формула изобретения ройства,3 12поступивший на вход 8,4 устройства,пройдет...

Сигнатурный анализатор

Загрузка...

Номер патента: 1238080

Опубликовано: 15.06.1986

Авторы: Ашурков, Литвинов, Спирин

МПК: G06F 11/16

Метки: анализатор, сигнатурный

...8 подается сигнал контроля (причем науправляющий вход 9 и информационный вход 5 в этом режиме сигналыне подаются, т.е, подается 10 ). Сигнал контроля синхроцизирован с сицхросигцалами, поступающими на сицхро 45вход 7 сигнатурцого анализатора.Передний фронт сигнала контроляпереключает триггер 1, который снимает сигнал установки нуля со счетчика3, а также имитирует ца входе элемента ИЛИ 2 сигнал Старт , который посев и50тупает на вход формирователя 10 импульсов и запускает его. 080 2ливается "1", Пройдя элемент ИЛИ "1" поступает на вход формирователя 6 сигнатур.Задним фронтом синхросигнала" воспринимается формирователем 6 сигнатур, выходы которого подаются на блок 11 индикации. Следующий передний фронт сицхросигнала возвращает первый...

Устройство для контроля цифровых последовательностей

Загрузка...

Номер патента: 1238081

Опубликовано: 15.06.1986

Авторы: Аюпов, Пыраев, Шведов

МПК: G06F 11/16

Метки: последовательностей, цифровых

...В этот момент времени нулевой уровень, предварительно записанный в первый разряд И -го регистра сдвига, поступает в триггер 2. Нулевой сигнал с выхода триггера 2 поступает на вход элемента И 3, запрещая тем самым прохождение синхроимпульсов на синхровходы регистров 1 сдвига, Запись информации в регистры 1 прекращается, и в них хранится информация контролируемых последовательностей.Отображение хранящейся в регистре 1 информации производится в блоке 5 Изобретение относится к электроизмерительной технике и может бытьиспользовано для контроля дискретныхсигналов в каналах ввода-вывода цифровых .вычислительных машин.Целью изобретения является упрощение устройства.На чертеже показана блок-схемаустройства,Устройство содержит...