Архив за 1983 год
Устройство связи для вычислительной системы
Номер патента: 1062678
Опубликовано: 23.12.1983
Авторы: Грек, Заблоцкий, Спасский, Яскульдович
МПК: G06F 3/04
Метки: вычислительной, связи, системы
...входыпервого, второго и третьего передающих регистров и второго буферного регистра соединены соответственно свыходами первого, второго, третьегои четвертого мультиплексоров, первыми вторыми и третьими информационными входами соединенных соответственно с информационными выходами первого, второго и третьего регистров,информационный выход первого буферного регистра соединен с четвертыми,информационными входами первого, второго и третьего мультиплексоров, управляющий вход третьего приемного регистра соединен с первым управляющимвходом канала обмена, четвертые информационные вход и выход которогосвязаны соответственно с информационным входом третьего приемного регистра и информационным выходом третьегопередающего регистра. Блок...
Устройство для сопряжения цифровой вычислительной машины с внешними устройствами
Номер патента: 1062679
Опубликовано: 23.12.1983
Авторы: Виноградова, Гончаренко, Гробов, Санин
МПК: G06F 3/04
Метки: внешними, вычислительной, сопряжения, устройствами, цифровой
...связи с ЦВМ32, которая в настоящий момент выполняет самостоятельную задачуили находится на Фоновой программеОжидания, внешнее устройство31 по одной из шин 24 запроса прерывания через блок 6 выдает сигналв регистр, каждый триггер которогосоединен с одной из шин 21 запроса и определяет уровень приоритета5 10 15 20 25 30 35 40 45 50 55 60 65 данного запроса. Одновременно сиг"нал запроса поступает на входышифратора 8, который формирует адрес вектора прерывания. Сформирован-.ный адрес вектора поступает навходы регистра 3 и хранится в немдо момента считывания его с ЦВМ 32,ЦВМ 32, получив сигнал иэ регистра, производит сравнение уровня приоритета выполняемой программыс уровнем сигнала прерывания, Еслиуровень сигнала оказывается...
Устройство для опроса абонентов
Номер патента: 1062680
Опубликовано: 23.12.1983
МПК: G06F 3/04
...являются большие аппаратурные затраты и ограниченная областьприменения вследствие невозможности подключения его к ЭВМ.Нелью изобретения является сокращение аппаратурных затрат ирасширение области применения устройства,Поставленная цель достигаетсятем, что н устройстно, содержащее узел выборки, состоящий из счетчика, выходами соединенного с входами дешифратора выборки, узел синхронизации, состоящий из триггера и элемента И, узел формирования выходных сигналов, включающий группу элементов И, и узел набора информации в узел синхронизации введены дешифратор адреса, формирователь импульса и дна элемента задержки, а в узел формирования выходных сигналов - группаформирователей импульса, причем вход дешифратора адреса соединен с входом...
Устройство для обмена информацией между цифровой вычислительной машиной и внешними устройствами
Номер патента: 1062681
Опубликовано: 23.12.1983
Автор: Хельвас
МПК: G06F 3/04
Метки: внешними, вычислительной, информацией, машиной, между, обмена, устройствами, цифровой
...передачи отдельных слов массива осуществляется сигналами внешних запросов Вн. Зп, ко торые поступают от ВУ на вход блока1 соответствующего канала обмена.Сигнал запроса на подготовку каналак обмену отличается от сигнала запроса на передачу очередного словамассива информации своей. длительности. Селекцию сигналов запросов осуществляет блок 1, который из поступившего сигнала формирует либо сигнал фНач.массива, которым осуществляется подготовка соответствующего канала к .обмену, либо сигналЗапрос, которым инициируетсяпередача очередного слова информации. Сигнал Нач;массива формируется в блоке 1 на выходе элементаИ 29, на первый вход которого сигналвнешнего запроса поступает непосредственно, а на втЬрой вход - будучизадержанным на...
Устройство для сопряжения эвм с дискретными датчиками
Номер патента: 1062682
Опубликовано: 23.12.1983
Авторы: Глущенко, Жабеев, Королькевич, Кротевич, Морозов
МПК: G06F 3/04
Метки: датчиками, дискретными, сопряжения, эвм
...блока памяти и первым входом второго триггера, второй входкоторого соединен с выходом блокасогласования, а выход - с первымвходом блока синхронизации и входомблока согласования, выходы группыкоторого являются выходами устройства, второй вход блока синхрониза"ции является первым входом устройства, введены второй блок памяти,первый и второй элементы ИСКЛЮЧАЮЩЕЕ ИЛИ-НЕ и элемент И, выход которого соединен с третьим входом второго триггера, а первый и второй входы соединены с соответствующимивыходами первого и второго элеменов ИСКЛЮЧАЮЩЕЕ ИЛИ-НЕ, первые вхокоторых соединены с выходом первого триггера, а вторые входы яв 5 ляются вторым входом устройства,третий вход элемента И соединенс первым выходом второго блока памяти, второй выход...
Устройство для ввода информации
Номер патента: 1062683
Опубликовано: 23.12.1983
Авторы: Ваганов, Васильев, Гордин
МПК: G06F 3/05
Метки: ввода, информации
...информации на шинах 16адреса до момента срабатывания аналогового коммутатора 1,1,.Период следования Т опросаимпульсов 1 (фиг, 2) определяет циклопроса П -входов аналоговой информации; общее количество импульсов 11на выходе делителя 2 частоты определяет полное время коммутации аналоггового коммутаторами ; на входесчетчика 6 адреса присутствуют импульсы 111; выделенные и проставленныеномера, соответствуют "рабочимвходам информации.В исходном состоянии на входе 14,на шинах 17 вывода информации ишинах 16 адреса устройствасигналы отсутствуют. По шинам 15 управления на входы каналов селекторамультиплексора 8 подается позиционный код, определяющий номера"пропускаемых" и нерабочих входованалоговой информации. На входах 65 13...
Устройство для предварительной обработки информации
Номер патента: 1062684
Опубликовано: 23.12.1983
Авторы: Галкин, Даниляк, Жабеев, Королькевич, Минский
МПК: G06F 3/05
Метки: информации, предварительной
...третьим входами блока, выход делителя соединен с первым входомузла умножения, второй вход которого подключен к выходу первого сум матора, вход которого и первыйвход второго сумматора соединеныв первым входом блока, второй входвторого сумматора подключен к выходу узла умножения, выход второго 5 О сумматора является выходом блока,На чертеже представлена схемаустройства,Устройство содержит блок 1 ввода, блок 2 буферной памяти, блок 3памяти, счетчик 4 времени, арифметический блок 5, включающий делитель б,.сумматоры 7 и 8, узел 9умножения, шифратор 10, элемент 11задержки, коммутатор 12, управляющийвход 13 устройства, информационный и управляющий выходы 14 и 15,информационный вход 16 устройства,Принцип работы устройства основанна вычислении...
Устройство для отображения дуг на экране электронно-лучевой трубки
Номер патента: 1062685
Опубликовано: 23.12.1983
Авторы: Безруков, Колесников, Мухин, Онищенко, Цуканов
МПК: G06F 3/153
Метки: дуг, отображения, трубки, экране, электронно-лучевой
...вход которого подключен к выходу первого интегратора,выход второго компаратора подключенк первому входу второго компаратора, второй вход которого являетсяседьмым входом устройства, выход .второго коммутатора подключен к первому входу элемента И, второй входкоторого подключен к выходу первогокоммутатора, а выход элемента Иподключен к второму входу блока управления, выход которого подключенк модулятору электроннолучевой трубки.На чертеже представлена схемапредлагаемого устройства,Устройство содержит электроннолучевую трубку 1, блок 2 управления,первый интегратор 3, первый цифроаналоговый преобразователь 4, второй интегратор 5, второй цифроаналоговый преобразователь 6, первый инвертор 7, блок 8 отклонения луча покоординате Х, третий...
Устройство для определения максимального числа
Номер патента: 1062686
Опубликовано: 23.12.1983
Авторы: Бессонов, Реут, Спрогис
МПК: G06F 7/04
Метки: максимального, числа
...ИЛИсоединен с входами установки в нулевое состояние триггера всех каналов анализа 4) .Недостатком известного устройстваявляется большой объем оборудования.Целью изобретения янляется снижение объема оборудования,Поставленная цель достигаетсятем, что в устройство для определениямаксимального числа, содержащее элемент ИЛИ,элементов И (п - количество сравниваемых чисел), И триггеров, причем первый вход каждого элемента И соединен с входом соответствующего числа устройства, выход каждого элемента И соединен с соответствующим входом элемента ИЛИ, прямойвыход каждого триггера соединен свторым входом соответствующего элемента И, введен формирователь импульсов, а каждый триггер выполнен ввиде совокупности двух элементовИЛИ-НЕ, входы первого из...
Устройство для упорядочивания чисел
Номер патента: 1062687
Опубликовано: 23.12.1983
МПК: G06F 7/06
Метки: упорядочивания, чисел
...группы элементов И 24, числО 1(ОТОРых Определив.тся местом коммутатора в устрой(.т:О, и группы элементов ИЛИ 25 .к (О цутатор 14 содер 9 ит в каж до.: блоке по пять групп элементов И 24,:(Оммутатор 142 - по четыре группы, коммутатор 14 9 - по три груп" пы, коммутатор 144 - по две группы элементов И 24.Устройство работает следующим об" разом.упорядочивание массива иэ й чисел в предлагаемом устройстве производит" ся в порядке возврастания значений чисел таким оразом, что в первом 60 выходном регистре 161 размещается наименьшее число иэ И чисел, во вто- РО: РЕГИСТРЕ 16 о - НаИМЕНЬШЕЕ Из л - 1) чисел и т,д., а в-ом выход,ном регистре - наибольшее из о чи-" 65 сел. Такая последовательность образуется при упорядочивании массивачисел,...
Управляемый арифметический модуль
Номер патента: 1062688
Опубликовано: 23.12.1983
Авторы: Имнаишвили, Цирамуа
МПК: G06F 7/38
Метки: арифметический, модуль, управляемый
...элементов И 3 - 13, четыре элементаИЛИ 14 - 17, управляюцие входы 18.26, информационные входы 27 - 32,выходы 33 - 38,45 50 55 На управляющие и информационныевходы управляемого арифметическогомодуля подаются следующие сигналы:Ч - Ч - управляющие сигналы уп 9равляющие входы 18 - 26соответственно);Х - 1-й - разряд кода Х первыйинформационный вход 27;О + 1- содержимое соседнегостаршего разряда второй .информационный вход 28; 60 65 вход второго. элемента И соединен с первым входом седьмого элемента И, вторые входы второго элемента И и седьмого элемента И подключены соответственно к первому и второму вы ходам управляемого арифметическогомодуля, а также соответственно к инверсному и прямому выходам дополнительного триггера, единичный вход...
Суммирующее устройство
Номер патента: 1062689
Опубликовано: 23.12.1983
Авторы: Айдемиров, Исмаилов, Кокаев, Кукулиев, Темирханов
МПК: G06F 7/50
Метки: суммирующее
...затраты, чтов 1 ах;ается в большом объеме ассоциа 35тивного запоминающего устройства, разряд ость признаковой части которогоравна в данном случае К + ГоОК, гдеК - :исло слагаемых, а объем ассоциатю 1 ной памяти равен 2 К слов. 4011 ельо изобретения .является сокра-.ще":1 Р аппаратурных затрат В суммирующсустройстве,Поставленная цель достигается тем,ч.то суммирующее устройство, содержащее ассоциативнЫй запоминающий блок,первую группу элементов задержки иперву 1 о группу эл;.ментов И первыйразрядпыи выход ассоциативного запо.1111 оего блока является выходомсуммы устройства, остальные разрядныевыходы ассоциативного запоминающегоблока через соответству 1 ощие элементы задержки первой группы соединеныс первыми входами соответствующихэлементов...
Устройство для деления двоичных чисел на три
Номер патента: 1062690
Опубликовано: 23.12.1983
Авторы: Грачев, Гречухин, Королев, Семенов
МПК: G06F 7/52
Метки: двоичных, деления, три, чисел
...четвертый и пятый элементыИ, второй и третий элементы ИЛИ,причем выход каждого разряда с первого по (и) -й регистра делимогосоединен с входом первого элементаНЕ и первыми входами первого, второго и третьего элементов И соответствующего блока формирования разряда 55частного, в котором выход первогоэлемента НЕ соединен с первыми входами четвертого и пятого элементовИ, выход второго элемента НЕ соединен с вторыми входами первого, второго и пятогоэлементов И, вход второго элемента НЕ подключен к вторымвходам третьего и четвертого элементов И, выход третьего элементаНЕ соединен с третьими входами второ" го, третьего и четвертого элементовИ, вход третьего элемента НЕ соединен с третьими входами первого ипятого элементов И, второй и...
Устройство для преобразования декартовых координат
Номер патента: 1062691
Опубликовано: 23.12.1983
Автор: Флоренсов
МПК: G06F 7/548
Метки: декартовых, координат, преобразования
...соединен с первыминформационным входом третьего коммутатора, выход которого подключен5 к первому входу сумматора, выходкоторого соединен с входами первогобуферного регистра и первого выходного регистра, выход вычитателяподключен к входам второго буферного10 регистра и второго выходного регистра, первый и второй выходы блокасинхронизации соедийены с управляющими входами третьего коммутатора,а его третий выход подключен к управляющим входам первого и второгокоммутаторов, дополнительно введенычетыре блока умножения, пятый ишестой коммутаторы и второй блокпамяти, вход которого подключен квыходу регистра старших разрядовугла поворота, а выход - к первыминформационным входам четвертого ипятого коммутаторов, выход регистравторой координаты...
Устройство для извлечения квадратного корня
Номер патента: 1062692
Опубликовано: 23.12.1983
Автор: Брязгин
МПК: G06F 7/552
Метки: извлечения, квадратного, корня
...корня, содеркащее регистр, первый сумматор, первый блок деления первый блок умножения и блок памяти, выход которого соединдн с первым информационным входом первого блока умнокения, выход которого соединен с выходом устройства, информационный вход и выход регистра соединены соответственно с входом первого аргумента устройства и перныу информационным входом первого блока деления, дополнительно ннедены блок возведения в квадрат, второй сумматор, второй блок деле ния, второй блок умножения и блок синхронизации, выходы с первого по пятый которого соединены соответственно с управляющими входами регистра, первого блока деления, второго, 65 блока умножения, блока памяти и первого блока умножения, вход второгоаргумента устройства соединен...
Устройство для вычисления функции =
Номер патента: 1062693
Опубликовано: 23.12.1983
Автор: Мельник
МПК: G06F 7/556
Метки: вычисления, функции
...входам второгорегистра последующего блока вычисления итерации.На чертеже представлена блок-схема устройства для вычисления функцииц: еф.Устройство содержит генератор 1тактовых импульсов и блоков 2 вычисления итерации, каждый иэ которых содержит первый и второй регистры 3и 4, триггер 5, группа элементовИ 6, первый и второй сумматоры 7 и 8,коммутатор 9,Коммутаторы 9 каждого блока 2 вычисления итерации содержат две группы по И днухвходовых элементов И,. объединенных элементом ИЛИ. Группа элементов И каждого блока 2 вычисления итерации содержит ( и - ( ) двухвходовых элементов И,где- номер блока.,р,: р -).Ь(4+й);ГО, если у;О,5(фп;= Мя 3 1, еслиОЗдесь 1 - номер итерации ( г: О,2, , И),При начальных условиях Хо "1, о =О,о:.Х данные...
Вероятностный -полюсник
Номер патента: 1062694
Опубликовано: 23.12.1983
Авторы: Гондарев, Лапаухова, Федоренко
МПК: G06F 7/58
Метки: вероятностный, полюсник
...блока памяти, авыходы схем сравнения подключены кПсхемам совпадения так, что выход(-ой схемы сравнения подключен к1-ой и- 1) -Ой схемам совпадения,выходы которых подключены к первому, выходу устройства и через выходнойблок - к второму выходу устройства 3 . Для получения случайных чисел с управляемым распределением в запоминающем устройстве необходимо изменять значения функций распределения(А). Это требует значительных затрат оборудования для хранения значе ний функций распределения и времени для их записи н ЗУ, что усложняет процесс управления устройством и затрудняет его использование при обр- ботке информации, 65 Целью изобретения является упрощение вероятностного полюсника.Для достижения поставленной целив нероятностный И...
Генератор псевдослучайных временных интервалов
Номер патента: 1062695
Опубликовано: 23.12.1983
Авторы: Духанин, Каймаков, Минин
МПК: G06F 7/58
Метки: временных, генератор, интервалов, псевдослучайных«
...с соответствующими входамиэлемента ИЛИ, введены группа делителей частоты, группа дешифраторов,элемент ЗАПРЕТ, сумматор по модулю 45дна, и второй генератор импульсов,выход которого соединен с входамиделителей частоты группы, выходы которых соединены с первыми входамисоответствующих элементов И группы,выход первого генератора импульсовсоединен с прямым входом элементаЗАПРЕТ, выход которого соединен свходом Сдвиг регистра сдвига,информационный выход которого соединен с информационными входами дешифраторов группы, выходы которыхсоединены с вторыми входами элементов И группы, выход элемента ИЛИ является выходом генератора и соединенс инверсным входом элемента ЗАПРЕТ, 601-й и-й выходы регистра сдвига( 1 - 1,п ;: 1,п ; П -...
Генератор потоков случайных событий
Номер патента: 1062696
Опубликовано: 23.12.1983
Авторы: Баканович, Волковец, Волорова
МПК: G06F 7/58
Метки: генератор, потоков, случайных, событий
...И н группе), соединенных последовательно элементов задержки, выходы которых соединены с первыми входами соответствующих элементов И группы, выходы которых соединены с соответствующими входами элемента ИЛИ, выход которого является выходом блока, информационным входом которо го является нход первого элемента задержки, а управляющим входом блока являются входы дешифратора, выходы которого соединены с вторыми нходами соответствующих элементов И группы. 15На фиг. 1 приведена блок-схема генератора; на фиг. 2 - схема блока задержки; на фиг. 3 - временная диаграмма работы генератора.Генератор содержит датчик 1 случайных импульсов, одновибратор 2, блок 3, задержки, элементы И 4 и 5, счетчики б и 7, дешифраторы 8 и 9, коммутаторы 10 и 11,...
Генератор случайных двоичных чисел
Номер патента: 1062697
Опубликовано: 23.12.1983
Авторы: Анисифоров, Анишин
МПК: G06F 7/58
Метки: генератор, двоичных, случайных, чисел
...входом двухполюсника, первым Однако этот генератор также характеризуется сложностью и большим объемом электронного оборудования.Наиболее близким по технической сущности и достигаемому результату к предлагаемому является генератор случайных чисел, использующий пере счет случайных импульсов эа регулярный интервал времени и содержащий датчик случайного потока импульсов, выход которого через элемент И соединен со счетным входомщ -разрядно го двоичного счетчика, разрядные выходы которого соединены соответственно с информационными входами элементов И группы, выходы которых являются разрядными выходами генератора, а управляющие входы объединены с шиной Опрос генератора 3 .Недостатком этого генератора явйются ограниченные функциональные...
Генератор потоков случайных событий
Номер патента: 1062698
Опубликовано: 23.12.1983
Авторы: Баканович, Волковец, Волорова, Головань
МПК: G06F 7/58
Метки: генератор, потоков, случайных, событий
...выходов первичного источника случайных сигналон), выход "датчика 60 пуассоновского потока импульсов соединен с входом первого. элементаэадержки, выход датчика пуассонов- ского потока илюульсов совместно с выходами элементов задержки группы , 65 образуют группу выходов первичного источника случайных сигналов.В связи с тем, что в.устройство дополнительно введены блок счетчиков и блок регистров, настройка на воспроизведение заданной функции распределения вероятностей осуществляется путем изменения соотношения кодов, записанных в счетчики блока счетчиков, а не за счет изменения интенсивностей.ДПСИ, как это делается в известном устройстве, изменяя программно коды, хранящиеся в блоке счетчиков, можно осуществлять программное. управление видом...
Устройство для вычисления отношения двух чисел
Номер патента: 1062699
Опубликовано: 23.12.1983
Автор: Фурман
МПК: G06F 7/62
Метки: вычисления, двух, отношения, чисел
...соединен с прямым выходомвторого триггера и с вторым входомтретьего элемента И, выход первогоэлемента И соединен с входами установки в нуль первого и второго счетчиков, первого и второго триггерови управляемого делителя частоты,инверсный выход первого триггера соединен с третьим входом третьего элемента И, инверсный выход второготриггера соединен с третьим входомвторого элемента И, выходы переполнения первого и второго счетчиковсоединены соответственно с входамиустановки в единицу первого и второго триггеров, установочные входы первого и второго счетчиков соединенысоответственно с шинами записи перво".го и второго чисел устройства, установочные входы управляемого делителя частоты соединены соответственнос шиной записи первого числа...
Стохастическое вычислительное устройство
Номер патента: 1062700
Опубликовано: 23.12.1983
Авторы: Мальченкова, Федоров, Яковлев
МПК: G06F 7/70
Метки: вычислительное, стохастическое
...вход которого соединен свыходом генератора тактовых импульсов, а выход подключен к второму входу элемента И, выход третьего счетчика подключен к входу синхронизатора,На фиг, 1 представлена структурная схема предлагаемого устройства,"на фиг 2 - функциональная схемапреобразователя код - вероятность;на фиг. 3 - функциональная схемасинхронизатора,Стохастическое вычислительное устройство содержит генератор 1 тактовых импульсов, элемент ИЛИ 2, триггер 3, элемент И 4, первый блок 5ключей, первый счетчик б, преобразователь 7 код - вероятность, генератор 8 случайных чисел, третий счетчик 9, синхронизатор 10, второй счетчик 11, второй блок 12 ключей, дополнительный счетчик 13.Преобразователь 7 (фиг. 2) содержит дешифратор 14, постоянное...
Микропрограммное устройство управления
Номер патента: 1062701
Опубликовано: 23.12.1983
МПК: G06F 9/22
Метки: микропрограммное
...третьего дешифратора, выход первого элемента И под 30354045 ключен к третьему и восьмому выходамблока, выход второго элемента Иподключен к четвертому и шестому вы 60ходам блока, третий выход генератора фазовых импульсов подключен кпервому входу третьего элемента И,второй вход которого соединен свторым выходом третьего дешифратора,а выход третьего элемента И соединен с седьмым входом блока.Иа Фиг. 1 приведена функциональная схема устройства, на фиг. 2 вариант реализации блока управления, на фиг. 3 - временная диаграмма функционирования блока. управления.Устройство содержит блок 1 микропрограммной памяти, регистр 2 микрокоманд, регистр 3 адреса, стек 4 адресов возврата, блок 5 Формирования адреса, содержащий арифметикологический блок б,...
Микропрограммное управляющее устройство
Номер патента: 1062702
Опубликовано: 23.12.1983
МПК: G06F 9/22
Метки: микропрограммное, управляющее
...приведения устройства в исход ное состояние на его вход 11 подается сигнал 18, по которому регистр 3 адреса и счетчик 7 устанавливают. ся в ноль. По нулевому адресу из блока 1 памяти микрокоманд выбира ется начальная микрокоманда и поступает на информационные входы регистра 2 микрокоманд. На выходе заема счетчика 7 вырабатывается сигнал 20 заема и поступает на входы разру шения записи регистра 2 микрокоманд и счетчиков б и 7. По импульсу 19 соответствующие части микрокоманды заносятся в регистр 2 микрокоманд и счетчики б и 7.40Каждая микрокоманда состоит из трех частей - адресной, операционной и управляющей.В адресной части микрокоманды кроме кода, по которому определяется адрес следующей микрокоманды, содержится один разряд, значение...
Формирователь адреса
Номер патента: 1062703
Опубликовано: 23.12.1983
Автор: Клышбаев
МПК: G06F 9/36
Метки: адреса, формирователь
...Тогда двоичное представление цифры "2" с выхода счетчика 1подается на элементы "ИсключающееИЛИ", так как при этом счетчик 3имеет нулевое значение. То из ПЗУ 5выбирается содержимое ячейки поадресу 101100.В таблице приведена "Прошивка"ПЗУ.Из таблицы находим, что содерб 5 ходом первого коммутатора, а выходподсоединен к входу установки счетчика адреса и к первому входу первого элемента ИЛИ, второй вход которого подсоединен к тактирующемувходу формирователя, выход первогоэлемента ИЛИ заведен на счетный вход-доПолнительного счетчика и на информационный вход второго дополнительного коммутатора, выход которогосоединен со счетным входом счетчика адреса, выход переполнения которого соединен с первым входом демультиплексора, второй вход...
Устройство управления сообщениями
Номер патента: 1062704
Опубликовано: 23.12.1983
Авторы: Барсуков, Назаров, Титков
МПК: G06F 9/50
Метки: сообщениями
...сигнальному выходу устройства и к первому входу третьего элемента ИЛИ,второй вхот 1 которого соединен сустановочным входом устройства, нулевой выход триггера подключен к первому входу второго элемента И, выходкоторого соединен с вторым сигнальн:,и выходом устройства, группа информационных выходов блока памятисоединена с группой информационныхвыходов устройства, введены второйсчетчик, ко 1 мутатор, схема сравнения,четвертый и пятый элементы ИЛИ, причем первый вход четвертого элементаИЛИ подключен к управляющему входузаписи блока памяти и к выходу первого элемента ИЛИ, второй вход четвертого элемента ИЛИ подключен кпервому входу пятого элемента ИЛИ ик входу сбратной выборки устройства, выход четвертого элемента ИЛИсоединен с первым...
Многоканальное устройство приоритета
Номер патента: 1062705
Опубликовано: 23.12.1983
Авторы: Горша, Гриценко, Корниенко, Подгорный
МПК: G06F 9/50
Метки: многоканальное, приоритета
...которого подключен через элемент НЕ выход счетчика числа каналов, а выход эле-) мента И связан с вторым входом элемента ИЛИ, входы заявок устройства подключены к информационным входам соответствующих счетчиков числа,заявок, к счетным входам которых подключен выход генератора временных интервалов, а выходы счетчиков числа заявок соединены с информационными входами регистра, группа выходов которого соединена с группой входон дешифратора,.выход которого подключен к управляющему входу мультиплексора.На фиг.1 представлена функциональная схема многоканального устройства приоритета, на фиг.2 блок"схема блока запросов.Многоканальное устройство приоритета содержит Ч блоков 1 - 1 запрэсов, входы 2-2 ц заявок устройства,.мультиплексор 3, элемент...
Устройство динамического приоритета
Номер патента: 1062706
Опубликовано: 23.12.1983
Авторы: Кон, Кулагина, Матушкин, Южаков
МПК: G06F 11/07, G06F 7/06, G06F 9/50 ...
Метки: динамического, приоритета
...элемента И треть,ей группы 3, причем каждый выходэлемента И третьей группы 3 подключен к входу одноименного элемента НЕвторой группы 7, причем выход каждого элемента НЕ второй группы 7подключен к второму и третьему входам элементов И, кроме одноименного,третьей группы 3, одноименномувыходу группы 15 выходов устройства и к второму входу одноименногоэлемента ИЛИ группы 8. К первому входу элементов ИЛИ первой группы 8подключены выходы одноименных элементов И первой группы 1, а выходыэлементов ИЛИ первой группы 8 соединены с первым и вторым входамиэлементов И, кроме одноименных, второй группы 2, первые входы элементов И четвертой группы 4 соединеныс одноименными входами группы входов устройства 14, второй и третийвходы элементов И...
Устройство для мажоритарного выбора асинхронных сигналов
Номер патента: 1062707
Опубликовано: 23.12.1983
МПК: G06F 11/18
Метки: асинхронных, выбора, мажоритарного, сигналов
...Изобретение относится к вычислительной технике и может быть применено при построении цифровых вычислительных машин повьзаенной надежности,Известно, устройство, содержащееэлементы И, ныходы которых соединены с соответствующими входами элемента ИЛИ-НЕ, а перные входы - систочниками входных сигналов, триггеры и элемент задержки, вход которого соединен с выходом элемента ИЛИ-НЕ выход - с первыми входамитриггеров, выходы. которых соединеныс вторыми входами соответствующихэлементов И, вторые входы второгои третьего триггеров соединены спервым источником входных сигналов,первого и шестого триггеров - свторым источником входных сигналов,четвертого и пятого триггеров - стретьим источником входных сигналов 1 .Недостатком устройства являетсяего...