H04L — Передача цифровой информации, например телеграфная связь
Регенератор многоуровнего цифрового биполярного сигнала
Номер патента: 1012453
Опубликовано: 15.04.1983
МПК: H04L 25/52
Метки: биполярного, многоуровнего, регенератор, сигнала, цифрового
...3 многоуровне вой биполярной последовательности, где производится восстановление амплитуды и полярности импульсов, т.е. окончательный этап восстановления биполярного многоуровневого сигнала, ЗО и на 2 п входов детектора 4 ошибок. Детектор 4 ошибок является первым блоком в цепи автоматическогб слежения и управления за тактовой частотой цифрового сигнала, состоящей из последовательно соединенных блоков-квадратичного детектора б, дифференцирующего элемента 7, усилителя 8 постоянного тока и генератора 9. При этом цепь детектора 4, квадратичного детектора б, диффе О ренцирующего элемента 7 предназначена для формирования аналогового. сигнала,-пропорционального по величине отклонению строб-имппульсов от оптимального положения на глаз...
Цифровой формирователь частотно-манипулированных сигналов
Номер патента: 1012454
Опубликовано: 15.04.1983
Авторы: Вальдман, Дунева, Левченко
МПК: H04L 27/20
Метки: сигналов, формирователь, цифровой, частотно-манипулированных
...начальной установки подключен к установочному входу второго Формирователя адресных сигналов, второй выход которого подключен ко второму входу третьего преобразователя кодов, а третий выход - ко вто" рому входу четвертого коммутатора, выход которого подключен к управляю щему входу второго преобразователя кодов, выход первого преобразователя кодов подключен ко второму входу второго коммутатора, выход которого подключен ко входу блока памяти, выход опорного генератора подключен к управляющим входам второго и четвертого коммутаторов и ко входу делителя частоты, выход которого подключен к стробирующему входу первого коммутатора, а вымод формирователя тактовых сигналов подключен к управляю" щему входу третьего коммутатора.На чертеже...
Устройство тактовой синхронизации регенератора
Номер патента: 1015502
Опубликовано: 30.04.1983
Авторы: Ароев, Галушкин, Жуков, Красковский, Липовецкий
МПК: H04L 7/08
Метки: регенератора, синхронизации, тактовой
...преобладаний, причемвыходы блоков симметричных .и несимметричных преобладаний подключены кчетвертому и пятому входам анализатора величины преобладаний, первыйвыход которого через блок управлениязоной селекции подключен к третьемувходу блока селекции, а второй вы-ход анализатора величины преобладаний подключен к второму входу элемента ИЛИ, выход которого подключен квторому входу блока управления зонойселекции, а четвертый вход блокакоммутации объединен с вторым входомблока памяти,На Фиг.1 изображена структурнаяэлектрическая схема предлагаемогоустройства; на фиг.2 - реализацияанализатора величины преобладаний,блоков обнаружения симметричных инесимметричных преобладаний, формирователя сигнала потери синхронизмаи блока выделения...
Адаптивное устройство для обучения радиотелеграфистов
Номер патента: 1015503
Опубликовано: 30.04.1983
Автор: Пузанов
МПК: H04L 15/00
Метки: адаптивное, обучения, радиотелеграфистов
...результатов работы40 выдаст импульс на первом выходе, ес"лй зафиксирована одна или две ошибки, то импульсне выдаетсяни наодном из выходов, а если реверсивныйсчетчик 4 зафиксирует более двух45 ошибок, то это вызовет появление импульса на втором выходе. В зависимости От этого логический блок 6 втрансмиттере 1 производит изменениескорости передачи знаков,50 Таким образом, в предлагаемом устройстве исключается возможность не,обосноанного снижения скорости пе"редачи знаков в. случае когда обучаемый будет вводить в блок ответа55 правильно принимаемые на слух знаки,но с некоторой временной задержкой,что йа практике практически всегдаимеет место,60 ВНИИПИ Заказ 3233/52 Тираж 677 . Подписное Филиал ППП "Патент", г.ужгород,ул,Проектная,4...
Устройство для формирования дискретных частотно фазоманипулированных сигналов
Номер патента: 1015504
Опубликовано: 30.04.1983
Автор: Лебедев
МПК: H04L 27/12
Метки: дискретных, сигналов, фазоманипулированных, формирования, частотно
...поступает гармонический сигнал частотой 6 о от генератора 1 гармонически;с колебаний, а на второй - гармонический сигнал с частотой 6 О = 6 О/К (Фиг. 2 а) с выхода делителя 5 частоты. В результате синусоидальной угловой модуляции средней частоты подаваемого от генератора 1 гармонических колебаний сигнала на выходе фазового модулятора 4 имеет место сложное колебание,Е -1)зи)е3Р 1с амплитудно-частотным спектром где 1 Р М) " Функция Бесселя первогорода и-порядка от действительного индекса фазовой модуляции М;д ) - частотная дельта-функция.Индекс фаэовой Модуляции М выбирается таким образом, чтобы в спектре Б(С) присутствовало не менее Х компонент с достаточными амплитудами.При Формировании этого сигнала ключ 2 и все ключевые усилители...
Формирователь частотно-модулированных сигналов
Номер патента: 1015505
Опубликовано: 30.04.1983
Авторы: Воличенко, Манцевич, Рыжов
МПК: H04L 27/12
Метки: сигналов, формирователь, частотно-модулированных
...с вторым входомуправляемого ключаНа Фиг.1 представлена структурная,электрическая схема предлагаемого.Формирователя частотно-модулированных сигналов; на фиг, 2 - временныедиаграммы его работыФормирователь частотно-модулированных сигналов содержит синхронизатор 1, коммутатор 2,. управляемыйгенератор 3, управляемый ключ 4,опорный генератор 5, фазовый детектор б, регулятор 7 тока заряда конденсатора, эмиттерный повторитель 8,блок 9 совпадений, формирователь 10сигналов управления ключом, дифференцирующую цепь 11, Формирователь12 переключающих импульсов, переключатель 13, конденсатор 14,Формирователь частотно-модулированных сигналов работает следующим"образом,. Модуляция управляемого генератора3 модулирующим сигналом полезнойинформации...
Устройство для приема дискретных сигналов
Номер патента: 1015506
Опубликовано: 30.04.1983
Автор: Арсентьев
МПК: H04L 27/14
Метки: дискретных, приема, сигналов
...а узлы - перемножитель 21,узкополосный Фильтр 23 блоков 2 фаэирования - представляют собой корре"ляторц разностной частож то нааряжения на выходах узколосных фильтров23 близки к нулю, Близкиии к нулю будут и напряжения. на выходе полосовыхФильтров 20 вследствие равенства нулюнапряжений на одних из входов перемножителей 22,На входах компенсационной частиустройства, включающей квадратурнцепреобразователи сигнала 3, блоки 4регулировки усиления, сумматор 5 ивычитающий блок 7 действует синусоидальное напряжение частоты Р, которое вводится в устройство с помощьюсумматоров 24 от генератора 8 опорного сигнала. Представленная структу"ра компенсационной части. Устройства .реализует алгоритм минймума среднегоквадрата ошибки, в результате чегона...
Фазоразностный манипулятор
Номер патента: 1015507
Опубликовано: 30.04.1983
Авторы: Аношкин, Герасимов, Сапсай
МПК: H04L 27/20
Метки: манипулятор, фазоразностный
...соответстненно к первому входу первого ключа и к первому входу третьего ключа, к второму входу которого подключен третий выход дешифратора, четвертый выход которого соединен с первым входом четвертого ключа, к второму входу которого подключен выход второго инвертора, вход которого соединен с первым входом третьего ключа, выход которого соединенс выходом четвертого ключа и с выходом первого ключа, первый нход которого соединен с входами первого и четвертого делителей частоты.На фиг,1 представлена структурная электрическая схема предлагаемого Манипулятора; на фиг.2 - эпюры напряжений, поясняющие его работу.Фазоразностный манипулчтор содержит задающий генератор 1, первый ключ 2, первый инвертор 3, первый делитель 4 частоты, первый и второй...
Устройство дискретного фазирования
Номер патента: 1016847
Опубликовано: 07.05.1983
Автор: Скоморовский
МПК: H04L 7/00
Метки: дискретного, фазирования
...фазирования на фиг. 2временные диаграммы, поясняющие работу устройства.Устройство содержит задающий генератор 1, делитель 2 частотыдешифратор 3 и формирователь 4 корректирующей комбинации, состоящийиз реверсивного счетчика 5, элементов И б, 7 и 8, элемента 2-И-ИЛИ 9,триггеров 10 и 11 и формирователь 12фронта сигнала,Такты задающего генератора 1(фиг. 2 а поступают на делитель частоты 2 и одновременно через элемент2-И-ИЛИ 9 на входы элементов И б и 7.В исходном состоянии инверсный сиг.нал с выхода триггера 10 разрешаетпрохождение тактовчерез,элемент И бна вычитающий вход реверсивного счетчика 5, В моментвремени, соответствуУ.ий завершению периода работы делителячастоты, срабатывает дешифратор 3,сигнал с выхода которого (Фиг. 2...
Устройство для передачи и приема дискретных сигналов
Номер патента: 1016848
Опубликовано: 07.05.1983
Авторы: Аджемов, Винник, Кобленц
МПК: H04L 25/40
Метки: дискретных, передачи, приема, сигналов
...И, второй вход которого соединен:с выходом второго элемента И,к первому входу которого подключенвыход второго триггера, и с входомпервого распределителя, второй выходкоторого подключен к второму входутретьего распределителя, к первомувходу второго триггера и к первомувходу первого триггера, выход которого соединен с первым входом третьего элемента И, второй вход которого соединен с вторым входом первоготриггера И с выходом блока выделения .значащих моментов модуляции, причемвыход третьего элемента И подключен 55к второму входу второго триггераи к второму входу преобразователяинтервал " число, соответствующиевходы которого соединены с однимивыходами накопителя, другие выходы бокоторого подключены к одним входамвторого блока считывания, к...
Устройство приемо-передачи двоичной информации
Номер патента: 1019654
Опубликовано: 23.05.1983
Авторы: Волчков, Коротков, Рубцов, Щукин
МПК: H04L 7/06
Метки: двоичной, информации, приемо-передачи
...элемент И 17, третий сумматор 18 по модулю два регистр 19 обнаружения 5 ошибок, опорный датчик. 20 синхропосылки, четвертый сумматор 21 по модулю два, первый 22 и второй 23 ана-.лизаторы инверсной последовательности, первый 24 и второй 25 элементы 1 О ИЛЙ, триггер 26 формирования импуль"сов служебной информации, пятый сумматор 27 по модулю два, первый 28и второй 29 регистры задержки,устройство работает следующим 15 образомНа вход формирующего регистра 1подается последовательность информационных символов, которая после соответствующей задержки в этом ре гистре подается на первый вход ком"мутатора 5, Одновременно Формируется последовательность проверочныхсимволов путем суммирования по модулю два информационных символов,...
Устройство для приема двоичных сигналов
Номер патента: 1019655
Опубликовано: 23.05.1983
Авторы: Гребенко, Лукин, Мищенко
МПК: H04L 17/16
Метки: двоичных, приема, сигналов
...приемадвоичных сигналов, содержащее регистр сдвига, первый и второй выходы которого подключены соответственно к первому и второму входам блокавыделения Информационных единиц,30выход которого соединен с первымвходом формирователя информационныхсимволов, второй вход которого соединен с первым входом узла блокировки, второй вход и выход которого 35соединены соответственно с выходомэлемента ИЛИ и с третьим входом формирователя информационных символов,при этом выходы первого и второгоэлементов И подключены к входам 40элемента ИЛИ, введены третий элементИ и блок формирования стробов) выходкоторого подключен к входу регистрасдвига; дополнител) ные выходы которого соединены с дополнительными входами блока выделения информационныхединиц,...
Устройство для приема биимпульсных сигналов
Номер патента: 1019656
Опубликовано: 23.05.1983
Автор: Лосихин
МПК: H04L 17/16
Метки: биимпульсных, приема, сигналов
...устройство для приема бнимпульсных сигналов, содержащее реша- ющий блок и последовательно соединенные генератор тактовых импульсов и регистр, введены последовательно соединенные дешифратор, формирователь Импульсов и делитель частоты, второй вход и выход которого соединены соответственно с выходом генератора тактовых импульсов и с первым входом решающего блока второй вход ко-, торого соединен с входом генератора тактовых импульсов и с вторым входом регистра, выход которого подключен к входу дешифратора.На Фиг. 1 представлена структурная электрическая схема предложенного устройства, на фиг, 2 - эпюрынапряжения, поясняющие его работу.Устройство для приема биимпульсных сигналов содержит регистр 1,дешифратор 2, формирователь 3 импуль.5...
Приемник дискретной информации
Номер патента: 1019657
Опубликовано: 23.05.1983
МПК: H04L 17/16
Метки: дискретной, информации, приемник
...который пере- соединен с первым входом первого эле- водит триггер 5 и мультивибратор 3 мента И, третий вход которого соеди- в исходное состояние ожидания принен с входом дешифратора начального ема. Сигнал "Конец блока" формирует- .кода и с выходом элемента задержки, ся и в случае сбоя синхронизма рабовход которого соединен с вторым вхо" ЗО .ты приемника, когда нарушаются модам второго элемента И, выход кото- менты совпадения сигналов мультивиброгс подлючен к вторым входам муль- ратора 3 с положением фиксированных тивибратора н триггера символов. При этом потребителю неНа фиг, 1 представлена структурная выдается ошибочная информация (приэлектрическая схема предложенного 35 емник переводится в режим ожидания), приемника," на Фиг. 2 -...
Выходное телеграфное устройство
Номер патента: 1019658
Опубликовано: 23.05.1983
МПК: H04L 25/18
Метки: выходное, телеграфное
...верхнего уровня напряжения (стоповая посылка) высокий потенциал появляется на выходе ключа 1, при этом на выходе оптимального фильтра 2 появляется плавно нарастающее напряжение, которое через делитель 4 напряжения поступает прямо на первый вход и на второй вход через делитель напряжения 3 и аналоговый блок 6 памяти. Делитель 3 напряжения делит пополам линейно нарастающее напряжение на входе, а аналоговый блок 6 гамяти запоминает величину амплитудного значения выходного потенциала делителя 3 и постоянно его начинает подавать на вход операционного усилителя 5.На выходе операционного усилите; ля 5 появляется также положительное линейно нарастающее напряжение Фронта импульса, которое открывает Фор-. мирователь 7 выходного сигнала и...
Устройство для формирования сигналов передачи данных
Номер патента: 1019659
Опубликовано: 23.05.1983
МПК: H04L 25/40
Метки: данных, передачи, сигналов, формирования
...дешифратбра 4 позволяет предварительно вычислять 4 О и. записывать.в блок 5 постоянной памяти значения Ь. и отличие от известного устройства, где предварительно вычисляются и записываютея в памятьзначения а ск . Поэтому процесс Фор мирования отсчета выходного сигнала в цифровом виде Ь:, определяемого выржением (1), не требует выполнения И раз операции. суммированйязначений аск. Это значит; что время Формирования отсчета выходного. ;сигнала: уменьшается в И раз, поскольку время выполнения операцийсдвига, дешифрования и выбора из постоянной памяти в десятки раз меньше времени выполнения операций э 5 . суммирования, а время, затрачиваемое на предварительное вычисление значений Ь и запись их в постоянное запоминакщее устройство, ие...
Система передачи и приема двоичных сигналов с частотной модуляцией
Номер патента: 1019660
Опубликовано: 23.05.1983
Авторы: Иванченко, Лев, Панфилов, Флейта
МПК: H04L 27/10
Метки: двоичных, модуляцией, передачи, приема, сигналов, частотной
...- последовательно соединенные фильтр, усилитель и первый амплитудный детектор, на передающей сторсне введены последовательно соединенные селектор синхрсимпульсов,тактирующий генератор, элемент И,вторсй вход которого соединен свходом селектора синхроимпульсов,счетный триггер и аналоговый ин"ЗОтегратор, выход которого подключенк входу модулятора, а на приемнойстороне введены последовательносоединенные преобразователь видамсдуляциир второй амплитудный детектср, инвертср, элемент И, к второму входу которого подключен выход первого амплитудного детектора, и формирователь импульсов,пркэтом выход усилителя подключен ковходу пересбразователя вида модуляции,На фиг 1 представлена структурная электрическая схема предложенной системы; на...
Устройство для передачи и приема данных
Номер патента: 1019661
Опубликовано: 23.05.1983
Авторы: Бурлаков, Жаровский, Лучук, Пархоменко
МПК: H04L 27/10
Метки: данных, передачи, приема
...выходы которого соединены с информационными входами блока защиты от ошибок, управ" ляющий вход которого соединен с уп-, равляющим входом блока сопряжения, с управляющим входом модулятора и с выходом управляемого делителя частоты, первый вход которого соединен с .выходом генератора, а на приемной стороне - блок вывода данных, входы Которого соединены с выходами блока сопряжения, информационные входы которого соединены с выходами блока защиты от ошибок, информационные входы которого соединены с выходами демодулятора, управляющий вход которого соединен с управляющим входом блока защиты от ошибок, с управляющим входом блока сопряжения и с вы-. ходом управляемого, делителя частоты, первый вход которого соединен с выходом генератора, введены...
Демодулятор многоканального модема с амплитудно фазоразностной манипуляцией
Номер патента: 1019662
Опубликовано: 23.05.1983
Авторы: Балашов, Бураковский, Луценко, Нудельман, Скляр, Темесов
МПК: H04L 27/38
Метки: амплитудно, демодулятор, манипуляцией, многоканального, модема, фазоразностной
...отсчетывзаимно-ортогональных колебанийкаждой из канальных опорных частот%1 и 2 к Й) с.и со 2 7 С Й ;, вырабатывае"мых в синтезаторе 10 частот в моменты времениВ интеграторе 3 складываются результаты перемножений, произведенныхза время ортогональности Т.Эти суммы называются проекциями.входного сигнала на координатныеФункции Ми 2 ЖХ 1; и Соз 2 ЖТ ;ХЕ,5 И,) з 1 п Ю 1 ,З = 5С 05 Г ;Через время ортогональности Тключ 4 откроется и величины проекцийвходного сигнала х , у считаютсяс выхода интегратора 3 и через ключ4 поступят на вход блока 5 вычисления. В нем по проекции х , у определяется амплитуда входного канального сигнала для каждой посылки поФормуле,; =4 х) з,.В компараторе 8 происходит сравнение вычисленной величины с опорнымнапряжением,...
Цифровой формирователь манипулированных сигналов
Номер патента: 1019663
Опубликовано: 23.05.1983
Авторы: Комаров, Мусулманкулова, Никифорова, Савватеев
МПК: H04L 27/26
Метки: манипулированных, сигналов, формирователь, цифровой
...два делителя частоты, накапли.вающий сумматор, блок памяти, де"шиФратор, сумматори Фильтр нижнихчастот 1),Однако известный цифРваой 4 И 93 жВ-.рователь имеет низкую точность приФормировании сигналов с многопозиционной амплитудой, частотной и Фазовой манипуляцией.Цель изобретения - повышение.точности при Формировании сигналовс многопоэиционной амплитудной,частотной и Фаэовой манипуляцией.Поставленная цель достигаетсятем, что в цифровой формировательманипулированных,сигналов, содержа"щий два делителя частоты, накапли"вающий сумматор, блок памяти, дешифратор,:сумматор и фильтр нижнпх.частот, введены распределитель цифроаналоговый преобразователь, триггеэлемент И и кодер, выходЫ которогоподключены кинформационным входамнакапливающего...
Устройство синхронизации сигналов
Номер патента: 1021005
Опубликовано: 30.05.1983
Автор: Ганькевич
МПК: H04L 7/02
Метки: сигналов, синхронизации
...образом опорный сигнал. При этом в каждом временном канале О за определенный промежуток времени устраняется фазовое рассогласование между опорным и принимаемым канальным сигналом,. т,е, устанавливается синхронный,.режим, Этому состоянию соответствует определенный фазовый сдвиг между эталонным сигналом на выходе первого делителя 11 и опорным сигналом на выходе управляемого делителя 7, которому соответствует определенный код управляемого делителя 7 в моменты появления импульсов на выходе первого делителя 11, Этот код в конце кайального интервала заносится в кольцевой регистр 10 импульсом записи кода, по ступающим с выхода формирователя 9, Для этого от распределителя временных каналов вконце временного канала на установочный вход...
Устройство выделения момента времени прихода сложного фазоманипулированного сигнала
Номер патента: 1021006
Опубликовано: 30.05.1983
Авторы: Овчинников, Сидоров
МПК: H04L 7/02
Метки: времени, выделения, момента, прихода, сигнала, сложного, фазоманипулированного
...х первому и второму входам которого подключены выходы блоков стробирования главного максимума обоих каналов, вторые входы которых объединены соответственно с третьим и четвертым входами блока выбора канала, входами дискриминаторов пересечений нулевых уровней обоих каналов и подключены к выходам . соответствующих операционных усилителей.На фиг. 1 представлены структурно- электрические схемы устройства выделения момента времени прихода сложного фМ-сигнала; на фег. 2 - то же, входящего в его состав блока стробирования глаВного максимума.Устройство вьщеления момента времени прихода сложного ФМ-сигнала содержит в каждом канале фа.овые детекторы 1, линии 2 задержки, резисторные матрицы 3, дискриминаторы 4 пересечений нулевого уровня,...
Устройство дискретного фазирования
Номер патента: 1021007
Опубликовано: 30.05.1983
Автор: Корниенко
МПК: H04L 7/04
Метки: дискретного, фазирования
...и расстояние между границаминв кратны периоду следования сигналовгенератора (фиг. 2 а, Ю),В случае, когда сигналы, поступившие с какала связи, искажены (фиг. 26).,(фиг, 2 ), может появиться. ложный сиг,нал, выводящий систему из синхронизма(фиг, 2 м),На фиг. 2 о 1 показано - неискаженный1принимаемый. сигнал: Ь - искаженный принимаемый сигнал; Ь - сигнал генератора, сфазированный с принимаемым искаженным сигналом (фиг. 2 б); ъ - инверсный сигнал генератора 9; б - результат совпадения принимаемого искаженно 1 о сигнала и инверсного; е - результат совпадения принимаемого искаженногосигнала и сйгиала генератора, сфаэированного с принимаемым искаженным сигналом,ж - инверсный сигнал принимаемогоискаженного сигнала; З - инверсный....
Коммутатор сигналов с памятью
Номер патента: 1021008
Опубликовано: 30.05.1983
Авторы: Дорничев, Зыков, Цветков
МПК: H04L 13/12
Метки: коммутатор, памятью, сигналов
...повышение надежнос 1008 20 25 тие ЗО. вом плече цепей нагрузки. При подачеуправляющего импульса на шину 1 3аналогично включается реле с обмоткой2-3 и сбрасываются все остальные и т, д.,З 5 Воли одновременно с подачей импульса уп.равления на одну иэ ай 1 2, 1 3, ,3,- , подавать импульс включения на,шину 1-.1, то будет всегда включатьсяреле с обмоткой 2.А. и одно из реле с Указанная цель достигается тем, что в коммутатор сигналов с памятью, содержащий и ячеж, каждая из которых состоит иэ двухобмоточного поляризованнота реле с обмотками включения и выключения, диода и контактных групп, первый вывод обмотки включения реле каждой ячейки соединен с соответствующей управляющей шиной и анодом пер- вого диода, а второй вывод с шиной питания, в...
Стартстопный электронный приемник
Номер патента: 1021009
Опубликовано: 30.05.1983
Авторы: Вольфсон, Горбунов, Шемалев
МПК: H04L 17/16
Метки: приемник, стартстопный, электронный
...20, алементов И 21 23, триггеров 24 и 25.Стартстопный алектронный приемник работает следующим образом.В исходном состоянии линии передачи и приема свободны и по ним поступают . сигналы стартовой должности длйтельностью более 300 мс (сигнал Линия свободна), Элемент И 3 закрьгг и к делителю 4 тактовые импульсы от генератора 10 не поступают,С выхода накопителя 11 при атом на Выход устройства также поступает сигнал стартовой полярности, Счетчики-анализаторы 12 и 1.3 отсчитывают тактоВые импульсыу поступшощие от Гене ратора 10 и через 300 мс с выходов дешифраторов 15 и 14 но соответствующим цепям к управляющему блоку 16 пос тупят сигналы "Линия свободна. Управляющий блок 16 обрабатывает эти сигналы и с его выходов к делителю 4 (Д 4)...
Устройство для передачи цифровой информации
Номер патента: 1021010
Опубликовано: 30.05.1983
Автор: Малахов
МПК: H04L 25/08
Метки: информации, передачи, цифровой
...его в противоположноесостояние в том случае, когда на информационном входе этого триг- ,гера единица исходной двоичной последовательности, При этом, если счетныйтриггер 3 устанавливается в единичное"состояние, на информационный вход первого триггера 13 регенерации поступаетсигнал "Логический ноль" через первыйэлемент ИЛИ-НЕ 10 и первый элементИ 5, а на информационный вход второготриггера 14 регенерации поступает сигнал "Логическая единица" через элементИЛИ-НЕ а второй элемент И 8, Положительный фронт стробирующей последовательности устанавливает триггеры 13 и14 регенерации в состояние, соответсчвующее сигналам на их информационныхвходах. Сигнал "Логический ноль"с прямого выхода первого триггера 13 реге31021010 4 нерации вкаочает...
Устройство объединения цифровых сигналов
Номер патента: 1021011
Опубликовано: 30.05.1983
Автор: Порохов
МПК: H04L 25/49
Метки: объединения, сигналов, цифровых
...элементов И 10 14, эде 011 Ъментов ИЛИ 15 и 16 и триггеров 17 и 18.Устройство объединения цифровых сигналов работает следующим образом.Цифровые сигналы со входов устройств ва поступают на каждый канал; при этом высокий уровень сигналов соответствует двоичному символу единица (1), а ни:ь кий уровень - двоичному символу фнульф (О). С учетом изменений уровней сигнав лов в первом 4 и втором 5 инверторах высокий уровень напряжения на выходе первого элемента И 6 будет при нулевых символах обоих каналов 00, на выходе второго элемента И 7 - при 01 и на выходе третьего элемента И 8 - при 11, Символы первого (правого) раз ряда принадлежат первому каналу, а второго разряда - второму каналу цифровых сигналов.гКроме сумм двоичных символов в де...
Формирователь фазоманипулированных сигналов
Номер патента: 1021012
Опубликовано: 30.05.1983
Авторы: Кабанов, Макаров, Медведев, Михайлов, Скарюкин, Цикин, Циппура
МПК: H04L 27/12
Метки: сигналов, фазоманипулированных, формирователь
...соединенных дифференциальногоусилителявходы которого являютсяинвертируюшим и неинвертируюшимивходами динамического запоминающегоэлемента, первого управляемого ключа иинтегратора, вьмод которого являетсявыходом динамического запоминающего-,., ) ( 1)- д =К 2 Е Уу/д= 1 (4)ЯК 3 10210 элемента, управляющий вход первого управляемого ключа подключен к перво. му выходу синхронизатора, второй выход синхронизатора подключен к управляющему входу второго управляемого ключа, вход и выход которого соединены соответственно с входом и вьмодом интегратора, управляющий вход сихрониэатора является управляющим входом динамического запоминающего элемента. 10На фиг. 1 приведена структурная электрическая схема предлагаемого формирователя...
Формирователь сигналов с частотно-фазовой манипуляцией
Номер патента: 1021013
Опубликовано: 30.05.1983
МПК: H04L 27/12
Метки: манипуляцией, сигналов, формирователь, частотно-фазовой
...содержит первый ивторой опорные генераторы 1 и 2, пер.вый коммутатор 3, делитель 4 частоты,первый счетчик 5, блок 6 сравнениякодов, .триггер 7, второй коммутаторЗ 5 8, второй счетчик 9, третий .коммутатор 10, постоянное запоминающееустройство (ПЗУ) 11, цифро-аналоговый преобразователь (ЦАП) 12, фильтр13 нижних частот (ФНЧ), двоичный4 О сумматор 14, датчик 15 кодов.Формирователь сигналов с частотно-.фазовой манипуляцией работает следующим образом45Выходные сигналы опорных генераторов 1 и 2, представляющие собойимпульсные последовательности с частотой повторения импульсов Г и Г1(соответственно фиг.2 а и б), поступают на вход первого коммутатора 3,5 О который в зависимости от информационного сигнала частотной манипуляциина его...
Приемник шумоподобных фазоманипулированных сигналов
Номер патента: 1021014
Опубликовано: 30.05.1983
Автор: Ефанов
МПК: H04L 27/22
Метки: приемник, сигналов, фазоманипулированных, шумоподобных
...разностной частоте, например при соответствующем выборе частоты, сигнала формирователя 1 частоты гетеродина, на несущей частотеспектра входного шумоподобного фазоманипулированного сигнала,Выходной сигнал перемножителя 3фильтруется полосовым фильтром 7 навыходе которого выделяется полезнаясоставляющая свернутого сигнала и составляющие продуктов перемножения симыетричных узкополосных помех. В дополнительном перемножителе 4 производится перемножение инвертированногопо спектру входного сигеала с сигналом,задержанным элементом 6 задержки, Время задержки в общем случае определяется первым или последующими нулямиогибающей автокорреляционной функциивходного полезного сигнала и выбирается равным этой длительности, например,кратным длительности...