Устройство дискретного фазирования

Номер патента: 1016847

Автор: Скоморовский

ZIP архив

Текст

СОЮЗ СОВЕТСНИХСО(,Ф 4 АЛИСТИЧЕСКИХ а) Н 04 4 7 00Г ПИСАНИЕ ИЗОБРЕТЕНИЯ Н АВТОРСКОМУ С ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССПО ДЕЛАМ ИЗОБРЕ 1 ЕНИЙ И СОН(71) Государственное союзное конструкторско-технологическое бюро по проектированию счетных машин и Опытный завод(56) 1, Авторское свидетельство СССР В 403096, кл. НО 4 1, 7/00, 1974.2. Авторское свидетельство СССР М 319095, кл. Н 04 Ь 7/00, 1972 (,приохотил ).(54)(57) УСТРОИСТВО ДИСКРЕТНОГО ФАЗИ-, РОВАНИЯ, содержащее задающий генератор,выход которого подключен к вхо дам .дешифратора через делитель частоты, а также реверсивный счетчик и элементы И, о т л и ч а ю щ е е с я тем, что, с целью повышения точности фаэирования при воздействии случайных помех, искажающих Фронты сигналов, в него введены элемент 2-И-ИЛИ и триггеры, при этом выходы задающе 80,1 О 16 4 Аго генератора и дешифратора через элемент 2-И-ИЛИ подключены к первым входам первого и второго элементов И, выходы которых подключены соответственно к вычитающему и суммирующЕму входам реверсивного счетчика, выходы разрядов которого подключены к установочным входам делителя частоты, прямой и инверсный выходы старшего разряда которого подключены соответственно к установочным входам перво- го и второго триггеров, инверсные выходы которых. подключены к второму и третьему входам первого элемента И, прямой выход второго триггера подключен к второму входу второго элемента И, а инверсный выход первого а триггера через третий элемент И подключен к входу "сбросф реверсивного счетчика, который объединен с выходом дешифратора и с соответствующими входами первого и второго триггеров, стробирующие входы которых и другой й вход третьего элемента И объединены между собой и подключены к выходу Формирователя фронта сигнала,,в аппаратуре синхронной передачи данных, в частности, при многоточечномподключении устройств передачи данных к линии связи, например, в системе коллективного пользования ЭВМ.Известно устройство дискретногофазирования с переменным коррекционным эффектом, содержащее генератор,делитель частоты, к которому подключен формирователь коррекционного эффекта через логические блоки. В данном устройстве переменный коррекционный эффект достигается за счетиспользования узлов добавления и 5Исключения импульсов в тактовой цепигенератора на входе делителя, дейст-.вующих в соответствии с сигналами,подаваемыми от формирователя коррекционного эффекта (1 ,Недостатком устройства являетсясложная техническая реализация узловдобавления и исключения импульсов.Наиболее близким по техническойсущности к предлагаемому являетсяустройство дискретного фазирований,содержащее генератор се-разряднымуправляемым делителем, к Ъыходам которого подключен дешифратор конечного состояния, а к входамв-.- цепей свыходов рреобразователя кода. Выход ЗОдешифратора подключен к входу, стробирующему выходные цепи преобразователя кода. Ло стробирующему сигналудешифратор в момент корректированияфазы сигнала с выходов преобразователя кода устанавливает делитель внужное положение: сдвиг вперед или назад относительно фронтов принимаемой,последовательности до совпадения Фронтов. К входам преобразователя кЩаподключено и цепей (и Ъто) характеризующих величину и знак рассогласованияфазы колебаний местного генератора ипринимаемых. сигналов. Цепи подаютсяот формирователя коррекционного эффекта, на вход которого подключен выход ,.узла выделения фронтов (,2 3,Недостаток устройства состоит втом, что оно не обеспечивает защитыот случайного расфазирования иэ-завоздействия случайных помех, искажа ющих. Фронты сигналов, что снижает точность Фазирования.Цель изобретения - повышение точности Фаэирования при воздействии случайных помех, искажающих фронты сигналов.Для достижения поставленной цели вустройство дискретного Фазирования,содержащее задающий генератор, выходкоторого подключен к входам дешифратора через делитель частоты, а такжереверсивный счетчик и элементы И,введены элемент 2-И-ИЛИ и триггеры,при этом вИходы задающего генератораи дешифратора через элемент 2-И-ИМЛИ 65 подключены к первым входам первогоивторого элементов И, выходы которыхподключены соответственно к вычитаЫщему и суммирующему входам реверсивного счетчика, выходы разрядов,кото-.рого подключены к установочным вхо"дам делителя частоты, прямой и инвер"сный выходы старшего разряда которого подключены соответственно к установочным входам первого и второготриггеров, инверсные выходы которыхподключены к второму и третьему входам первого элемента И, прямой выходвторого триггера подключен ко второмувходу второго элемента И, а инверсныйвыход первого триггера через, третийэлемент И подключен к входу "сброс"реверсивногс счетчика, который объединен с выходом дешифратора и с соответствующими входами первого и второго триггеров, бтробирующие входы кбторых и другой вход третьего элемента И объединены между собой и подключены к вйходу формирователя фронтасигналаНа Фиг. 1 представлена структурная .электрическая схема устройства диск"ретного фазирования на фиг. 2временные диаграммы, поясняющие работу устройства.Устройство содержит задающий генератор 1, делитель 2 частотыдешифратор 3 и формирователь 4 корректирующей комбинации, состоящийиз реверсивного счетчика 5, элементов И б, 7 и 8, элемента 2-И-ИЛИ 9,триггеров 10 и 11 и формирователь 12фронта сигнала,Такты задающего генератора 1(фиг. 2 а поступают на делитель частоты 2 и одновременно через элемент2-И-ИЛИ 9 на входы элементов И б и 7.В исходном состоянии инверсный сиг.нал с выхода триггера 10 разрешаетпрохождение тактовчерез,элемент И бна вычитающий вход реверсивного счетчика 5, В моментвремени, соответствуУ.ий завершению периода работы делителячастоты, срабатывает дешифратор 3,сигнал с выхода которого (Фиг. 2 в,е, и, м) разрешает установку делителя 2 частоты по е входам в положение, соответствующее сигналам, подаваемым с реверсивного счетчика 5.После этого сигнал с выхода дешифратора 3 устанавливает в исходноесостояние триггеры 10 и 11 и реверсивныйсчетчик 5. После полной синфазностиделитель 2 частоты и реверсивныйсчетчик 5 продвигаются синфазно и вмоменты переписи состояние делите.ля 2 частоты не изменяются.Рассмотрим режимы корректирования опережения и отставания.На Фиг. 2 б, г и ж за опережениезадающего генератора принято попадание фронта принимаемого сигнала в первую половину периода работы1016847 33делителя 2 частоты (сигнал на выхо-единичное состояние устанавльвается де старшего разряда делителя равен триггер 10, а на реверсивном , ,тчинулю),а за отставание " попадание ке 5 фиксируется определенна,. вели" этого фронта во вторую половину пв- " чина опережения. Во второй половине риода работы,делителя: 2 частотыпериода устанавливается в единичное (сигнал на выходе старшего разряда 5 положение триггер 11, элемент И 8 в делителя равен единице). В случае этом случае не срабатывает и элемент опережения реверсивнцй счетчик 5 так- И 7 начинает отсчитывать отставание. же продвигается в обратном направ- Если преобладания симметричны, таклении тактами с элемента И б, но ты с элемента И 7 к моменту опроса лишь до момента выявления фронта сиг О компенсируют такты с элеМента И б и :нала. Фронт сигнала, поступающий с . состояние делителя 2 частоты не корформирователя 12 фронта сигнала, ректируется. В случае несимметричных стробирует единичный. сигнал (инвер- преобладаний корректировка произво" сия нулевого сигнала с выхода стар- дится в соответствии с предыдущим шего разряда делителя 2 частоты) на 15 описанием в зависимости от того, опевходе триггера 10, который устанав- режение или отставание Фиксирует реливается в единичное. состояние, версивный счетчик, как результат слоблокируя элемент И 6 (фиг, 2 д). Ре" жения двух тактовых последовательно" версивнцй счетчик 5 Фиксирует сос- стей с элементов И б и 7 (Фиг. 2 л)тояние, соответствующее опережению, 20 После вхождения в синфазностькоторое выражается двоичным числом устройство переходит в режим подстрой" Р большим чем полпериода делителя ки синфазности, когда уже не требует- :"РЪ 22=2 , В момент срабатывания ся подстраивать делитель частоты под деаифратора 3 это состояние заносит- . каждый фронт поступающего сигнала. ,ся в делитель 2 частоты, после чего 25 При этом на элемент 2-И-ИЛИ 9 поступа триггеры 10 и 11 и реверсивный счет- ет сигнал управления, блокирующий прочик сбрасываются, Теперь такты гене- хождение тактов от задающего генераратора 1 должны сначала довести де- тора 1 и разрешающий подачу сигнала с литель 2 частоты до состояния 2 п, что выхода дешифратора 3. В этом случае компенсирует опережение, а затем от- весь механизм корректирования фазы считать новый период работы. сохраняется, но при расфазировании вВ случае отставания фронт сигнала, каждом периоде реверсивный счетчик 5 попадающий во вторую половину пери- сдвигается в прямом или обратном наП- ода, совпадает с единичным сигналом равлении лишь на один шаг, что соот на входе триггера 11, устанавливая ветствует режиму постройки устройства. его в единичное состояние, элементИ б при этом блокируется и разблоки- Предлагаемое устройство может руется элемент И 7. Сигнал с элемен- использоваться в сетях синхронной та И 8 сбрасывает реверсивный счет- передачи данных, в особенности там, :чик 5, который до выявления фронта где не требуется высокая скорость сигнала продвигался в обратном нап вхождения в сиихронизм, например.на равлении, Элемент И 7. начинает выда- многоточечных сетях передачи данйых, .;вать такты в прямом направлении на где из-за большого числа абонентов .счетный вход реверсивного счетчика 5 требуется минимально сократить (фиг. 2 з). В момент сброса от дешиф- вспомогательные операции, ратора 3 в делитель 2 частоты будет, 45 Испытания показали, что в УСловизаписано число Р, меньшее чем полпе- ях отсутствия помех или при единичриода рабаты делителя частоты ных помехах устройство обеспечивает 2 Р С 2 , что сокращает следующий ,вхождениев синфазиость уже со втопериод работы делителя 2 частоты, на рого, третьего фронта принимаемого соответствующую величину, компенсИ О сигнала, а по отставшимся Фронтам руя таким образом отставание. -.обеспечивается проверка правильностиВ случае приема посылок с искаже- фазирования. йиями типа преобладаний (фиг. 2 к)Использование изобретения позвовыделяются оба Фронта, как в первой, лит сократить объем устройства и так и во второй половинах периода. повысить надежность его Функциони" При. этом в первой половине периода в, рования.11016847 г 2 оставитель В. Евдокимовехред В.Далекорей Коррект Сопк едакт одписн ППП "Патент", г. Ужгород, ул, Проектная,л Заказ 3399/51 Тираж 677 ВНИИПИ Государственного комитета СССР по делам изобретений и открытий 113035, Москва, Ж, Раушская. наб., д

Смотреть

Заявка

2913172, 17.04.1980

ГОСУДАРСТВЕННОЕ СОЮЗНОЕ КОНСТРУКТОРСКО-ТЕХНОЛОГИЧЕСКОЕ БЮРО ПО ПРОЕКТИРОВАНИЮ СЧЕТНЫХ МАШИН, ОПЫТНЫЙ ЗАВОД

СКОМОРОВСКИЙ ЛЕВ МОИСЕЕВИЧ

МПК / Метки

МПК: H04L 7/00

Метки: дискретного, фазирования

Опубликовано: 07.05.1983

Код ссылки

<a href="https://patents.su/5-1016847-ustrojjstvo-diskretnogo-fazirovaniya.html" target="_blank" rel="follow" title="База патентов СССР">Устройство дискретного фазирования</a>

Похожие патенты