Устройство объединения цифровых сигналов

Номер патента: 1021011

Автор: Порохов

ZIP архив

Текст

СООЗ СОВЕТСНИХсаилавнснииРЕСПУБЛИК 5/00 25 ННЫЙ КОМИТЕТОБРЕТЕНИЙ И ОСУДАРСТВО ДЕЛАМ СССР ЦТИЙ САНИЕ ИЗОБРЕТЕН СКОМУ СВИДЕТЕЛЬСТВУ:(56) 1; Авторское свидетельство СССР М 2 651491, кл, Н 041,25/49, 1977,2. Авторское свидетельство СССР М 919142, илй 0425/49, 1979. (54) (57) УСГРОИСТВО ОБЪЕДИНЕНИЯ ЦИФРОВЫХ СИГНАЛОВ,. содержащее два канала, а также последовательно .соединенные блок синхронизации, формирова- . тель импульсов, дешифратор. и формирова тель двукратного сигнала, о т л и ч а ющ е е с я тем, чтс с целью уменьшения времени объединения и упрощения устройства путем исключения части элементовИЛИ-НЕ и интергрирующих цепочек, вкаждьй канал введены последовательносоединенные инвертор и.элемент И., атакже. дополнительный элемент И, первый вход которого объединен с вторымвходом элемента И второго канала иивдом инвертора первого канала, входинвертора.второго канала подключен ко, .второму входу дополнительного элемевь .та И, выход. которого подключен ко второму. входу дешифратора, к третьему ичетвертому входам которого подсоединены выходы элементов И соответствующихканалов, при этом первый. вход элементаИ второго канала объединен .со вторымвходом элемента И первого канала авходы инверторов каждого канала являются .входами устройства.1021 1 О Изобретение относится к радиотехнике и может использоваться для передачицифровых сигналов,Известно устройство преобразованиядвоичного сигнала в балансный пятиуров 5невый сигнал, в котором два потока сщ,палов передаются пб одной паре кабелямиОднако данное устройство слишкомсложно в реализации,Известно устройство, реализующее .способ формирования к- позиционногосигнала, содержащее источник цифровойинформации, дешифратор, состоящий изэлементов И, ИЛИ-НЕ и триггеров, фонмироватеди первой, второй, братьей и15четвертой позиции, интегрирующие цепочки и четырехпозиционный модулятор 21.Однако при увеличении скоростей пе-редачи известное устройство не усцеваетсрабатывать до прихода акередного импульса на соседнем тактовом интервале.Кроме того, весьма сложна аппаратурнаяреализация.Цель изобретения - уменьшение времени объединения и упрощение устройства путем исключения элементов ИЛИ-НЕи интегрирующих цепочек.Указанная цель достигается тем, чтов устройство объединения цифровых сигналов, содержащее два канала, а такжепоследовательно соединенные бдок синхронизации, формирователь импульсов, дешифратор и формирователь двукратногосигнала, в каждый канал введены последовательно соединенные инвертор и элемент И, а также дополнительный элемент И, первый вход которого объединенс вторым входом элемента И второгоканала и входом инвертора первого кана Ола, вход инвертора второго канала подключен ко второму входу дешифратора, ктретьему и четвертому входам которогоподсоединены выходы элементов И соофветствующих каналов, при этом первый 45вход элемента И второго канала объединен со вторым входом элемента И первого канала, а входы инверторов каждогоканала являются входами устройства. 50На чертеже изображена структурно- электрическая схема устройства объединения цифровых сигналов.Устройство объединения цифшвых сигналов содержит блок 3. синхронизации, формирователь 2 импульсов, формирова55 тедь 3 двукратного сигнала, инверторы 4 и 5, эдеьвнты И 6-8, дешифратор 9, состояйвй из элементов И 10 14, эде 011 Ъментов ИЛИ 15 и 16 и триггеров 17 и 18.Устройство объединения цифровых сигналов работает следующим образом.Цифровые сигналы со входов устройств ва поступают на каждый канал; при этом высокий уровень сигналов соответствует двоичному символу единица (1), а ни:ь кий уровень - двоичному символу фнульф (О). С учетом изменений уровней сигнав лов в первом 4 и втором 5 инверторах высокий уровень напряжения на выходе первого элемента И 6 будет при нулевых символах обоих каналов 00, на выходе второго элемента И 7 - при 01 и на выходе третьего элемента И 8 - при 11, Символы первого (правого) раз ряда принадлежат первому каналу, а второго разряда - второму каналу цифровых сигналов.гКроме сумм двоичных символов в де шифратор 9 поступает тактовый сигнал бдока 1 синхронизации в виде варотких импульсов, создаваемых формирователем импульсов и расположенных примерно в середине тактовых инверторов, чио снижает требования к фазированию цифровых сигналов,В соответствии с относительным способом формирования многопозиционных сигналов с нефазовыми видами модуляции за первую позицию цифровой информаж ции приняты двоичные символы (3.0) обоих каналов. Так как эта позиция не долж: на изменять состояний многопозиционного сигнала, то она не регистрируется инверторами 4, 5 и элементами И 6-8. За вторую позицию цифровой информации . приняты символы 00 и их появление должно увеличить напряжение в выходном. сигнале надОлибо уменьшить на.ЗЬЦ Третья позиция цифровой информации- символы 01 изменяют напряжение на +2 ЬО либо -200, а четвертая позиция (11) увеличивает напряжение на +ЗЛО либо уменьшает на 50. Для осуществления этих позиций короткие импульсы поступают на выход элемента И 10 при каждом появлении на его входе двоичных символов 00, на выходе элемента И 11 при каждом сочетании 11, а на выходе элемента И 12 при совпадениях коротких импудьсов с сочен таниями символов 01. Любой импульс с выходов элементов И 10 и 11 через элемент ИЛИ 15 поступает на вход счечм ного триггера 17 и изменяет его соотояние,Э 1021011 4Импульс на выходе элемента И 13 . третьего уровня обязательно нулевоеможет появиться при сочетаниях снмво- состояние трщтера 17 и единнчноежв 00 и если при этом трютер 17 . триггера 18, а четвертый (максимальм.имеет на прямом выходе логическув ный) уровень устанавливается при едиадиницу. Им 1 ульс на выходе элемента ничном состоянии прямых выходов обоих,И 14 появится прн сиьеолах 11 и сос. трщтеров. При этом разница напряжетоянии логической еднницы на инверсном ний между соседними уровнями раввыходе трютера 17. На.л О.Любой импульс ( И 6-8), пройдячеТаким еЦразще, на выходе устройсъреэ элемент или 18, Изменит состояние 1 О ва формируется двукратный относительсчетного триггера .18. ный моноимцульсный сягналу четырехПрямые выходы обоих триггеров поди- уровней которого достаточно для иерелючены соответственно к первому и .дачи информации двухцифровых сигна второму входам формирователя двукрав-лов различных каналов с сохранениемНОГО сиГнала 3, Коэффициент передачн . 5 тактовой частоты исхОднОЙ двоичнойформирователя, по. второму, входу в дваИнформации,; раза бвьше, чем по.иервому. ПоэтоперВый (мийиыальный)уровень нанряжв . Технико-экономическая эффективностьння:-формирователя лаукратного сигнала 3: у:тройства обьединения цифровых сирна.устайавлимется, если на прямых выводах.,о лов: акаочается в том, что в дальнейтриггеров 17 и 18 ааические нули: :нцм прн Разаеленин цифровых сигналов(9 -ф 0 ф, . О - О 1, Второй уровень отсуиавует Размножение ощибок, несоздается, если триггер 17 находится:,.-: Надо шодигь отличительный ирнзщж вв состоянии логической единицы, а "пэРщаваемый сигнал, а также в том,тркггер 18 - нуля, Для получении .д 5 что устройство проще реализуется.:Редактор В. Пилипенко Техред,8 Пэлекорей Корректор А, ТяскоЗаказ 3934781Тираж 677 . ПодписноеВНИИПИ Государственного. комитета СССРпо делам изобретений: и открытий113 О 35, Москва, Ж 35, Раушская наб., д. 4/5филиал ПЦП Патент г. Ужгород, ул. Проектная, 4

Смотреть

Заявка

3370389, 21.12.1981

ПРЕДПРИЯТИЕ ПЯ Р-6609

ПОРОХОВ ОЛЕГ НИКОЛАЕВИЧ

МПК / Метки

МПК: H04L 25/49

Метки: объединения, сигналов, цифровых

Опубликовано: 30.05.1983

Код ссылки

<a href="https://patents.su/3-1021011-ustrojjstvo-obedineniya-cifrovykh-signalov.html" target="_blank" rel="follow" title="База патентов СССР">Устройство объединения цифровых сигналов</a>

Похожие патенты