Патенты с меткой «арксинуса»
Устройство для вычисления функции арксинуса
Номер патента: 1456950
Опубликовано: 07.02.1989
Авторы: Золотовский, Коробков
МПК: G06F 7/548
Метки: арксинуса, вычисления, функции
...на один разряд. В этом случае на выходе последнего старшего разряда присутствует значение (К+1)-го разряда, что позволяет без изменения номера выходного триггера последовательно анализировать . разряды величины Х, начиная со стар- щего.По сигналу С происходит сдвиг содержимого регистра сумматора 1 О и счетчика 1 1 иа один разряд в сторону старших разрядов. Одновременно происходит запись уходящего старшего разряда регистра сумматора 10 в освобождающийся младший разряд счетчика 11. Фактически счетчик., 11 и регистр сумматора 10 образуют один регистр для хранения результата, Причем старшая часть хранится в счетчике 11, а младшая - в регистре сумматора 10, Необходимость использовать для хранения старшей части результата счетчика...
Устройство для вычисления функции арксинуса
Номер патента: 1527633
Опубликовано: 07.12.1989
Автор: Третьяков
МПК: G06F 7/548
Метки: арксинуса, вычисления, функции
...относится к вычисл тельной технике и предназначено для воспроизведения в СЦВМ Функции арксинуса,Целью изобретения является поньпп 2лительчои технике и предназначенодля воспроизведения н СЦВМ Функцииарксинуса, Целью изобретения является повьппение быстродействия, Устройство содержит регистр аргумента,четыре сднигателя, четыре сумматораи блок вычисления синуса, Изобретение ведет к уменьшению числа устанавлинаемой аппаратуры и резко сокращает время счета Функции арксинуса, Визобретении используется модиФикацияметода Ньютона поиска корней уравнения, 1 ил,1/4 У + 1/Я у = Х, На этом пер1527633 формула изобретения5 Устройство для вычисления Аункции арксинуСа, содержащее регистр аргумента, два сумматора и первый сдвига- тель, о т л и ч а...
Устройство для вычисления функции арксинуса
Номер патента: 1651280
Опубликовано: 23.05.1991
Авторы: Золотовский, Коробков, Селиванова
МПК: G06F 7/548
Метки: арксинуса, вычисления, функции
...выражения реализуются соответственно с помощью триггеров 10, 11 и элемента 2 И-ИЛИ 9, Величина Х К+, эаписыается в регистры 1 и 5. При этом в случае инвертирования в Х К 1 не достает единицымладшего разряда, Для компенсации ее в множимом на вход переноса сумматора постоянно подается единица, в случае если инвертирование осуществлялось, в противном случае поступает нуль, Единица в младший разряд множителя осуществляется подачей едпницы на вход переноса сумматора б при прохождении младшего разряда (сигнал С)Вознедение в квадрат осуществляется сле- . дующим образом, В регистре 1 находится значение текущего аргумента Хк(ХО = Х). На сумматоре 2 происходит сложение. В регистре 5 также находится значение текущего аргумента, который...