Преобразователь двоичного кода во временной интервал

Номер патента: 1453597

Авторы: Редько, Судаков, Тюляков

ZIP архив

Текст

СОЮЗ СОВЕТСКИХСОЦИАЛИСТИЧЕСНРЕСПУБЛИК А 1 М 1/92 ОП И АВТО овременным под л ельно(5 ОСУДАРСТВЕННЫЙ НОМИТЕТПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМПРИ ГКНТ СССР КОМУ СВИДЕТЕЛЬСТ(56) Авторское свидетельство СССР 11 809557, кл. Н 03 М 1/82, 1978,Авторское свидетельство СССР Ф 508927, кл. Н 03 М 1/82, 1974. (54) ПРЕОБРАЗОВАТЕЛЬ ДВОИЧНОГО КОДА ВО ВРЕМЕННОЙ ИНТЕРВАЛ(57) Изобретение относитя к вычислительной технике и может применяться в устройствах преобразования и кодирования информации в вычислительно-управляющих системах автоматики, Целью изобретения является повышение точности преобразования. После подачи команды на шину "Пуск" по входной шине производятся запись импульсного последовательного двоичного кода и его преобразование в зцыы 587 том количества импульсов записи всчетчике импульсов, При этом начало формирования выходного временногоинтервала, формируемого на выходетриггера, привязано к импульсам генератора импульсов, что исключает ошибку преобразования. В сумматоре происходит сложение двоичного числа,образованного инверсным преобразованным кодом, с двоичным числом, Формируемым на выходах делителя частоты,на вход которого поступает импульсная последовательность с генератораимпульсов, Как только в делителе частоты сформируется код, обратный записанному в преобразователе последовательного кода в парапелльный, навыходе сумматора появляется нулевойсигнал, устанавливающий триггер висходное состояние, завершая тем самым формирование временного интервала. 2 ил.Изобретение относится к вычислительной технике и может применятьсяв устройствах преобразования информации в вычислительно-управляющихсистемах автоматики.Целью изобретения является повышение точности преобразования.На фиг.1 приведена структурная электрическая схема преобразова Отеля; на Фиг.2 - временные диаграммы его работы.Преобразователь двоичного кода вовременной интервал содержит генера тор 1 импульсов, формирователь 2 импульсов, элемент И 3, преобразователь4 код - код, преобразователь 5 пос-.ледовательного кода в параллельный,делитель 6 частоты, сумматор 7, элемент И 8, счетчик 9 импульсов, триггер 10, входную шину 11, шину 12"Пуск" и выходную шину 13.Преобразователь двоичного кода вовременной интервал работает следующим , образом. 25В исходном состоянии в делителе 6частоты и преобразователе 5 находятся коды чисел, сложение которых всумматоре 7 формирует на его выходе(выходе переноса в следующий разряд) 3 Оуровень логического "О" (Фиг,2 г).Этот сигнал через элемент И 8 подается на вход установки в нуль триггера 10, устанавливая на его выходе , (фиг,2 к,л) уровень логического "О", который блокирует элемент И 3, препятствуя переключению делителя 6 частоты.На шину "Пуск" 12 подается команда (фиг.2 б) в виде уровня логической 4 О "1" произвольной длительности. Команда поступает на вход Формирователя 2 импульсов, на выходе которого формиру ется импульс, длительность которогоменьше паузы между командой ПУск 45 и началом выдачи кода на устройство. При этом происходит обнуление счетчика 9 импульсов кода, на выходе которого появляется уровень логического "Оп блокирующий элемент И 8 на вреУ 50 мя записи кода в устройство (Фиг.2 д), и обнуление делителя 6 ча.стоты, что приводит к появлению уровня логической "1" на выходе сумматора 7 (Фиг.2 г).После подачи команды на шину 12 "Пуск" по входной шине 11 производит 55 ся запись а-разрядного импульсного последовательного двоичного кода ,(и - число разрядов преобразователя 5 последовательного кода в параллель ный). Код подается старшими разрядами вперед. Код для преобразования передается по входной шине 1 на информационный вход преобразователя 4 код - код по двум линиям в виде прямого и инверсного кодов, причем единл ца в коде соответствует наличию импул са на линии прямого кода и отсутствию импульса на линии инверсного кода, а нуль соответствует соответствию импульса на линии прямого кода и наличию импульса на линии инверсного кода (фиг.2 е,ж). На информационном выходе преобразователя 4 формируется инверсный код (фиг.2 и), причем длительность импульсов кода расширена до периода повторения импульсов входного кода, а на 1 тактовом выходе - пачка импульсов записи (Фиг.2 з), задержанная относительно Фронтов импульсного кода, что обеспечивает надежную запись кода в преобразователь 5.Одновременно счетчик 9 импульсов подсчитывает количество импульсов записи. По срезу п-го импульса записи (при этом в преобразователе 5 последовательного кода в параллель- ный установятся все разряды кода) на выходе счетчика 9 импульсов появляется уровень логической "1", снимающий блокировку элемента И 8 (фиг.2 д)На выходе элемента И 8 появится уровень логической "1" (фиг.2 к), разрешающий триггеру 9 изменить свое состояние под воздействием импульсов генератора 1, приходящих на его тактовый вход. По срезу первого после снятия запрета импульса генератора 1 на прямом выходе триггера 1 О появляется логическая "1", т,е. начинается формирование временного интервала на выходной шине 13 (фиг.2 л). Этот же сигнал подается на первый вход элемента И 3, разрешая прохождение импульсов генератора 1 на счетный вход делителя б частоты (Фиг.2 м).Таким образом, начало Формирования временного интервала жестко привязано к срезу первого после окончания записи кода в преобразователе 5 импульса генератора 1, что исключает ошибку преобразователя из-за асинхронной подачи команды на шину 12 "Пуск". При этом, несмотря на то,145159/ 35 40 что при записи кода в преоьразсватель 5 на выходе сумматора 7 появляется уровень логической "1", блокировка элемента И Я сигналом посту 5 лающим с выхода счетчика 9 импульсов на время записи, исключает ошибку преобразования и возможность появления ложных сигналов на выходе устройства. 10В сумматоре 7 происходит сложение двоичного числа, образованного инверсным принятым кодом (с выходов преобразователя 5 последовательного кода в параллельный), с двоичным числом, 15 формируемым на выходах делителя 6 частоты. Как только в делителе частоты сформируется код, обратный записанному в преобразователе 5 (соответствует прямому коду, поступивше му по входной шине 11), на выходе сумматора 7 появляется уровень логического "О", который через элемент И 8 устанавливает триггер 10 в исходное состояние, завершая формиро ванне временного интервала (фиг.2 г, к,л).Длительность временного интервала, формируемого на выходе триггера 10, равна30 ф =где Я - число, соответствующее прямому двоичному коду, поступакщему на преобразователь по шине "Код",Т - период повторения импульсовгенервтора 1.Кроме этого, на дополнительном выходе устройства "Пачка" (выходе элемента И 3) формируется пачка импульсов, число которых равно Н. Формула изобретения 11 реобразоввтель двоичного кодаво временной интервал, содержащийпр е обр аэ о в ат ел ь код - код, вход которого является входной шиной, аинформационный и тактовый выходысоответственно подключены к информационному и тактовому входам преобразователя последовательного кода в параллельный, делитель частоны, гене"ратор импульсов и триггер, выход которого является выходной шиной,о т л и ч а ю ш и й с я тем, что,с целью повышения точности преобразования, в него введены первый и второй элементы И, формирователь импульсов, сумматор и счетчик импульсов,счетный вход которого подключен ктактовому выходу код - код преобраззователя, выход подключен к первому входу второго элемента И, а входобнуления объединен с выходом обнуления делителя, частоты и подключенк выходу формирователя импульсов,вход которого является шиной "Пуск",при этом первый вход первого элемента И обьединен с тактовым входомтриггера и подключен к выходу генератора импульсов, выход соединен сосчетным входом делителя частоты, авторой вход первого элемента И подключен к выходу триггера, вход обнуления которого соединен с выходомвторого элемента И, второй вход,которого подключен к выходу сумматора,входы которого соответственно подключены к выходам делителя частоты ипреобразователя последовательногокода в параллельный,.г тов Корректор В.Бутяг дактор Н.Гун ираж 879комитета по Москва, Жо-полиграфическое предприятие, г, Ужгород, уп. 11 роектная,11 роизводстн Заказ 7301/55ВНИИПИ 1 осударственног113035 СоставительТехред И.Хо Подписноеобретениям и открытиям при ГКНТ ССРаушская наб., д. 4/5

Смотреть

Заявка

4256236, 02.06.1987

ПРЕДПРИЯТИЕ ПЯ В-2203

РЕДЬКО ВЛАДИМИР АЛЕКСАНДРОВИЧ, СУДАКОВ АЛЕКСАНДР НИКОЛАЕВИЧ, ТЮЛЯКОВ АРКАДИЙ ЕВГЕНЬЕВИЧ

МПК / Метки

МПК: H03M 1/82

Метки: временной, двоичного, интервал, кода

Опубликовано: 23.01.1989

Код ссылки

<a href="https://patents.su/4-1453597-preobrazovatel-dvoichnogo-koda-vo-vremennojj-interval.html" target="_blank" rel="follow" title="База патентов СССР">Преобразователь двоичного кода во временной интервал</a>

Похожие патенты