Устройство для контроля цифровых блоков
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
СОЮЗ СОВЕТСКИХСОЦИАЛИСТИЕСНИРЕСПУБЛИК И 9) О 1 6 Г 11/00 ТЕНИЯ ТЕЛЬСТВУ ВТОР СКОМУ ьзой Р 14 аппара личени ройств модулю ый институт Е,Л, Столо) тель КЛОЧ 77, Р 5, с.23-33льство СССРГ 11/00, 1987.КОНТРОЛЯ ЦИФРОии ол начен нтрол осится к вычис тение о оиств не вс чение до с моывает в13 и устаояииеуемый начинается ОСУДАРСТВЕННЫЙ КОМИТЕТПО ИЗОБРЕТЕНИЯМ И ОТНРЫТИЯМПРИ П(НТ СССР ПИСАНИЕ(54) УСТРОЙСТВО ДЛЯВЫХ БЛОКОВ(57) Изобретн Изобретение относится к вычислиьной технике и может найти примеие при разработке устроенным контролем,ель изобретения - ув товерности контроля.На чертеже представлена схема предлагаемого устройства.Устройство содержит блок 1 сумматоров по модулю два, первый регистр 2, контролируемый блок 3, вто рой регистр 4, Формирователь 5 конт рольного бита, элемент ИСКЛВЧАК 61 ЕЕ ИЛИ 6, выход 7 сигнала ошибки устройства, вход 8 сброса, вход 9 пуска, тактовый вход 10, элемент И 11, элемент ИЛИ 12 и триггер 13.Устройство работает следующим образом.Сигнал по входу 8 сбрас нулевое состояние триггер навливает в начальное сост регистры 2 и 4 и контролир блок 3 Процесс контроля ительной технике и мажет ис аться в контрольно-испытател уре. Цель изобретения - уведостоверности, контроля, Устсодержит блок сумматоров по два, два регистра, йормировантрольного бита, элемент ИСЕЕ ИЛИ, элемент И, элемент риггер, Контроль осугествлятем сравнения состояния конто выхода объекта с ожидаемым ем на выходе Формирователя ьного бита, 1 ил,с приходом сигнала на вход 9 пуска, который устанавливает в единичное состояние триггер 13, Единичный потенциал с прямого выхода триггера 13 открывает элемент И 11, после чего тактовые импульсы с входа 10 начинают поступать на контролируемый блок 3 и регистры 2 и 4Регистр 2, блок 1 сумматоров по модулю два, и контролируемый блок 3 образуют автономный генератор, работающий под действием тактовых импульсов.Двоичные числа, порождаемые этим автономным генератором, с разрядных выходов регистра 2 поступают на группу входов блока 1 сумматоров по дулю два, на группу индормационных входов регистра 4 и на группу входов контролируемого блока 3; Реакции контролируемого блока 3 в виде двоичных чисел поступают на группу входов блока 1 сумматоров по модулю два, участвуя тем самым в Формировании35 Таким образом, на входах элемента 6 сравниваются в каждый момент времени реальное и теоретически ожидаемое состояния некоторого информационного выхода контролируемого блока 3. Регистр 4 служит для запоминания состояния конечного автомата, а формирователь 5 - для формирова 50 ния теоретически ожидаемого сигнала контрольного выхода блока 3, фактически устройство осуществляет оперативный контроль за работой контролируемого блока 3. Карта загрузки ПЗУ55 или прошивка ПЛИ, на которых может быть реализован формирователь 5, для реализации заданной функции осущесточередного тестового числа в регистре 2, Таким образом, регистр 2 можно рассматривать как источник входных тестовых воздействий для контролируе 5 мого блока 3. Выходные сигналы всех элементов памяти контролируемого блока 3 и сигналы разрядных выходов регистра 2 формируют в каждом такте содержимое регистра 4, Поскольку совоО купность регистра 2 и контролируемого блока 3 можно рассматривать как конечный автомат, в регистре 4 в каждый момент времени й фиксируется состоя,ние этого конечного автомата. Разряд ные выходы регистра 4, поступая на настроенный специальным образом формирователь 5, вызывает на его выходе появление конкретного символа - контрольного бита. Этот символ поступает на вход элемента 6, на другой вход которого подается символ с контрольного выхода контролируемого блока 3. Этот контрольный выход образуется некоторым конкретным информационным выходом контролируемого блока 3.При неисправности символы на входах элемента 6 не совпадают и появляется сигнал на выходе 7, Одновременно этот сигнал, поступая на вход элемента ИЛИ 12, останавливает работу устройства.В контролируемом блоке 3 выбирается некоторый информационный выход, который в виде контрольного выхода подключается к элементу 6.Ожидаемый сигнал с этого выхода в момент времени С+1 определяется с помощью формирователя 5 на основе состояния конечного автомата, которое фиксируется в регистре 4 в момент времени й,вляется на основе моделирования работы контролируемого блока 3,Формула и з обр ет енияУстройство для контроля цифровых блоков, содержащее первый регистр, блок сумматоров по модулю два, триггер, элемент И, первый вход которого соединен с тактовым входом триггера и является тактовым входом устройства, установочный вход триггера является входом пуска устройства, выход триггера соединен с вторым входом элемента И, выход которого соединен с тактовым входом первого регистра и является выходом устройства для подклю" чения к тактовому входу контролируемого блока, группа разрядных выходов первого регистра соединена с первой группой входов блока сумматоров по модулю два и является группой выходов устройства для подключения к информационным входам контролируемого блока, вторая группа входов блока сумматоров по модулю два является первой группой информационных входов устрой" ства для подключения к первой группе одноименных выходов контролируемого блока, группа выходов блока сумматоров по модулю два соединена с группой информационных входов первого регистра, о. т л и ч а ю щ е е с я тем, что, с целью увеличения достоверности контроля, оно дополнительно содержит элемент ИЛИ, элемент ИСКЛЮЧАЮЦЕЕ ИЛИ второй регистр и формирователь конт;рольного бита, причем установочные входы первого и второго регистров объединены с первым входом элемента ,ИЛИ и образуют вход сброса устройства и выход устройства для подключе" ния к установочному входу контроли:руемого блока, тактовый вход второго регистра подключен к выходу элемента И, группа разрядных выходов второго регистра соединена с группой входов формирователя контрольного бита, выход которого соединен с первым входом элемента, ИСКЛЮЧАЮЩЕЕ ИЛИ, выход которого соединен с вторым входом элемента ИЛИ и является выходом сигнала ошибки устройства, выход элемента ИЛИ соединен с входом сброса триггера, первая группа информационных входов второго регистра образует вторую группу информационных входов устройства для подключения к второй группе одноименных выходов контролиСоставитель И. ИвановРедактор А . Лежнина Техред С.Мигунова 48 Тираж 416 Подписное осударственного комитета по изобретениям и открытиям при. ГКНТ С 113035, Москва, Ж, Раушская наб., д. 4/5 кИИПИ Производственно-издательский комбинат "Патент", г.ужгород, ул, Гагарина,0 руемого блока, второй вход элемента ИСКЛОЧАЮП 1 ЕЕ ИЛИ образует входустройства для подключения к контрольному выходу контролируемого 1642471блока, вторая группа информационныхвходов второго регистра подключенак группе разрядных выходов первогорегистра,5
СмотретьЗаявка
4460514, 14.07.1988
КАЗАНСКИЙ АВИАЦИОННЫЙ ИНСТИТУТ ИМ. А. Н. ТУПОЛЕВА
МАНСУРОВ РУСТЕМ МУХАМЕДРАШИТОВИЧ, СТОЛОВ ЕВГЕНИЙ ЛЬВОВИЧ
МПК / Метки
МПК: G06F 11/00
Опубликовано: 15.04.1991
Код ссылки
<a href="https://patents.su/3-1642471-ustrojjstvo-dlya-kontrolya-cifrovykh-blokov.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для контроля цифровых блоков</a>
Предыдущий патент: Устройство для контроля дискретных объектов
Следующий патент: Устройство для контроля выполнения последовательности действий оператора
Случайный патент: Устройство для максимальной токовой защиты автоматического выключателя