Патенты с меткой «уолшу-адамару»
Устройство для ортогонального преобразования цифровых сигналов по уолшу-адамару
Номер патента: 555404
Опубликовано: 25.04.1977
Авторы: Будько, Дворников, Лосев
МПК: G06F 17/14
Метки: ортогонального, преобразования, сигналов, уолшу-адамару, цифровых
...сцгалов с первого блока задержки. Второй блок задержки осуществняе 1. задержку разнос(ного сигнала с выхода арифметического блока ца время, равное времени эд- Г(ержки в нервом блоке задержки, и )длержку чисел вдвэе больших, чем в первом блоке задержки. Йыя(ць(е сигналы и устройсвс выд(отся таким образом, что суммарный сигцдн от арифметического блока и разностный сигнал от второго блока задержки чередуются с временным интервалом, равным времени задержки н блоках задержки. На каждом последующем этапе преобразования канал единичного преобразования содержит блоки эа. держки на время вдвое боныпее, чем ца предыдущем этапе, и длЯ храпения чисел вдвое боныиих, чем на предыду 1 цем этапе. Число этапов преобра. зования зависит от...
Устройство ортогонального преобразования цифровых сигналов по уолшу-адамару
Номер патента: 951320
Опубликовано: 15.08.1982
Авторы: Докучаев, Зенцов, Свиньин, Смолов
МПК: G06F 17/14
Метки: ортогонального, преобразования, сигналов, уолшу-адамару, цифровых
...25 граф преобразования для и=3.Устройство содержит блок формирования временных интервалов 1, блокиэлементов И 2, блоки элементов ИЛИ 3,регистры 4, сумматоры-вычитатели 5) ЗО 2 значений дискретного входного сиг 951320нала параллельно обрабатываются эа и итераций методом быстрого преобразования Уолша-Адамара, Обработка происходит эа и тактов работы устройства.Как видно по конфигурации сигналь ного графа (фиг.2), вычислительный процесс для реализации быстрого преобразования Уолша-Адамара должен содержать п одинаковых итерационных циклов. Существенно, что оказывается 10 )возможным испольэовать для хранения исходного вектора, промежуточных векторов и, наконец, результирующего вектора одни и те же регистры.Устройство работает следующим...
Устройство для ортогонального преобразования цифровых сигналов по уолшу-адамару
Номер патента: 1098005
Опубликовано: 15.06.1984
МПК: G06F 17/14
Метки: ортогонального, преобразования, сигналов, уолшу-адамару, цифровых
...десять содержитвосемнадцать последовательно соединенных элементов задержки первойгруппы, элемент задержки второй группы, четыэе коммутатора, три арифметических узла и сумматор, причемвход первого элемента задержки первой группы является информацион 10 ным входом блока, вход и выходпервого элемента задержки первойгруппы, а также выходы второго,третьего, пятого, шестого, седьмоговосьмого, десятого, одиннадцатого,двенадцатого, тринадцатого, пятнадцатого, шестнадцатого, семнадцатогои восемнадцатого элементов задержкипервой группы подключены к информационным входам первого коммутатора,выход которого подключен ко входупервого арифметического узла, выходкоторого подключен к первому информационному входу второго коммутатораи через элемент...
Устройство для вычисления коэффициентов преобразования по уолшу-адамару
Номер патента: 1107133
Опубликовано: 07.08.1984
Авторы: Брандис, Козлов, Поляков
МПК: G06F 17/14
Метки: вычисления, коэффициентов, преобразования, уолшу-адамару
...ъ-й (ъ=1,К) группы соответственно соединены с входами сумматоров-й подгруппы (ъ+1)-й группы, выходы переноса сумматоров-й подгруппы ъ-й группы соответственно соединены с входами сумматоров Ю-й (Ф=ф,) ЬЧ е И) подгруппы (ъ+ +1)"й группы, входы сумматоров первой группы ъ-го (ъ=1,2" ) преобразователя мйогорядного кода в двухрядный объединены с информационным выходом ъ-го регистра коррекции и является 1-м информационным входом устройства,1107информационные выходы сумматоров К-йгруппы Ъ-го (1.=1,2") преобразователямногорядного кода в двухрядный соответственно соединены с входами ъ-гопереключателя, первый выход которого 5соединен с входом Х,-го сумматора, выход которого соединен с первым входом ь-го элемента ИЛИ группы, выходкоторого...
Устройство для ортогонального преобразования цифровых сигналов по уолшу-адамару
Номер патента: 1107134
Опубликовано: 07.08.1984
МПК: G06F 17/14
Метки: ортогонального, преобразования, сигналов, уолшу-адамару, цифровых
...группа элементов ИЛИ, группа элементов ИЛИ-НЕ, первая и вторая группы элементов 1,причем тч старших разрядов информаци 45оннЬго выхода т,-го (ъ=1,2) регистра соединены соответственно с входами ,-га элемента ИЛИ группы,-ыйвход К-го К;-4 иэлемента И пер - )вой группы подключен к выходу К -го(ц таково, что в двоичном коде ц50находится у единицы) элемента ИЛИгруппы,-ый вход к-го элемента ИЛИ-НЕгруппы подключен к выходу ц -го (Ктаково, что в двоичном коде К дальше, чем у единицы) элемента ИЛИ груп55пы, первый и второй входы К -го элемента И второй группы подключены соответственно к выходам К -го элемента И первой группы и К-го элемента ИЛИ-НЕ. группь 1, выходы элементов И второй группы и выход-го ( таково, что двоичный номерсостоит из всех...
Устройство для ортогонального преобразования цифровых сигналов по уолшу-адамару
Номер патента: 1234847
Опубликовано: 30.05.1986
Авторы: Титовская, Титовский, Шмидт
МПК: G06F 17/14
Метки: ортогонального, преобразования, сигналов, уолшу-адамару, цифровых
...1/2 адресах 1 О в блоке 13, В течение следующихБ тактов (вторая половина первойили последующей нечетной итерации)сумматор 11 работает в режиме вычитания, поэтому в (К+2)-м такте вблок 13 записывается разность Х, -Ха в конце итерации во второй половине блока 13 оказываются записанными Б/2 разностей, Такая работасоответствует графу преобразований 20 (Фиг4)На второй итерации (и аналогичнона всех четных итерациях) устройство работает аналогично, на ролиблоков 12 и 13 взаимна изменяются.25 В качестве исходных данных выступают промежуточные результаты вычислений, накопленные в блоке 13.По окончании и-й (11-2") итерации коэффициенты преобразования С ,С Щ оказываю" ся. записанными в блоке 12,цвгавьх ре истров .Тактовая частота задается...
Устройство для вычисления коэффициентов преобразования по уолшу-адамару
Номер патента: 1361575
Опубликовано: 23.12.1987
Авторы: Вариводский, Карякин, Корсак
МПК: G06F 17/14
Метки: вычисления, коэффициентов, преобразования, уолшу-адамару
...работает следующимобразом. 40На парафазные инФормационные вхо- пРеобРаз см. таблицу):ды устройства с прямых и инверсныхвыходов (шина 1, 1 ) регистров запо- Значениеминающего устройства (не показано)одновременно поступает 2 отсчетов 45 ое Инверсноесигнала, В соответствии со значениями функций Уолша-Адамара М; (Х) каждый из отсчетов сигнала в прямом иобратном коде поступает на группушин 4 многорядного кода каждого иэ 50 опреобразователей 3 кода.Код коррекции необходим для устра"нения ошибки вычисления, возникающейза счет замены операции вычитанияпар чисел операцией сложения, прикоторой вычитаемое представляется вобратном двоичном коде. Для перевода отрицательного числа из обратного Очевидно, что Т = А Х равно:кода в...
Устройство для ортогонального преобразования цифровых сигналов по уолшу-адамару
Номер патента: 1509930
Опубликовано: 23.09.1989
Авторы: Галич, Зенцов, Кухарев
МПК: G06F 17/14
Метки: ортогонального, преобразования, сигналов, уолшу-адамару, цифровых
...единичный сигнал, который пропускает очередной импульс с выхода 7 на элемент ИЛИ через открытый элемент И,. Затем этот импульс "разделяется нужным образом" элементами И 21- 24, управляемыми значениями (1-1)-го(начиная с этой итерации число отсчетов становится равным Ю).Элементы И в каждом канале единич,- ного преобразования играют роль вык-, лючателей, запрещающих передачу операндов с выхода элементов задержки на арифметический блок и тем самым на выполнение соответствующей арифметической операции на определенном такте. Подача единичного управляющего сигнала на элемент И разрешает передачу операнда и выполнение операции, подача нулевого сигнала - нет.Соответствие между конфигурацией графа ортогонального преобразования,...
Устройство для ортогонального преобразования цифровых сигналов по уолшу-адамару
Номер патента: 1603398
Опубликовано: 30.10.1990
Автор: Курилко
МПК: G06F 17/14, G06G 7/19
Метки: ортогонального, преобразования, сигналов, уолшу-адамару, цифровых
...Уолша-Адамара: У 1 =Х +Х12 =. Х, - ХРезультат сложения 11 поступаетна вход блока 15 регистров сдвига, арезультат вычитания У 2 - на вход блока 16 регистров сдвига, Пара отсчетов оказывается одновременно на входах сумматора 11 и вычитателя 12 благодаря задержке на один такт в регистре 10 под действием управляющегосигнала 22, Результаты У 1 и У 2 записываются в блоки 15 и 16 регистровсдвига под действием управляющегосигнала 21 каждый второй такт работыустройства,По окончании первой (или нечетной)итерации источником данных для сумматора 11 и вычитателя 12 служат блоки15 и 16 регистров сдвига, а результаты записываются в блоки 13 (сумма У 1)и 14 (разность У 2) регистров сдвига.По окончании последней итерации с номером и (И=2 ) результат...
Устройство для быстрого ортогонального преобразования цифровых сигналов по уолшу-адамару
Номер патента: 1615742
Опубликовано: 23.12.1990
Авторы: Визор, Гнатив, Ширмовский
МПК: G06F 17/14
Метки: быстрого, ортогонального, преобразования, сигналов, уолшу-адамару, цифровых
...14 выводятся навыход коммутатора 10. При этом последний коэффициент х(Х) преобразования выводится на выход коммутатора 10 на (и+4) И/2-м такте, Коммутатор 10 унравляется сигналом "4" (фиг, 5) с выхода блока 11. Одновременно со считыванием коэффициентов преобразования происходит занесение через коммутаторы 1 и 2 в регистры 3 и 12 сдвига значений отсчетов входного сигнала из следующей выборки. Во время считывания коэффициентов преобразования коммутатор 1 подключается к информационному входу 15 устройства.Блок 11 на выходах Формирует управляющие сигналы у) уо (Фиг. 5), которые описываются с помощью логических Функций следующими уравнениями:у - сигнал с первого выхода формирователя 20 импульсов;у, (у,г)У(у,В г., );Уз" (6,у,3 г)Ч(Р Ду,3 г...
Устройство для ортогонального преобразования цифровых сигналов по уолшу-адамару
Номер патента: 1815650
Опубликовано: 15.05.1993
Авторы: Байда, Воробьев, Нестеренко, Тимонькин, Ткаченко, Харченко
МПК: G06F 15/332
Метки: ортогонального, преобразования, сигналов, уолшу-адамару, цифровых
...по нулевомусигналу на выходе 28 счетчика 2 через блоки14 и 16 последовательно поступят на первый и второй входы сумматора - вычитателя в следующем порядке:А 1 ИВ 1,А 2 иВ 2,АЗ иВЗ,А 4 иВ 4, В течение этих четырех тактов сумматор-вычитатель 3 будет функционировать в В первом такте будет сформирован отсчет С 1, по заднему фронту первого им 181565050 55 пульса через блок 22 по первому входу занесется в блок 5 сдвиговых регистров; аотсчеты А 1 и 81 по этому же импульсувновь по первому и второму входам соответственно занесутся в блок 4 сдвиговых регистров. Во втором такте будет сформированотсчет С 2, который через коммутатор 23занесется по второму вход в блок 5 сдвиговых регистров. Отсчеты А 2 и 82 вновь окажутся записанными в блок 4...
Устройство для ортогонального преобразования цифровых сигналов по уолшу-адамару
Номер патента: 1815651
Опубликовано: 15.05.1993
Авторы: Байда, Воробьев, Нестеренко, Тимонькин, Ткаченко, Харченко
МПК: G06F 15/332
Метки: ортогонального, преобразования, сигналов, уолшу-адамару, цифровых
...записанными по новым адресам, при этом на первом и втором, выходах блока будут5 10 15 20 25 30 40 45 50 55 присутствоватьг и Вг соответственно.Во втором такте на выходы сумматора 5 и вычитателя 6 в соответствии с управляющими сигналами (см, фиг.2) поступят отсчеты Аг и Вг соответственно. Результаты1 1базовой операции занесутся по соответствующему тактовому импульсу; Сг по второ 1му, Ог - по четвертому входам во второй 41блок сдвиговых регистров. Третья и четвертая базовые операции первой итерации реализуются аналогично, Отличие состоит лишь в том, что входные отсчеты поступают на входы сумматора 5 и вычитателя 6 с третьего и четвертого выходов первого 3 блока сдвиговых регистров, К концу первой итерации во втором 4 блоке сдвиговых...