Патенты с меткой «буферное»
Буферное устройство для передачи данных
Номер патента: 1418725
Опубликовано: 23.08.1988
Автор: Махначев
МПК: G06F 13/00
Метки: буферное, данных, передачи
...сдвиг указателя адреса записи на одну позицию.Четвертый вьдаваемый по выходу тактовый импульс приращения адреса считывания узла 8, поступая на вход узла 13, производит в нем сдвиг указателя адреса считывания (инкремирование содержимого счетчика 53) данных из блока 12 на одну позицию, При этом пересылка одного слова из блока 12 в ячейку узла 6 оперативной памяти завершается, Процесс пересылки данных циклически повторяется и продолжает ся до тех пор, пока не освободится узел памяти блока 12, что выявляется по переполнению счетчика 53 узла 13 при поступлении на его вход инкрементирования адреса импульса после считывания данных из последней ячейки узла памяти блока 12. При этом соответствующий импульс переполнения с выхода узла 13...
Буферное запоминающее устройство
Номер патента: 1432532
Опубликовано: 23.10.1988
Авторы: Голубчик, Минченко, Паришкура, Рухлядев, Сиверский
МПК: G06F 12/00
Метки: буферное, запоминающее
...15 записывается в блок 10 нли 11 по коду адреса на входе 16, старшие разряды которого через коммутатор 9 поступют на адресные входы блоков 10 и 11. При чтении по этому же адресу информация с блоков 10 илн 11 считывается в регистр 12. С выхода регистра 12 выходная информация по выходу 18 передается во вращение устройства,По окончании цикла записи или чтения в блоке 1 О или 11 снова осуще ствляется полный цикл регенерации.В,конце полного цикла регенерации формируется счетная единица для счетчика 13.Младший разряд счетчика 13 не является адресом регенерации, К адресным входам блоков 10 или 11 подключены через коммутатор 9 только старшие разряды счетчика 13. Поэтому адрес регенерации изменяется только при поступлении двух счетных единиц...
Буферное запоминающее устройство
Номер патента: 1437923
Опубликовано: 15.11.1988
Авторы: Андреев, Антонов, Лупиков
МПК: G11C 19/00
Метки: буферное, запоминающее
...элегенты И 2,22, При наличии состояния "Буфер густ" на выходе элемента И 22 появится сигнал, поступающий через з емент 16 задержки на вход элементе ИПЙ 24 кяк повторный запрос наблока 1 памяти, Еслк ж. - прк этом на выходе элемента НЕ 28 Высокий уровень сигнала, т.ег.меет место состояние "Буфер пуст"то выходной сигнал элемента И 21 поступит на выход 36 устройства, свидетельствуя о ненормальном завершенииоперации чтения, Задним фронтом сигнала на выходе элемента И 19 производится запись в регистр 10 считанных данных, Задним фронтом сигналана выходе чтения блока 17 синхронизации производится модификация содержи Омого счетчика 4 (добавляется единица)и счетчика 5 (вычитается единица),Низкие уровни сигналов на выходахдешифратора 6, т,е,...
Буферное запоминающее устройство
Номер патента: 1439681
Опубликовано: 23.11.1988
МПК: G11C 19/00
Метки: буферное, запоминающее
...в чет,ные регистры 26. После этого апали-эаяруется состояние блока 5. Если влпеи нет данных, то модифицируется адрес в счетчике 5.1 блока 4 и сбрасывается заявка записи (Т 331:=О) сигналом на выходе 23. Прля возпикновении переноса на выходе 23 счетчика 51 из-, меняется на противоположное состояние чфраяггерая ТВП в регистре 57, а триггер БППр устанавливается в единицу. В случае отсутствия переноса на выходе 23 осуществляется возврат к подциклу фиксации завки, При наличии данных в блоке 5 (БППр=1) и не" занятости накопптеля 1 (ТВН=О) триггеры Зап/Чт и ТВН в регистре 57 устааяавгяааваяотся в единицу и сбрасывается заявка записи на входе 10, т и самым содержимое старшяях разрядог регистров 26 через мультяяплексор 27 передается из блока 5...
Буферное запоминающее устройство с произвольной выборкой двумерного фрагмента
Номер патента: 1444784
Опубликовано: 15.12.1988
Автор: Слуев
МПК: G06F 12/00
Метки: буферное, выборкой, двумерного, запоминающее, произвольной, фрагмента
...устройство буферной памяти и записываются в память выход" ного изображения, генерируемого обрабатывающим процессором. При использовании буферной памяти в процессорах исправления геометрических искажений входным генератором адреса является процессор полиномиального преобразования координат, а выходным процессором - устройство взвешенного суммиро" 40 вания элементов извлекаемого фрагмента, т.е. устройство интерполяции по методу кубической свертки (2), Данные, получаемые процессором свертки, линейно, строка за строкой записыва ются в выходную память. Для записи одного элемента, данных изображения необходимо считать шестнадцать элементов данных из памяти исходного изображения, При достаточно высоком быстродействии входного и выходного...
Буферное запоминающее устройство
Номер патента: 1444884
Опубликовано: 15.12.1988
Авторы: Кужольная, Солдатенко, Чернобылов
МПК: G06F 12/00, G11C 7/10
Метки: буферное, запоминающее
...состоитиэ и+1 тактов. Каждый такт состоитиз двух полутактов,В первом полутакте первого тактацикла по положительному Фронту управляющего импульса 3-Сдв (с четвертогвыхода блока 15 управления) лроисходит сдвиг информации во входном регистре 2 с выдачей на его последова"тельной выход первого разряда словаа;, по единичному уровню импульса ВР(с второго выхода блока 15 управления) и импульсу ВК (с первого выходаблока 15 управления), считывание идалее запись первых разрядов слова а; , , а;+,по отрицатель-.ному перепаду импульса 3-Сдв соответстненно н первый 4, второй б и третий 8 выходные Э-триггеры и выдачаих с выходов П-триггеров на выходы9, 1 О и 11 устройства.Во втором полутакте первого тактацикла по нулевому уровню импульса ВРи импульсу...
Буферное запоминающее устройство
Номер патента: 1444893
Опубликовано: 15.12.1988
Авторы: Алексеев, Зинин, Маслеников, Юдин
МПК: G11C 19/00
Метки: буферное, запоминающее
...на первом выходеделителя 28 частота равна Р/2, навтором выходе - Р/4, Через открытыйэлемент И 31 и элемент ИЛИ 33 навход узла проходит частота Р/4, т,е,при заполнении накопителя БЗУ менеечем на 1/2 считывание производитсяс минимальной скоростью. При заполнении накопителя БЗУ наполовину сигнал высокого уровня БФ:1/2, постудит со средней скоростью. Дальнейшее уменьшение степени заполнениянакопителя приводит к появлению сиг"кала БЖ.-1/2. Этот сигнал выдаетсяблоком анализа состояний буфернойзоны йри заполнении накопителя БЗУровно наполовину, Сигнал БФ=1/2 высокого уровня, поступая на первыевходы элементов И 22,33, открываетих. Сигнал чтения, проходя черезоткрытый элемент И 23, воздействуетна вход сброса триггера 26, сбрасывая его в "0"....
Буферное запоминающее устройство
Номер патента: 1451775
Опубликовано: 15.01.1989
Автор: Микикечко
МПК: G11C 19/00
Метки: буферное, запоминающее
...(с). В этом случае, если началсяцикл записи (логический "О" на выходе 12),управляемый генератор 7 начиЕсли сигнал готовности не приметзначения логической "1" до переполнения блока 1 памяти, т.е. до тогомомента, когда вследствие изменениясчетчика 2 адреса совпадут (С),импульс на выходе 17 элемента задержки поступит на вход триггера 9в тот момент времени, когда сигнална выходе 14 блока 4 сравнения равейлогическому "0" При этом триггер 9установится в единичное состояние(логический "0" на выходе 18), сигнализируя об аварийном состоянии, 15 а выдача передатчиком запускающихимпульсов по входу 11 должна прекратиться.Информация, записанная к этомумоменту в блоке 1, не пропадает ипри появлении логической " 1" навходе 10 готовности может быть...
Буферное запоминающее устройство
Номер патента: 1455363
Опубликовано: 30.01.1989
Автор: Лупиков
МПК: G11C 19/00
Метки: буферное, запоминающее
...с входов 2 в блок 1 памяти по текущему адресу записи. Задним Фронтом сигнала по входу 14 производится модификация содержимого реверсивного счетчика 5 (к его содержимому добавляется единица) и текущего адреса записи, хранящегося в это время в счетчике 4.На Фиг. 2 приведена схема одного из вариантов счетчика 4, а именно псевдослучайного счетчика, выполненного на регистре 18 сдвига с сумматором 20 по модулю два в цепи его обратной связи с инверсией на выходе. При высоком уровне сигнала на выходе сумматора 9 по модулю два и при поступлении сигнала от формирователя 10 через элемент ИЛИ 19 на синхровход регистра 18 производится запись в регистр 18 кода, присутствующего на его информационных входах. Запись производится по заднему Фронту...
Промежуточное буферное устройство для петли магнитной ленты
Номер патента: 1456992
Опубликовано: 07.02.1989
Авторы: Деркач, Кривущенко, Травников
МПК: G11B 15/58
Метки: буферное, ленты, магнитной, петли, промежуточное
...буферное устройствоработает поочередно с двумя типоразмерами (по ширине) магнитных лент,например 25, 4 мм ( фи г, 3) и 12, 7 ммфиг, 1), Если в тракте используетсямагнитная лента шириной 25,4 мм, топри поднятой крышке 5 магнитная лента20 опускается в рабочую полость, образованную дополнительными боковыми ности днища 1 установлены две дополнительные плоскопараллельные боковыестенки 13,14 с направляющими элементами 16, каждая длиной наполовинудлины днища 1 и с зазором для заправки петли меньшей ширины ленты междубоковыми 2,3 и дополнительными 13,14стенками, Две дополнительные боковыестенки 13,14 торцовые поверхностиступенек и рабочие поверхности днища и крышки образуют рабочую полостьдля петли большей по ширине магнитной...
Буферное запоминающее устройство
Номер патента: 1462421
Опубликовано: 28.02.1989
Автор: Глухов
МПК: G11C 19/00
Метки: буферное, запоминающее
...предпоследней Итриггер,затем 11-2 затем Юи т.д. При поступлении М-го импульса записи невозвратится в нулевое состояние первый триггер, При этом в Ирегистребудет хранитьсячисло, находившеесяна входах 9 устройства при поступлении второго импульса на вход 6, вМрегистре будет храниться число,находившееся на входах 9 устройствапри поступлении третьегс импульса навход 6 и т.д. В первом регистре будет храниться число, находившеесяна входах 9 устройства при поступлении И-го импульса на вход 6,При поступлении импульса стираниязаписи на вход 7 с выхода элемента И12 на первый вход сброса триггера 3последней схемы управления поступаетсигнал "1", который устанавливаетэтот триггер в нулевое состояние. Теперь, если предыдущий триггер нахо-дится в...
Буферное запоминающее устройство
Номер патента: 1462423
Опубликовано: 28.02.1989
Автор: Друз
МПК: G11C 19/00, H03K 5/06
Метки: буферное, запоминающее
...19 управляющиеимпульсы, которые поступают на тактовые входы триггера 6, При подаче импульса "Шаг" на вход триггер 3 выдает единичный сигнал на 0"вход триггера б, который устанавливается в единичное состояние очередным управляющим импульсом синхронного внешнего устройства. Сигнал с выхода триггера 5 через элемент ИЛИ 7 включает формирователь 1 О и повторяетсяуказанный процесс обращения к накопителю. Затем импульс с выхода Формирователя 10 через элемент 12 задержки увеличивает содержимое счетчика 11 на единицу и через элемент ИЛИ 9 обнуляет триггеры б, 4, 3.Устройство возвращается в исходное положение. После подачи следующего импульса "Шаг" аналогично происходит обращение.к накопителю синхронно с управляющим сигналом внешнего...
Буферное запоминающее устройство
Номер патента: 1465912
Опубликовано: 15.03.1989
Авторы: Гриц, Лупиков, Олеринский
МПК: G11C 19/00
Метки: буферное, запоминающее
...состояние.Высокий уровень на выходе 23 уп-. равления устройства свидетельствует о том, что устройство готово к выполнению одной из двух операций; записи данных или чтения данных. Низкий и седьмым выходом блока управления,третий вход которого соединен с выходом вычитающего счетчика, информационные входы второго регистра соединены с одними из входов первого коммутатора, четвертый вход блока управления подключен к установочному входу устройства. уровень сигнала на выходе 23 свидетельствует о том, что устройство занято выполнением операции и обращение к нему запрещено,5 Сигналы на выходах 21 и 22 управления устройства, т,е. на выходахдешифратора 9, являются сигналамисостояния блока памяти - пуст и заполнен соответственно.10При выполнении...
Буферное запоминающее устройство
Номер патента: 1474742
Опубликовано: 23.04.1989
Автор: Протасеня
МПК: G11C 19/00
Метки: буферное, запоминающее
...нитной ленте (ИП) или Магнитном дис-задержек (фиг. 3), которое выбираетке (МД) (на фиг. 1 не показаны). Пе- . ся оптимальным исходя из допустимой резапись пакетов информации по выхо- скорости передачи информации через дам 13 из устройства в каждый внешний устройство,накопитель на ИЛ или МД производится Если на всех входах элемента И 17 самостоятельно из одноименного блока появились передние фронты сигналов 15 независимо от состояния других логической единицы со всех блоков 15 блоков 15. Считывание пакета информа- с разбросом в заранее заданном допуции из каждого блока 15 осуществля-стимом пределе, то передний фронт ется при наличии уровня логической сигнала логической единицы с выхода единицы на выходе 11. В этом случае элемента И 17...
Буферное запоминающее устройство
Номер патента: 1476476
Опубликовано: 30.04.1989
Автор: Лупиков
МПК: G06F 13/00
Метки: буферное, запоминающее
...сдвигаются, занимая место данных предыдущего канала. Запись же данных в блок 1 памяти производится при этом аналогично описанному.Таким образом, если одно из разрядных сечений блока 1 памяти отказывает, то сечение это проходит через данные нескольких каналов, упакованных в одно слово, а не через данные одного канала. Тем самым потери информации распределяются между несколькими каналами.При чтении информации из блока 1 памяти производится восстановление исходного формата данных. Для осуществления этого используется мультиплексор 3. При выполнении операции чтения, которая производится при низком уровне сигнала на входе 8, считанная из блока 1 памяти по адресу, сформированному на счетчике 15, ин.", формация поступает на соответствую...
Буферное запоминающее устройство
Номер патента: 1476533
Опубликовано: 30.04.1989
МПК: G11C 19/00
Метки: буферное, запоминающее
...блоке 15 управленияпод воздействием сигналов тактовойчастоты записи, тактовой частотычтения и высокой частоты., Как показано на Фиг 2 а-е, еслив установившихся условиях работы76533 6 5 10 15 20 25 30 35 40 45 50 55 5 14 выбрана буферная зона Р 1, то в тот момент времени, когда происходит запись в ячейку памяти с адресом О, чтение выполняется из ячейки, адрес которой приблизительно равен М+М/2, т,е. эта ячейка находится в середине буферной зоны. Задержка информационного выходного сигнала относительно входного равнапримерно,И+М/2. Эта задержка может изменяться в реальных условиях из-за колебаний тактовых частот, но потерь информации в выходном информационном сигнале не происходит и структура его цикла не нарушается.Переходные процессы в...
Многоканальное буферное запоминающее устройство
Номер патента: 1478257
Опубликовано: 07.05.1989
Авторы: Аронин, Бородин, Иванов, Павлюк, Смирнов
МПК: G11C 19/00
Метки: буферное, запоминающее, многоканальное
...устанавливает триггер 23 в "1" (фиг. 3). По этому сигналу и сигналу ЗП 1 - прямой выход элемента 27 (фиг. 4), счетчики 32-34 адреса 1 памяти переводятся в рабочее состояние, На выходе счетчиков 32-34 к моменту записи в блок 1 памяти находится нулевой адрес. Наличие синхросигнала 11, инФормационного сигнала 6 и сигнала записи (выход элемента 26) разрешает работу накопителя 31 (фиг. 5). По окончании записи блока информации в блоке 1 формируется сигнал готовности (выход элемента 41). При формировании сигнала готовности по всем каналам элемент И 2 выдает сигнал ГОТ 1, который устанавливает триггер 23 в нулевое состояние. Запись в блок 1 памяти окончена. Одновременно сигнал ГОТ 1 подается на блок 3 задания режима (фиг, 4). По этому...
Буферное запоминающее устройство
Номер патента: 1479954
Опубликовано: 15.05.1989
Автор: Мельник
МПК: G06F 7/08, G11C 11/00
Метки: буферное, запоминающее
...запись нуля свхода 5 в триггер, 15 узла 13, сравнения;запись адреса второго числа нового массива в регистр 16 узла 13сравнения и самого второго числа вячейку 2 памяти сигналом с выходаэлемента И 14 узла 13, если адресвторого числа меньше адреса первогочисла, или запись адресов первогои второго чисел в регистры 16 соответственно узлов 13 и 13, и записьпервого и второго чисел соответственно в ячейки 2 и 2 памяти, еслиадрес второго числа больше адресапервого числа.После прихода (и)-го импульсапо входу 7 поступает и-е число нового массива, по входу 6 - его адрес, а по входу 5 - ноль. На элементах 17 сравнения узлов 13 д ( = 1,2,и) адрес и-го числа сравнивается с адресами 1-го, 2-го(и)-го чисел, хранящимися в регистрах 16 узлов 13,...
Буферное запоминающее устройство
Номер патента: 1481852
Опубликовано: 23.05.1989
Авторы: Жила, Лукашкова, Пудзенков, Шилов
МПК: G11C 11/00
Метки: буферное, запоминающее
...ее. Зто необходимо длясогласования канала по максимальномубыстродействию и требуемой емкости.В режиме хранения код не содержитинформацию об абоненте, являющемсяприемником, поэтому на этапе вывода 40введенный массив из БЗУ не выводится. В дешифраторе 11 вырабатываютсясигналы, управляющие работой блока 12постоянной памяти, хранящего программу перестройки распределителя 13 на 45данный цикл работы. При этом программой .учитывается, что часть секцийможет быть занята хранением информации, полученной в предыдущих циклахобмена. Выбранная из блока 12 постоянной памяти программа поступает враспределитель. Затем начинается собственно ввод информации в БЗУ, который синхронизируется сигналами, поступающими на первую группу входов.блока...
Буферное устройство
Номер патента: 1489891
Опубликовано: 30.06.1989
МПК: B21D 22/20
Метки: буферное
...часть упоров 9 выполнена из более жесткого, чем эластичный элемент3, материала, Это необходимо дляпредотвращения ее деформации от сжимающих усилий, возникающих при деформации эластичного элемента, Например,вставки могут быть целиком выполненыиз металла.На верхнюю шайбу 1 буферного устройства опираются толкатели 10 штампа, закрепленные в его прижиме 11,прИводимом в движение вытяжной матрицей 12 штампа, установленной на подвижной плите 6,Буферное устройство работает следующим образом,В исходном положении, изображенном на чертеже слева от оси, тяги 7находятся в своем крайнем положении,стенки эластичного элемента 3 спрямлены и упоры 9 занимают положениевнутри отверстий эластичного эле5 10 15 20 нии 30 35 40 45 .50 5 14 мента 3, При...
Буферное запоминающее устройство
Номер патента: 1495851
Опубликовано: 23.07.1989
Авторы: Зинин, Маслеников, Юдин
МПК: G11C 19/00
Метки: буферное, запоминающее
...И 10 и ИЛИ 9, воздействует навход управления блока 2 элементов1И-ИЛИ, подключая к адресным входамнакопителя 1 выходы счетчика 3 адреса записи. Высокий уровень сигналас выхода элемента ИЛИ 9, воздействуяна вход режима накопителя 1, переводит его в режим записи. После записи временной информации в накопитель 1 содержимое счетчика 3 не модифицируется, Следующее значение времени записывается в ту же ячейкунакопителя 1.Если код идентификатора входного 40слова соответствует измерительнойинформации, а перед этим в даннойгруппе фиксируется сбой, то сигнална входе 12 не проходит ни черезэлемент И 8, закрытый при сбое, ни 45через схему И 10, закрытую при идентификаторе измерительной информации.Таким образом, при возникновениивнутри группы...
Буферное запоминающее устройство
Номер патента: 1501167
Опубликовано: 15.08.1989
Авторы: Илясов, Исмагилов, Старцев, Фрадкин
МПК: G11C 19/00
Метки: буферное, запоминающее
...5, на вход Ъ/К" накопителя подается сигнал логической "1" - сигнал записи, выдается ответный сигнал ОЗП 23 во внешнюю среду, после чего возможноснятие входного сигнала ЗЗП. Затемпассивный уровень сигнала ЗЗП запоминается в триггере 3,При этом прекращается запись числа в накопитель 16, наращиваетсясчетчик 13, который теперь указывает на адрес следующегоцикла записи,разблокируется элемент 2.Установленный триггер 5 разрешамент 2 и выдается сигнал на выход25, индицирующий о наличии готовогоблока данных в накопителе 16,В случае поступления импульса34 Т на вход 21 происходит считывайие числа по адресу, определяемомусчетчиком 14. Цикл чтения аналогиченциклу записи, К концу цикла чтениясчетчик 14 наращен; триггер 6 сброшен,вследствие чего...
Буферное запоминающее устройство
Номер патента: 1513521
Опубликовано: 07.10.1989
Автор: Чернышев
МПК: G11C 19/00
Метки: буферное, запоминающее
...и-и регистре 2 д (вовремя продвижения информации можетзаноситься в регистр 2 - 2новоеслово). При записи слова в последнийи - й регистр 2происходит следующее; триггер 3 +, устанавливается вединичное состояние, а триггер 3 -в нулевое состояние. Таким образом,низким потенциалом с нулевого выходатриггера 3, блокируется по третьей+1му входу элемент И 4и появляетсяразрешающий потенциал на втором входеэлемента И 4по окончании действия импульса с выхода элемента И 4на первом входе элемента И 4 , появляется также разрешающий потенциалс выхода элемента НЕ 5. При считывании информации на вход 10 подаетсяимпульс чтения, который поступаетна вход элемента НЕ 7 и четвертыйвход элемента И 4 на выходе элемента И 4 д+, появляется импульс...
Буферное запоминающее устройство
Номер патента: 1517065
Опубликовано: 23.10.1989
Авторы: Зубцовский, Лупиков
МПК: G11C 19/00, G11C 29/00
Метки: буферное, запоминающее
...Прц это. пс положител 1 ному перепаду сигнала на выходе элеепт; 11( 11 срабатывает одновибратор 13, Выходной сигцал которого проходит через элемент ЛИ 7 ц уменьшает Еа )-дшццу соер:кц.ое счетчш(а 5, Псле чего сигнал )а выходе )31 еыента 10 .ацержки перел:сывает код лерг)ого воспроизнодимого идентификатора (тестовой последовательеости), считыгзаемь;:" ц 3 блока 2 па)лтп пО адресур сфсргро 3 цпому на счетч;ке 5 Б счетчик 3 1;.Екик образом, подготавлигзается наальяый ацрес чтсция пернсй цнформапз.о 1 се По(Сдовательиости, Чтение цпфсрмациоццых слои данной последоваесзьпостп ца Выходы 15 гстройстна гэоцзводис под Воздействием сггналов зо Б;)ду 1 упразлецця, Задним фроптсм сцгцала ца Выходе элемента 11 Л 1 6 процзводцтсл модификация...
Буферное запоминающее устройство
Номер патента: 1524093
Опубликовано: 23.11.1989
Автор: Уткин
МПК: G11C 19/00
Метки: буферное, запоминающее
...то режим третьего регистра 15 определяется сигналом на втором входе 23 задания режима устройства, При отсутствии сигнала на нем и, следовательно, на выходе элемента ИЛИ 11 третий регистр 15 находится в режиме записи инФормации, поступающей с выходов накопителя 2, а при наличии сигцала в режиме обнуленияПричем запись производится по положительному перепаду.15240С.геггуюггггггг цикл записи начинаетсяпрц поступлении очередного импульсацд вход 20 записи, Причем процессздц;гсзг гцгформации в каждую ячейку накопителя 2 и изменения состояния пер 5ного счетчика 9 аналогичны процессув предыдущем цикле,После поступления на вход синхрогцгзацгцг второго счетчика 1 О числа им 1 Опульсов, соответствующего инверсномукоду числа циклов, на его выходе...
Буферное запоминающее устройство
Номер патента: 1524094
Опубликовано: 23.11.1989
Авторы: Овчинников, Овчинникова
МПК: G11C 19/00
Метки: буферное, запоминающее
...управляет переключением второго мультиплексора 6 и коммутатора 7.Считывание в прямом направлении, В этом случае через второй мультиплексор 6 ца вход сумматора 5 поступает код числа М 8. На другой входпрсумматора 5 поступает двоичное число с выхода счетчика 3 записи, из которого вычитается код М 8. Результатпрвычитания с выхода сумматора 5 поступает на информационные входы счетчика 4 считывания и определяет первую ячейку блока 1, с которой начинается считывание. Количество бит информации, счцтацное из памяти, определяется числом тактовых импульсов ТИ СЧ. Для считывания в прямом направлении тактовые импульсы ТИ СЧ через коммутатор 7 подаются на вход "+1" счетчи 30 ка 4 считывания, При считывании в прямом направлении сигнал 9 выбран...
Буферное запоминающее устройство на полупроводниковых динамических элементах памяти
Номер патента: 1525744
Опубликовано: 30.11.1989
МПК: G11C 11/401
Метки: буферное, динамических, запоминающее, памяти, полупроводниковых, элементах
...адрес) или триггера 25 (еслипоследнее слово имеет нечетный адрес), логическая "1" с выхода Ц, через элемент 2 ИЛИ 30 поступит на входС триггера 21. Поскольку в этомслучае на вход 1 этого триггера свыхода счетчика 20 слов) подаетсялогическая "1", то триггер 21 будетпереведен в состояние "1"Появляющаяся при этом на выходе "Запретзапроса слова" логическая "1" запрешает запрос нового слова, После возвращения триггера 39 в состояние"0" на выходе "Окончание операции"появляется логическая "1", что свидетельствует об окончании обменамассивом информации.Регенерация информации, хранящейся в элементах 64 памяти, осуществляется для каждого адреса строки сигналом БАБ, Адреса строк формируютсяразрядамиО - 71 счетчика 7 адресов регенерации....
Буферное устройство
Номер патента: 1537592
Опубликовано: 23.01.1990
МПК: B61G 11/00, B61G 9/04
Метки: буферное
...меха-,низма при помощи цепей 7 соединеныс коромыслом 8, жестко посаженнымна торсион 9.Передний конец торсиона расположен в расточке заднего корпуса шарниров, который с помощью подшипника10 прикреплен к раме, Перед подшипником на торсионе жестко укрепленрычаг 11, соединенный при помощишарнирного болта и корончатой гайки12 с рам й.Работа устройства происходит следующим образом,При сборке устройства, подтягиваягайку 12, создают предварительное заме вагона. Средние шарниры механизмацепями 7 соединены с коромыслом 8,жестко посаженным на торсион 9. Передний конец торсиона расположен врасточке заднего корпуса шарниров.Перед подшипником на торсионе жесткоукреплен рычаг, соединенный при помощи шарнирного болта и корончатой гайки с рамой. 3 ил....
Противоаварийное буферное устройство
Номер патента: 1537912
Опубликовано: 23.01.1990
Авторы: Ним, Эрделевский
Метки: буферное, противоаварийное
...2 - эпюра напряжений в поперечном сечении деформируемого элемента15Противоаварийное буферное устройство содержит корпус 1 со сквознымканалом, имеющим прямолинейную 2 икриволинейную 3 части, В прямолинейной части 2 расположены толкатель ч 20и часть деформируемого элемента 5.Другая часть деформируемого элемента5 расположена в криволинейной части3 канала. Ось криволинейной частиканала имеет форму дуги окружности 25с радиусом К= 0,5 Ь/1, где Ь - размер сечения деформируемого элемента5 по нормали к оси в плоскости егоизгиба, а- относительная дефор"мация, соответствующая пределу проц- З 0ности материала деформируемого элемента 5,Целесообразно испольэовать деформируемый элемент 5 в виде стержня иэметалла с высокой пластичностью ипрочностью,...
Буферное запоминающее устройство
Номер патента: 1547031
Опубликовано: 28.02.1990
Автор: Гавриленко
МПК: G11C 19/00
Метки: буферное, запоминающее
...11 отпадает необходимость, если инФормация в ячейки блока памяти будет записываться по переднему Фронту сигнала выборки, который поступает с дешифратора 6 Ячейки памяти могут быть выполнены в виде В-триггера, имеющего вход синхронизации по переднему фронту синхроимпульса.Предлагаемое устройство требует одного запоминающего устройства, общий объем памяти которого в 1 раз меньше по сравнению с общим объемом двух запоминающих устройств, служащих отдельно для записи и отдельно для считывания. Коэффициент Ь может быть различным в зависимости от средней скорости Чз, записи и средней скорости Ч считывания. Сравним оба эти устройства. Возьмем случай, когда скорость Чз записи и скорость Ч считывания величины постоянные и Чз больше Ч, тогда для...