Патенты с меткой «буферное»
Буферное запоминающее устройство
Номер патента: 822288
Опубликовано: 15.04.1981
МПК: G11C 19/00
Метки: буферное, запоминающее
...подключены к разрядным выходам быстродействующего источника информации, например, аналого-циФрового преобразователя, а разрядные выходы буферного запоминающего устройстна - к разрядным входам медленнодействующего приемника инФормации, например печатающего устройства.: Работа начинается с подачи на регистры 1.1-1.п и 4 О 8 двух серий тактовых импульсов, обеснечивающих хранение и сдвиги информации в данных регистрах. Для записи информации в буферное запоминающее устройство на шину 6 подается сигнал, 45 открывающий элементы И 3.1-3.п, а на шины 5.1-5.п синхронно с тактовыми импульсами подаются сигналы, соответствующие кодам чисел. ОднЬвременно с записью первого числа на шину 15 пода-о ется сигнал, и н регистр 8 записывается код...
Буферное запоминающее устройство
Номер патента: 822293
Опубликовано: 15.04.1981
МПК: G11C 17/00
Метки: буферное, запоминающее
...1 выходы счетчика б адреса записи и осуществляет запись данных из входного регистра 3 числа в накопитель 1По окончании записи блок 2 управления по шине 13 модификации адреса записи увеличивает, на единицу содержимое счетчика б адреса записи и счетчика 8 объема накопителя. При выполнении операции чтения данных (наличие сигнала на шине 16 запроса чтения) блок 2 управления через элементы 4 И-ИЛИ подключает к адресным входам накопителя 1 выходы счетчика 7 адреса чтения и осуществляет запись в выходной регистр 5 числа данных, считанных из накопителя 1. По окончании чтения блок 2 управления по шине 14 модификации адреса чтения увеличивает на единицу содержимое счетчика 7 адреса чтения и уменьшает на единицу содержимое счетчика 8 объема...
Буферное устройство
Номер патента: 822366
Опубликовано: 15.04.1981
МПК: H03K 17/60
Метки: буферное
...шине 10 - напряжение логической .1, то на выходе инвертора 1 и на втором выходе триггера б. - напряжение логического . 0, а на выходе инвертора 2 и первом выходе триггера б - напряжение логической11. Значение емкости ЬЩП-конденсатора 9 при этом максимальное, а МДП-конденсатора 8 - минималь ное. При подаче тактового сигнала на шину 11 с первого выхода триггера б через транзистор 7 на инверсный вход парафазного каскада 4 поступает напряжение логической 1 ф, На вы ходе парафазного каскада 4 устанавливается напряжение логического 0. В это же время с помощью МДП-конденсатора 9 на прямой вход парафазного каскада 3 передается дополнительное напряжение. В результате, на прямой вход оконечного парафаэного каскада 5 полностью передается напряжение...
Буферное запоминающее устройство
Номер патента: 832598
Опубликовано: 23.05.1981
МПК: G11C 19/00
Метки: буферное, запоминающее
...И, второй вход которогоподсоединен к тактовой шине, другой выходтриггера окончания сдвига подключен кК-входам триггеров управления.На чертеже изображена функциональнаясхема предложенного устройства.Устройство содержит регистры 1 и 2сдвига (на чертеже показаны только два регистра сдвига), выполненные на 1 К-триггерах 3 - 8 (на чертеже каждый из регистровсодержит три триггера), триггеры 9, 10 и 11управления (их количество равно числу триггеров регистров сдига), элемент ИЛИ 12,триггер 13 окончания сдвига, элемент И 14,тактовую шину 15.Устройство работает следующим образом,В исходном положении триггеры 3 - 8регистров 1 и 2 сдвига и триггеры 9 - 11управления выключены, а триггер 13 окончания сдвига включен. Ввод информации иее сдвиг в...
Буферное запоминающее устройство
Номер патента: 834766
Опубликовано: 30.05.1981
МПК: G11C 11/00, G11C 19/00
Метки: буферное, запоминающее
...адресов в блоках 26 и 27адреса и их установку в положение,при котором адрес записи блока 26никогда не отстает от адреса считывания блока 27. Подгон аДреса записи осуществляется сигналом сменыадреса, Формирующимся на первой адресной шине 24 и поступающим черезэлемент И 29 и элемент ИЛИ 30 навход датчика 26, Считывание принятой из линии информации на выходныешины 22 обеспечивается входящимив состав устройства блоками 10-16.Датчик 10 формирует управляющие сигналы считывания с частотой, определяемой кодом на шине 22; при отсутствии информации в накопителе управляющие сигналы поступают с высокой, ограничиваемой быстродействием накопителя частотой; при наличии информации в накопителе управляющие сигналы поступают с низкой,ограничиваемой...
Буферное запоминающее устройство
Номер патента: 841038
Опубликовано: 23.06.1981
Авторы: Калачин, Кремер, Кузнецов, Соболев, Сосницкий
МПК: G11C 19/00
Метки: буферное, запоминающее
...и первому входуэлемента 4 И, а выходы - к входам. блока 9.Первый вход элемента 7 И соединен с входом элемента 6 НЕ и выходом элемента 8ИЛИ, входы которого подключены к выходам блока 9. Выходы элементов 4 и 7 Иподключены соответственно к управляющимвходам регистра 1 и коммутатора 3. Вторыевходы элементов 7 и 4 И соединены соответственно с вторым управляющим входом 11 устройства и выходом коммутатора 5,один из входов которого соединен с выходомэлемента 6 НЕ, а другие - соответственнос первым 10, третьим 12 и четвертым 13входами устройства,5 10 15 20 25 зо 35 40 Буферное запомнивонее устройство работает следующим образом.В исходном состоянии регистрыи 9 сдвига установлены в нулс вое положение, а коммутатор 5 обеспечивает...
Буферное запоминающее устройствос автономным контролем
Номер патента: 842973
Опубликовано: 30.06.1981
Автор: Спиваков
МПК: G11C 19/00, G11C 29/00
Метки: автономным, буферное, запоминающее, контролем, устройствос
...частота которых не ниже частоты записи информации.На вход 12 постоянно поступают импульсы опроса, форма и частота которых совпадают с формой и частотой импульсов на входе 9, а фаза отстает, Фазовый сдвиг определяется быстродействием регистров 1 и блоков 8.Для записи информации в запоминающее устройство на вход 10 поступает запрос на запись. Информация со входов переписывается в первый регистр 1 по переднем- фронту тактового импульса при наличии единичного потенциала на нулевом выходе триггера 2 этого регистра и запроса на запись, -Если запись информации в регистр происходит верно, то по переднему фронту сигнала опроса триггер 2 первого регистра 1 устанавливается в единичное состояние.Единичный потенциал с выхода первого триггера...
Буферное запоминающее устройство
Номер патента: 849302
Опубликовано: 23.07.1981
Авторы: Анферов, Николаенко
МПК: G11C 19/00
Метки: буферное, запоминающее
...группы объединены и соединены свыходами 14 блока 3, вторые входыодноименных элементов И объединеныи соединены с вйходами 15 блока 3.Предлагаемое устройство работаетследующим образом,В режиме считывания адрес числа,подлежащего считьванию, определяетсясигналами поступающими с выхода 12из блока 1 местного управления вблок 2, Этот блок направляет по одному из выходов 11 сигнал считывания,который возбуждает элементы И 5 соответствующей группы, и информация свыходов 9 регистров 4 одной из групппоступает на выходы 8 элементов И 5и на выходы устройства.При выполнении режимов записи,перезаписи и сдвига блок 1 местногсуправления направляет в коммутатор7 сигнал по одному из выходов 18,В зависимости от этого сигнала навыходы 16 коммутатора 7...
Буферное запоминающее устройство
Номер патента: 851492
Опубликовано: 30.07.1981
Авторы: Мозолевский, Сбытов, Смирнов
МПК: G11C 11/00
Метки: буферное, запоминающее
...22, генератор 23 одиночных импульсов, конденсатор 24 и диод 25.Устройство работает следующим образом.После включения устройства счетчики 3 и 2 устанавливаются в произвольное состояние. Если на вход устройства не поступает информация, счетчик 3 не изменяет своего состояния. При неравенстве кодов счетчиков 3 и 2 с блока 4 управления через блок 6 синхронизации на счетчик 2 поступают им- З 5 пульсы. Счетчик 2 начинает последовательно изменять свои состояния до тех пор, пока коды обоих счетчиков не сравняются, причем схема 5 сравнения вырабатывает признак равенства (фиг. Зв) после поступления импульса считывания (фиг. 3 б). Признак равенства кодов с выхода схемы 5 сравнения поступает на блок 4 управления и прекращает поступление импульсов на...
Буферное запоминающее устройство
Номер патента: 858109
Опубликовано: 23.08.1981
Авторы: Белоусов, Дронов, Когге
МПК: G11C 19/00
Метки: буферное, запоминающее
...сигнал записи на управляющий вход первого блока 4.1 записи, по которому, в зависимости от кода поступающего многоразрядного числа, открываются определенные элементы И 5,1-.6 пер вого блока 4,1 записи, и информация поступает на информационные входыи К и через элементы ИЛИ 2,1-2,3 на стробирующие входы каждого ТК -триггера первого регистра 1,1, По заднему фронту сигнала записи первое информационное слово позволяет на единичных выходах уК -триггеров 3.1-3,3 первого регистра 1.1.Сигнал записи, поступающий по шина 17 записи, через дополнительный элемент НЕ 15 запрещает работу вторых и третьего дополнительнык элементов И 9-11, предотвращая запись ложной информации во все остальные регистры 1.2-1,4,Каждое информационное слово, поступающее в...
Буферное запоминающее устройство
Номер патента: 864335
Опубликовано: 15.09.1981
Авторы: Гайс, Кусок, Пузанов, Филинский
МПК: G11C 19/00
Метки: буферное, запоминающее
...8 соединен с одним из входов накопителя 2, один из выходов которого подключен к первому входу блока 4, второй вход которого соединен с выходом элемента ИЛИ 7,Устройство работает следующим образом,С блока 1 в накопитель 2 информация поступает в коде параллельного вида (по 11 цепям, ,где о ) 1 целое) одновременно информация поступает и надешифраторы 5 и 6, Если поступившаяинформация символов не является комбинацией символов буквенного или цифрового регистров, то она записывается внакопитель 2, при этом на о + 1-эмвходе накопителя 2 сохраняется состояние соответствующее предыдущему (нольили "единица), Если же поступившаякомбинация символов соответствует символам буквенного или цифрового регистровто она анализируется в дешифраторе 5...
Противоаварийное буферное устройство
Номер патента: 867746
Опубликовано: 30.09.1981
Авторы: Артюх, Бондарев, Жуковец, Любов, Сушев, Фурса
МПК: B61G 11/16
Метки: буферное, противоаварийное
...спирали, Ребра многозаходной спирали разделены на отдельныесегменты 4 продольными разрезами 5по высоте. В торцовой части наружногоцилиндра 1 размещена сменная вставка 6 с режущей кромкой 7, обращеннойк буртику 3,Устройство работает следующим образом,Один из цилиндров 1 или 2 крепитсянеподвижно на раме транспортного сред Оства (не показана), другой,воспринимающей внешнее. усилие, имеет возможность поступательно перемещаться относительно неподвижного, срезая приэтом режущей кромкой 7 сменной вставки 6 буртик 3, выполненный в видемногозаходной спирали, разделенной наотдельные сегменты 4 продольными разрезами 5 по высоте для лучшего отделения их от цилиндра 2,ЗО аПоглощаемая противоаварийным устройством энергия расходуется на...
Буферное запоминающее устройство
Номер патента: 877612
Опубликовано: 30.10.1981
Авторы: Бородкин, Кудашов, Маленкин
МПК: G11C 19/00
Метки: буферное, запоминающее
...2 н импульсы управления сравнением, поступающие на вторые входы дополнительных элементов И 9 и 10.Первым импульсом считывания (фиг.2 Э) из оперативного накопителя 1 извлекается информация К-го разряда йнформационного слова (фиг. 2 й), поступающая с выхода 17 на первый вход допол кительного элемента И 9, а с выхода 12К-го разряда сдвигового регистра 2поступает информация К-го разрядаинформационного слова (фиг. 2 К)на первый вход дополнительного элемента И 10,При первом импульсе управлениясравнением (фиг. 2 Л)информация, снимаемая с выходов дополнительных элементов И 9 и 1 О, поступает на входы.элемента 11 сравнения. При совпаденииинформации на обоих входах элемента 11сравнения на ее выходе сигнала небудет.По заднему фронту импульса...
Буферное запоминающее устройство
Номер патента: 881855
Опубликовано: 15.11.1981
МПК: G11C 19/00
Метки: буферное, запоминающее
...26Устройство содержит элементы И-НЕ1 первой группы элементы И-НЕ 2 вто"рой группы, элементы памяти, например ВЯ-триггеры 3, элемент И 4, триггер блокировки 5, элемент И-НЕ 6,шина сброса 7, шина стробирования 8,информационные шины 9.Устройство работает следующим образомом,При поступлении сигнала по шинесбросаблокировки 5 устанавливается в единичное состояние, на выходеэлемента И-НЕ 6 формируется единичный потенциал, который поступает навторые входы элементов И-НЕ 1 и 2,подготавливая тем самым ЙЯ-триггеры3 к записи. Информация поступает импульсным .кодом, причем при записиединицы кодовой импульс поступает навход элемента И-НЕ 1, выход которогосвязан с входом установки единичного 40состояния ЕЯ-триггера 3, а при записинуля кодовый...
Буферное запоминающее устройство
Номер патента: 888202
Опубликовано: 07.12.1981
МПК: G11C 19/00
Метки: буферное, запоминающее
...элемента И второй группы 4. При этом обеспечивается проходжение считанной из накопителя 1 информации в накопители 2. Накопители 2 последовательно опрашиваются сигналами разрешения считывания, поступающими поочередно на шины 13. При наличии в промежуточном накопителе информации производится ее вывод на шину 14. Заполнение промежуточных накопителей контролируется формирователями 8, выходы которых подключены к входам элемента И - НЕ 9. При заполнении накопителей 2 на выходе элемента И-НЕ 9 формируется сигнал, запрещающий поступление сигналов опроса с шины 12 на вход опроса основного накопителя через элемент И 5.При заполнении одного или нескольких дополнительных накопителей 2, но не всех, опрос основного накопителя продолжается, При этом...
Буферное устройство
Номер патента: 902258
Опубликовано: 30.01.1982
МПК: H03K 17/687
Метки: буферное
...электрическая схема устройства.Устройство содержит МДПторы 1-4 с индуцированным кускоряющий конденсатор 5, в(вход)9.Устройство работает следующим образом.В исходном состоянии к входной шине 9 прикладывается низкое напряжение логического "0". Транзистор 3при этом открыт и на выходной шине6 за счет соответствующего выбора геометрических размеров транзисторов 1 и 3 поддерживается низкий уровень выходного напряжения. При подаче на вход 9 высокого напряжения логической "1" транзистор 3 закрывается. Напряжение на выходной шине 6 устройства возрастает, что приводит к открыванию транзистора 4 и, сле-. довательно, к повышению напряжения на входной шине 9, к еще большему закрыванию транзистора 3.На выход, ной шине 6 устройства формируется...
Многоканальное буферное запоминающее устройство
Номер патента: 903971
Опубликовано: 07.02.1982
Авторы: Концевой, Костюк, Марков, Моисеев, Переслегин, Румянцев, Сбытов, Тузлуков
МПК: G11C 19/00
Метки: буферное, запоминающее, многоканальное
...регистрации, расположены подряд, номер первого и последнего слова, а в блоке 12управления устанавливается соответствующий режим работы.Вся оперативная память разбивается на эоны. Для каждого канала отво"дится зона величиной 2 И ячеек(где Н - число слов, поступающих по1-му каналу). В блок 18 записываетсяномер первой ячейки зоны, двух средних и последней, Например, пустьМ; = 60 и для данного канала отводятся ячейки с номера 101 по 220 блока 2 оперативной памяти. В этом случае в блок 18 записываются номераячеек 101, 160, 161 и 220. Ячейкис номера 101 по 160 будем называтьпервой половиной эоны, причем ячейка 101 - первая, а, 160 - последняяданной половины зоны. Ячейки с номера 161 по 220 будем называть второйполовиной зоны, причем...
Буферное запоминающее устройство
Номер патента: 920834
Опубликовано: 15.04.1982
Автор: Судариков
МПК: G11C 19/00
Метки: буферное, запоминающее
...из триггеров входного регистра 5 устанавливается тот же логический уровень, что и на его прямом выходе, Вследствие этого преключения другие коды, поступающие на входные шины 9 устройства, не изменяют состояния триггеров входного регистра 5.Информация с выходов входного регистра 5 регистрируется накопителем 1. После 4окончания регистрации блок 4 управленияизменяет состояние адресного счетчика 3,соединенного со входами дешифратора 2, и переключает вентили элементов И - ИЛИ - НЕ6 в прежнее состояние. При поступ 5 лени и следующих кодовых импульсовна входные шины 9 устройства процесс записи повторяется. Входной регистр 5 совместно с элементами 6 осуществляет кодирование поступающей с входных шин 9 инфор 1 Омации таким образом, что каждый...
Буферное запоминающее устройство
Номер патента: 926711
Опубликовано: 07.05.1982
МПК: G11C 19/00
Метки: буферное, запоминающее
...И подключены к выходам третьих элементов И, первые входы которыхсоединены с выходами триггера управления, вторые входы третьих. элементов И соединены с шиной управления,На чертеже изображена функциональная схема предлагаемого устройства.Устройство содержит группы 1 и 2триггеров 3, группы 4 и 5 элементов6 неравнозначности, элементы И 7-12,триггер 13 управления, шины 14 и 15записи, .входы 16 устройства, выходы17 и 18 элементов И 11 и 12 и шину19 управления,Буферное запоминающее устройствоработает следующим образом.Сигнал управления записью поступает на шину 19, при этом единичныйЮуровень напряжения формируется на одном из выходов 17 и 18 элемента И 11или 12, например на выходе элементаИ 11 если триггер находился,в единичном состоянии)....
Буферное запоминающее устройство
Номер патента: 932566
Опубликовано: 30.05.1982
Авторы: Волков, Гузеев, Дегтярев, Поликанов, Шпак
МПК: G11C 19/00
Метки: буферное, запоминающее
...а выходы накопителя подключены к одним входам элементов И второй группы, выходы ко торых подключены к входам выходного регистра, одни входы элементов И первой группы подключены к выходам вход" ного регистра, группу элементов ИЛИ выходы которых подключены к адресным входам накопителя, одни входы элементов ИЛИ группы подключены к выходам," элементов И третьей группы, одни входы которых подключены к информационным выходам счетчика адресов записи, другие входы элементов ИЛИ группы подключены к выхо 5 9325В состав устройства входят вход= ной регистр 1, триггеры 2-6 элементы И 7- 14, генератор 15 импугьсов, группа элементов ИЛИ 16, элементы задержки 17 и 18, накопитель 19, выход-ной регистр 20, счетчик 21 адресов записи, счетчик 22 адресов...
Буферное запоминающее устройство
Номер патента: 936029
Опубликовано: 15.06.1982
МПК: G11C 19/00
Метки: буферное, запоминающее
...элементов в строке матрицы кодов назначения, так как интервал времени до следующей заявки есть возрастающая функция от номера регистра 1, разряд которого содержит эту заявку. Сигналы с выходов блоков 14 приоритета по входным шинам 17 поступают в блок 18 приоритета, который выбирает разряд с максимальным временем простоя, т. е. максимальное расстояние между двумя заявками к данному модулю, и одновременно 4 Б на одни входы мультиплексоров 16. Выходной сигнал блока 18 приоритета кодируется шифратором 19 и подается на другие входы мультиплексоров 16, подключая тем самым к выходу мультиплексора 16 определенный разряд блока 14. Если в данный момент имеется только одно внешнее устройство обработки, имеющее наибольшее значение времени...
Буферное запоминающее устройство
Номер патента: 942132
Опубликовано: 07.07.1982
Авторы: Кравцов, Милославский, Самойлов
МПК: G11C 19/04, G11C 7/00
Метки: буферное, запоминающее
...накопителя с;Устройство работает следующим обра зом.В исходном состоянии счетчики 6 ап О ресов записи и считывания 7, а также .триггеры 15-17 обнулены, на входах, вХодного регистра 2 и соответственно на информационных входах накопителя 1 соцержится входная информация.,цРабота БЗУ начинается с режима записи. Импульс записи поступает на Х-вхоц триггера 16 записи и переводит его в единичное состояние, открывая элемент И 18 по первому вхоау. В отсутствии импульса считывания на выходе инвертора 24 присутствует логическая единица, поэтому при включении триггера 16 записи на выхопе элемента И 18 появляется положительный перепад напряжения, но которому ГОИ. 21 вырабатывает импульс записи. Этот импульс открывает логиче 132 бские элементы И...
Буферное запоминающее устройство
Номер патента: 942139
Опубликовано: 07.07.1982
МПК: G11C 19/00
Метки: буферное, запоминающее
...выборка адресов 25 накопителей 6 и 7 осуществляется со - ответственно с помощью счетциков 4,9 и дешифраторов 5 и 8. Выборка адреса разрешается сиг налом У 3 для накопителя б и сигналом У 4 для накопителя 7. Изменение . состояния счетчика 4 осуществляется по заднему фронту сигнала У 3, а сцетцика 9 - по заднему фронту сигнала У 4.Каждому состоянию любого иэсчетчиков соответствует определенная ячейка связанной с ним матрицы памяти эа исключением последнего состояния, поскольку ячейка для последнего слова сообщения в матрицах памяти отсутствует. Таким образом, последнее слово сообщения в БЗУ не записывается.45При записи в регистр 1 входного слова, содержащего кодовую комбинацию маркера конца сообщения, дешифратором 15 формируется сигнал...
Буферное запоминающее устройство
Номер патента: 959164
Опубликовано: 15.09.1982
МПК: G11C 19/00
Метки: буферное, запоминающее
...запоминающее устройствоработаетсцадующим образом.В исходном состоянии регистры 1свободны от информации, на первыхвыходах ячеек 3 имеются сигналы,подтверждающие отсутствие информации в одноименных регистрах 1, навыходе элемента б И и элемента 8 ИЛИсуществуют сигналы, подтверждающие отсутствие информации во всехрегистрах, кроме первого; на выходепервой ячейки 4 управления записьюи на выходе первой ячейки 2 разреше"ния: записи имеется сигнал, разрешающий запись, на выходах остальныхячеек 4 и всех ячеек 5 управлениясчитыванием сигналы отсутствуют; нареверсивном счетчике 15 установленкод, соответствующий количеству регистров 1 запоминающего устройства.При поступлении на вход 10 устройства информационного слова оночерез первую ячейку 2...
Буферное запоминающее устройство
Номер патента: 964731
Опубликовано: 07.10.1982
Авторы: Булкин, Веревкин, Лачугин, Мануйлов, Петрунек
МПК: G11C 11/00, G11C 19/00
Метки: буферное, запоминающее
...в накопитель 1При подаче управляющего сигнала записи на вход 19 устройства он поступает в накопитель 1, информация с входов 18 устройства подается в на. ропйтель 1. Этот же управляющий сигнал записи открывает элемент И 7, и так. как содержимое счетчика 10 равно нулю, то нулевой код адреса записи через элемент ИЛИ 5 поступает на вход дешифратора 4, сигнал с нулевого выхода которого организует запись слова данных в нулевой регистр накопителя 1.Задержанный управляющий сигнал за. писи с выхода элемента 11 задержки унеличинает содержимое счетчика 10 на единицу, т.е, Формируется следующий адрес для записи данных Этим же задержанным сигналом устанавливается в нулевое состояние триггер 13, сигнал с инверсного выхода которого устанавливает в...
Буферное запоминающее устройство
Номер патента: 972597
Опубликовано: 07.11.1982
МПК: G11C 19/00
Метки: буферное, запоминающее
...по заднему Фронту импульса. 65 После того как в регистр 1 будет записана информация, на выходе элемента 9 поянитс,. уровень "1" ( свидетельствующий о "ненулевом" состоянии регистра), а на выходе элемента 12- уровень "0" , В результате элемент 4 будет заблокирован уровнем "0", а элемент 6 разблокиронан уровнем "1" с выхода элемента 9. Для записи следующего информационного кода будет открыт только регистр 2. После записи информации в регистре 2 уровнем "1" с выхода элемента 10 будет разблокирован элемент б, а уровнем "0" с выхода элемента 13 заблокирован элемент 5. В результате для записи откроется регистр 3,.Таким образом, запись информации начинается с регистра 1, а затем последовательно заполняются регистры ,2 и 3, При этом в...
Буферное запоминающее устройство
Номер патента: 974411
Опубликовано: 15.11.1982
Авторы: Вешняков, Дробязко, Жабин, Кениг, Корнейчук, Тарасенко, Ткаченко
МПК: G11C 19/00
Метки: буферное, запоминающее
...навыходе первого элемента 5.задержки и,следовательно, на выходе первого элемента И 61 появляется единичный разрешающий сигнал, по которому слово"1" сдвига, а маркерная "1" из первоготриггера.4 переписывается во второйтриггер 4, первый триггер 4 приэтом сбрасывается.в "О". Далее разрешающий сигнал появляется на выходевторого элемента И 6 и слово переписывается из первого регистра 1 сдвига во35второй, а маркерная "1" поступаетво второй триггер 4 и т,д, Продвижениемаркерной "1" вправо по триггерам 4,а следовательно и информации по регист40рам "1", продолжается до тех пор, покавновь поступившая информация (маркерная "1) не расположится вплотную кранее записанной информации, что обеспечивается элементами И 6 и элементами5 задержки.Во время...
Буферное запоминающее устройство
Номер патента: 982094
Опубликовано: 15.12.1982
МПК: G11C 19/00
Метки: буферное, запоминающее
...-4 соответствующегоЯ, Иразряда и к первому входу основных .триггеров В -1 предшествующего разр)-4ряда управляющего регистра. Выходфвентиля 8 подключен к второму входуосновного триггера 1 .Устройство работает следующим образом,На шины 14 и 15 тактовых импульсовпостоянно поступают серии тактовых импульсов ТИ 1 и ТИ 2 соответственно,сдвинутые по Фазе одна относительнодругой, В исходном состоянии с триггера 11 на вентиль 13, с триггера 12 натриггер 11, с триггера 4 на вентиль 5 и с триггера 9 на вентиль 10поступает высокий потенциал. Для записи инФормации на вину 16 поступаетимпульс, который подтверждает .состояние триггера 11 и вместе с первым импульсом ТИ 2 через вентиль 13 переключает триггер 12, который выдает высокий потенциал иа...
Буферное запоминающее устройство
Номер патента: 982095
Опубликовано: 15.12.1982
МПК: G11C 19/00
Метки: буферное, запоминающее
...И-ИЛИ 02, подключает к адресным входам нако. пителя 1 выходы первого сумматора 9,,Текущий адрес записи Формируетсяследующим образом.На входы первого слагаемого сумма- Мтора 9, начиная с младшего разряда,поступают соответственно выходы 1, 2,К разрядов счетчика 5 адреса, На фвходы второго слагаемого сумматора 9, начиная с младшего разряда, поступают выходы соответственно К+1, К+2,разрядов счетчика 5 адреса. В накопитель 1 по адресу, сформированному на выходах сумматора 9, осуществляется запись информации, находящейся на входных шинах 11 числа. По окончании записи сигналом на шине 7 "Иодификация адреса записи" добавляется единица к содержимому счетчика 5 адреса.При выполнении операции чтения информации из накопителя 1 на шине 3 "Код...
Буферное запоминающее устройство
Номер патента: 985827
Опубликовано: 30.12.1982
Автор: Оржевский
МПК: G11C 19/00
Метки: буферное, запоминающее
...памятисодержит триггеры 3-10, входы С которых объединены и подключены к шиневвода, Блок 2 управления содержит алемент И 11 первой группы, элемент И 12 20второй группы, триггер 13, элемент И 14первой группы, элемент И 15 второйгруппы, триггер 16. Кроме того, устройство содержит формирователь 17 сигналов, формирующий сигнал окончания 25сдвига и включающий в себя элементИЛИ 18, элемент И 19, триггер 20, атакже тактовый генератор 21,Устройство работает следующим образом, зоВ исходном состоянии триггеры блокапамяти и блока управления выключены,а триггер 20 включен, Ввод информациии сдвиг ее из разряда в разряд блокапамяти происходят по заднему фронту 35импульса записи. При выводе информациииз блока 1 памяти сигналом Считывание" триггер 20...