Патенты с меткой «буферное»
Буферное запоминающее устройство
Номер патента: 1550585
Опубликовано: 15.03.1990
Автор: Друз
МПК: G11C 19/00
Метки: буферное, запоминающее
...тактовый импульс устанавливает в единичное состояние триггер 7, который открывает элемент И 5 и этот же тактовый импульс устанавливает счетчик 2 в нулевое состояние. После этогосигнал на выходе блока 4 сравненияснимается и триггер 7 устанавливает 5 10 15 20 25 30 35 ся в нулевое положение очереднымтактовым импульсом, тем самым закрывая элемент И 5. После установкирежима чтения по входу 11 устройствавнешнее устройство подает импульсычтения по входу 10. Первый импульспо входу 10 устанавливает в единичноесостояние триггер 8, который подготавливает к открыванию элемент И 6,Считываемые данные из накопителя 1подаются на информационные выходы 14устройства, а адреса ячеек накопителя задаются также счетчиком 2, который аналогично изменяет...
Буферное запоминающее устройство
Номер патента: 1553982
Опубликовано: 30.03.1990
Автор: Голубев
МПК: G06F 12/00
Метки: буферное, запоминающее
...соответствующее 2, происходит переполнение сумматора9, сигнал с выхода переноса которогоосуществляет коммутацию выхода сумматора 9 на регистр 4 через блок 5 элементов И-ИЛИ, По адресу, сформированному на выходе регистра 4, производится считывание информационного словаиз накопителя 1 на выходы 3 и записьнового информационного слова с входов 2Первая Фаза тактового сигналас выхода элемента И 17 разрешает чтение из накопителя 1, а вторая - запись в накспитель 1. При достижениинулевого значения счетчиком 12 заканчивается текущий период транспонирования матрицы, Новый цикл транспонирования записанной матрицы и накопления новой происходит аналогично посигналу на входе 19 "Пуск,Таким образом, наличие единогофункционального законченного...
Буферное оперативное запоминающее устройство
Номер патента: 1559379
Опубликовано: 23.04.1990
Авторы: Авраменко, Горбель, Гузь, Петренко, Сидоренко
МПК: G11C 19/00
Метки: буферное, запоминающее, оперативное
...на четвертый вход 69дешифратира выбора информации, а нулевые сигналы с остальных разрядовэтого регистра поступают на первуюгруппу входов первого сумматора 16.После записи командного слова врегистр 11 устройство готово к работе в режиме записи информации и нахо-,дится в режиме ожидания поступленияимпульса начала кадра. По заднемуФронту этого импульса, поступающегона вход 45 начала кадра устройства,триггер 6 устанавливается в единицуи разрешает срабатывание триггера 7 25по первому с грочному импульсу, поступающему на вход 52 строчных импульсовустройства, который, в свою очередь,разрешает работу блока 21 синхронизации записи и блока 22 контроля записи единичным сигналом, поступающимна второй 94 и восьмой 128 входы блоков...
Буферное запоминающее устройство
Номер патента: 1564695
Опубликовано: 15.05.1990
Автор: Невский
МПК: G11C 19/00, H03K 5/06
Метки: буферное, запоминающее
...выхода (ь+1)-го триггера группы 10Сигнал единичного уровня с выхода х-го элемента И четвертой5 15 группы 15 поступает на -й вход управления коммутатора 4 и на вход установки в ноль маркера х-го регистра 1, Данный сигнал разрешает передачу информации из -го регистра через коммутатор 4 на выход устройства и переводит разряд маркера ь-го регистра 1 в нулевое состояние, Сигнал нулевого уровня с инверсного выхода х-го триггера группы 10 через 1-й элемент задержки группы 16 (время задержки равно длительности импульса чтения) поступает на первый вход "го элемента И первой группы 7 и блокирует поступление сигнала единичного уровня на первый вход х-го элемента И второй группы 9. Таким образом, исключается воэможность повторного обращения...
Буферное запоминающее устройство
Номер патента: 1571679
Опубликовано: 15.06.1990
Авторы: Веселовский, Гриц
МПК: G06T 1/00, G11C 19/00
Метки: буферное, запоминающее
...опе-рация чтения для блоков 2 и 3 дополнитель-НОЙ памяти,ПерваЯ заявка ЗАП, посгупившая на , Вход 17, устанавливает триггер 48 ТОРОП всостояние, соответствующее записи в ос, новной блок 1 памяти, и, пройдя через пер вый 52 и третий 54 элементы И-ИЛИ,оустанавливает триггеры 49 ТРВ ДП 1 и 50ТРВ ДП 2 в состояния, соответствующие вы-бору блоков 2 и 3. Сигнал на выходе 32 , обеспечивает выбор счетчика 4 Азп мульти, плексорами 6 МХАх и 7 МХАу, В результатев выходные регистры 63 блоков 2 и 3 из , ячеек, определяемых координатами Ах и Ау", заносятся коды поправок координатам столбцов и строк и кодь 1 количества злемен- тОВ изображ 8 ния на первых лин 8 йных участках ломаной преобразования, которые затем заносятся в счетчики 13 и 14 по сигналам...
Буферное запоминающее устройство
Номер патента: 1575236
Опубликовано: 30.06.1990
Автор: Никитин
МПК: G11C 19/00
Метки: буферное, запоминающее
...кодограммы) в регистре 6, выдает единичный сигнал на второй вход элемента И 9 (на первом входе которого - единичный импульс запроса), в результате чего элемент И 9 формирует импульс опроса для блока 4,Блок 4 представляет собой пирамиду опроса, например, ключей, на которые выводится информация (поразрядно) о наличии "единиц" в регистре 6 и опрос осуществляется до первой найденной "единицы" справо налево, после чего при нахождении этой "единицы" сигнал об этом поступает на соответствующий вход управления коммутатора 3, переключающегося на вывод кодограммы с соответствующих входов коммутатора 3 на выходы 201 второго коммутатора 12.При этом на вход 211 управления второго коммутатора 12 подается единичный сигнал с выхода элемента И 8, так...
Буферное запоминающее устройство
Номер патента: 1575237
Опубликовано: 30.06.1990
Автор: Невский
МПК: G11C 19/00
Метки: буферное, запоминающее
...Далее процесс повторяется в вышеуказанном порядке.В режиме одновременной записи и считывания информации сигналы единичного уровня устанавливаются на входе 12 чтения и входе 14 записи устройства, Сигнал нулевого уровня с входа 23 регенерации устройства поступает на вход седьмого элемента И 19, где запрещает прохождение информации для регенерации, Поступление тактовых сигналов на входы реверсивного счетчика 1 блокировано сигналами нулевого уровня на третьем входе третьего И 4 элемента (с выхода третьего элемента НЕ 22), на первом входе шестого И 18 элемента (с выхода второго элемента НЕ 21). Мультиплексор 8 в соответствии с содержимым реверсивного счетчика 1 подключает выход 1-й заполненной ячейки 10 к входу четвертого И 11 элемента,...
Буферное запоминающее устройство
Номер патента: 1575238
Опубликовано: 30.06.1990
Автор: Лупиков
МПК: G11C 19/00
Метки: буферное, запоминающее
...Если же в блок 1 памяти произведена запись достоверных данных, то передатчик информации направляет сигнал на вход 23, который переписывает содержимое счетчика 6 в регистр 10, воздействует на вход управления мультиплексора 5 и подключает к вторым входам группы 13 сумматоров по модулю два, нафпервых входах которых присутствует в данный момент нулевой уровень сигнала, выхо 1575238ляется по входу 25 (чтение блока данныхвыполнено с ошибкой), этот сигнал переписывает в счетчик 7 содержимое регистра 11, т.е, восстанавливает начальный адрес чтения блока, и через элемент ИЛИ 19 и элемент 33 задержки осуществляет запись в счетчик 9 кода длины блока обмена со входа 36. Если же блок данных приемником был считан правильно, то он направляет...
Буферное запоминающее устройство
Номер патента: 1583938
Опубликовано: 07.08.1990
МПК: G06F 13/00
Метки: буферное, запоминающее
...сбой и в БЗУ не поступает последнее словосообщения с адресом, являющимся при знаком конца цикла, то РП 9 с БПП 14 не считывается, сигнал РП 19 РЕ 4.в блоке управления не формируется, а следовательно, не Формируется и сигнал ЩСЗ на элементе ИЛИ 50 и сигналы ВН и ВН на триггере 39.Счетчик 18 продолжает считать поступающие на блок управления сигналы СЧ. Период формирования сигнала фиксации сообщения (А 2") с .выходадешифратора 19 много больше периода55 нормальной работы БЗУ, когда период РП 19 РЕ 4 равен А 2Поэтому, если источник сообщений работает без сбоев, то Сигнал на выходе дешифратора не формируется, так как счет"чик 18 периодически обнуляется сигналом РП 19 фРЕ 4. Если в источникесообщений произошел сбой, то принакоплении в счетчике...
Буферное запоминающее устройство
Номер патента: 1583980
Опубликовано: 07.08.1990
Авторы: Джанджулян, Мирзоян, Ягджян
МПК: G11C 19/00
Метки: буферное, запоминающее
...импульсом (задним фронтом) происходит сброс триггера 22 и на выходе 36 устанавливается единичный уровень, но так как на управляющем .выходе 34 (Запись/Чтение) нулевой уровень, то внешнему устройству запрещается выдавать сигнал Запрос записи.В момент времени ж на временной диаграмме представлена ситуация, когда происходит чтение из последней ячейки накопителя 2. На выходе элемента ИЛИ 27 ,устанавливается нулевой уровень, на управляющем выходе 37 Запрос приема данных устанавливается единичный уровень. Последним тактовым импульсом устанавливается в единичный уровень старший разряд счетчика 10 и тот же уровень устанавливается на управляющем выходе устройства 34, тем самым разрешая чтение из накопителя 3 и запись в накопитель 2. Задним...
Буферное запоминающее устройство
Номер патента: 1599900
Опубликовано: 15.10.1990
Авторы: Александров, Антонов
МПК: G11C 19/00
Метки: буферное, запоминающее
...9 импульсов, регистр 10 входных данных, эле мент ИЛИ 11, ключ 12, Элемент И 13, триггер 14, одновибратор 15, элемент НЕ 16, схему 17 сравнения, КЯ-триггер 18 и элемент И 19. Устройство работает следующим образом.При поступлении импульса записи ЗП или импульса считывания СЧ состояние счетчиков адресов записи 5 или адресов чтения 6 меняется. При совпадении значений адреса записи или адреса чтения схема сравнения 17 на выходе выставляет сигнал равенства кодов.Этот сигнал в зависимости от состояния КЬ-триггера 18 проходит или не проходит через элемент И 19 на выход устройства.Сигналы равенства адресов при переходе счетного импульса на вход счетчика 6 адресов чтения не проходит на информационный выход устройства, так как этот счетный...
Буферное запоминающее устройство
Номер патента: 1603437
Опубликовано: 30.10.1990
Авторы: Варшавский, Кондратьев, Кравченко, Цирлин
МПК: G11C 19/00
Метки: буферное, запоминающее
...00 запрещен;Значения на выходе 19 устройства соответствуют следующему: б - информацияподготовлена для передачи из последнейячейки, 1 - информация в последней ячейке 50не подготовлена.Значения на входе 18 устройства соответствуют следующему: 1 - приемник готовк приему информации, 0 - приемник принялинформацию иэ устройства, 55Запись информации в ячейку памяти 1,1по входам 9,р и 10,р происходит тогда, когцав ячейке 1 ф) записана информация, а вячейке 1 1+1) информация стерта, Стираниеинформации в ячейке 1, происходит тогда,когда в ячейке 1 Л 1) информация записана,Сложность реализации ячейки памяти предлагаемого устройства составляет 2 гп+2 элемента И-НЕ против 4 п 1 в прототипе,Формула изобретения Буферное запоминающее устройство,...
Буферное запоминающее устройство
Номер патента: 1624533
Опубликовано: 30.01.1991
МПК: G11C 19/00
Метки: буферное, запоминающее
...накопителя 16 (и1, целое, количество цепей параллельного кода), сохраняется состояние, соответствующее предыдущему (" ноль" или "единица."). Если же поступившая комбинация символов соответствует символам буквенного или цифрового регистров, то она анализируется в дешифраторе 14 или 15, после чего сигналы от дешифратора 14 или 15 поступают в элемент ИЛИ 17 и в триггер 18. Если поступает комбинация символов буквенного регистра, то триггер 18 срабатывает и начинает выдавать на (и + 1)-й вход накопителя 16 и одновременно элемент ИЛИ 17 выдает единичный сигнал запрета 5Ф 10 15 20 25 30 35 40 45 50 55 на блок 13 управления, который по этому сигналу запрещает запись регистровой комбинации символов в накопитель 16. В случае, когда поступает...
Буферное запоминающее устройство
Номер патента: 1624534
Опубликовано: 30.01.1991
Авторы: Запалатовский, Захарова
МПК: G09G 1/16, G11C 19/00
Метки: буферное, запоминающее
...из всех МП, Следовательно. функция Я (х, у) должна обеспечивать на всех строках растра последовательное распределение ЭИ по всем МП, При записи последовательности вырабатываемых графическим процессором ЭИ должна обеспечиваться минимальная частота выборки одноименных МП. Следовательно, функция Я (х, у) должна обеспечивать в соседних строках изменение порядка следования ЭИ, одним из вариантов такого изменения могут быть сдвинутые друг относительно друга последовательности распределения ЭИ.Иллюстрацией применения изложенных соображений может служить рассматриваемый далее вариант технической реализации предлагаемого запоминающего устройства для растрового дисплей. В нем принято й = 2 = 8. На фиг. 2 представлензфрагмент растра дисплея, где...
Буферное запоминающее устройство
Номер патента: 1626262
Опубликовано: 07.02.1991
Авторы: Запалатовский, Захарова
МПК: G09G 1/16, G11C 19/00
Метки: буферное, запоминающее
...распределение ЭИ по всем МО, С другой стороны, при записи последовательности вырабатываемых графическим процессором ЭИ должна обеспечиваться минимальная частота выборки одноименных МП. Следовательно, функция 8 (х, у) должна обеспечивать в соседних строках изменение порядка следования ЭИ, одним из вариантов такого изменения могут быть "сдвинутые" друг относительно друга последовательности распределения ЭИ. 5 10 15 20 25 30 35 40 45 50 55 Иллюстрацией применения изложенных соображений может служить рассматриваемый далее вариант технической реализации буферного запоминающего устройства для растрового дисплея. В нем принято й -2 -8. На фиг. 2 представлен фрагмент растра дисплея, где каждая клетка, соответстсующая ЭИ, помечена номером МП,...
Буферное запоминающее устройство
Номер патента: 1635220
Опубликовано: 15.03.1991
Авторы: Бондаренко, Мутеремов, Околотенко, Федоров, Шульгина, Щербак
МПК: G11C 19/00
Метки: буферное, запоминающее
...логического уровня с выхода 0-триггера 7 разблокирует группу элементов И 1 по вторым входам, которые пропускают входную кодовую комбинацию с информационных входов 8 устройства на соответствую в 45 щие входы регистра 2. При этом соответствующие разряды регистра 2 устанавливаются в единичное состояние, т.епроисходит запись информации, По достижении счетчиком 4 импульсов такого состояния, когда на выходе старшего разряда появляется сигналвысокого логического уровня, О-триггер 7 устанавливается в нулевое состояние, поскольку на его Р-входе присутствует уровень О с выхода элен 1155 мента ИЛИ-НЕ 3 (кодовая посылка ещене закончилась). Переключившись, Р- ,триггер 7 блокирует по вторым входам группу элементов И 1, благодаря чемузапись...
Буферное устройство рельсового транспортного средства
Номер патента: 1641688
Опубликовано: 15.04.1991
МПК: B61G 11/02
Метки: буферное, рельсового, средства, транспортного
...- повышение надежности,На чертеже показано предлагаемое буферное устройство.Буферное устройство содержит тележку 1, связанную с роботом 2 тросом 3, размещенным внутри коаксиально расположенных пружин 4 и 5 сжатия. На тележке 1 и роботе 2 установлены подвижные упоры 6 и 7, которые имеют возможность взаимодействия с конечными выключателями 8 и 9 для отключения приводного электродвигателя робота 2, уст а новлен ного на монорельсе 10.Устройство работает следующим образом.При неожиданной остановке одного из движущихся по монорельсу 10 роботов 2 следующий за ним робот, наезжая, входит в контакт своим упором 7 с упором 6 предыдущего, в результате происходит отключение электродвигателя (не показан) робота 2. По инерции робот продолжает...
Буферное запоминающее устройство
Номер патента: 1644148
Опубликовано: 23.04.1991
МПК: G06F 12/00, G06F 13/00
Метки: буферное, запоминающее
...триггера 9 устанавли", вается высокий потенциал, который поступает на адресный вход коммутатора 17. В результате этого на выход коммутатора 17 поступают сигналы с третьего и четвЕртого входов коммутатора.Низкий потенциал с инверсного выхода триггера 9 поступает на адресный вход коммутатора 18, благодаря чему становится .возможным прохождение сигналов с первого и второго входов коммутатора 18 на его выходы. Этосостояние устройства соответствует режиму записи в блок 4 памяти и режиму считывания из блока 3 памяти.Схема сброса, построенная на триггере 10 и элементах 11,13 и 16, формирует импульс сброса, привязанный к частоте считывания, устанавливающий триггеры 6 и 7 в высокое состояние, обнуляющий счетчик 1 и 2 и устанавливающий...
Буферное запоминающее устройство
Номер патента: 1646001
Опубликовано: 30.04.1991
Авторы: Галкин, Квашенников
МПК: G11C 19/00
Метки: буферное, запоминающее
...счетчиком 3, из накопителя 1 поступает через блок 20 элементов ИЛИ на инФормационный вьход 11 устройства.Значения вь.ходов счетчиков 3 н 9 сравниваются элементом 36 сравнения в блок 4 сравнения. При достижении равенства этих значений едициччый сигнал с выхода элемента 36 сравнения г.остугаст ца третий вход элемента И 37, на пе сом входе которого уже находи;ся сигнаг разрешения с выхода триггера 35. Первый же импульс с тактового входа 13 через элемент И 3/ поступает на Б-вход триггера 29, в результате чего на выход 12 устройства паступает единичный сигнал оконча.ия считывания, на выход 19 - сига. снятия включения излучения. Устройсто прекращает выдачу информации. Триггеры 28, 27 и 30 5 10,Ю 75 30 35 40 45 50 и сч тчик 31...
Буферное устройство
Номер патента: 1647885
Опубликовано: 07.05.1991
Авторы: Лапшин, Рогозов, Тяжкун
МПК: H03K 19/091
Метки: буферное
...12 низкие уровни напряжения Окэн, и - р - и-транзисторы 3 и 2, включенные в режиме повторителя тока, формируют 5 ток ц коллектора и - р - и-транзистора 2 меньший, чем в 1. В результате и - р - и, транзистоо 1 остается открытым. Величина и определяется тском вг и соотношением площадей основного и дополнительного 10 коллекторов и - р - и-транзистора 2, при этом через коллекторы и - р - и-транзистора 3, соединенные с выходами 11 и 12 устройства, ток не протекает из.за низкого уровня выходного напряжения. 15Если произойдет короткое замыкание одного из выходов 11 или 12 увтройства на шину питания, то возрастет напряжение на одном из коллекторов и - р - и-транзистора 3. Площадь коллекторов и - р - и-транзисто ра 3, соединенных с выходами,...
Буферное запоминающее устройство
Номер патента: 1654875
Опубликовано: 07.06.1991
Авторы: Горбель, Остроумов, Петренко, Сидоренко
МПК: G11C 19/00
Метки: буферное, запоминающее
...посылки на входы 37 нины управления поступает управляющее слово в сопровождении адресных сигналов на входе 36 и сигнала синхронизации управления на входе 35 устройства и записывается 4 О регистр 5 аналогично описанному. Значение разрядов управляющего слова соответствует значению разрядов управляющего слова при приеме информации первой посылки за исключением того, 45 что в третьем разряде, определяющем режим обработки информации (прием первой или второй информационной посылки), устанавливается единица, а значение разрядов кода порога селекции может быть любым, так как этот код при приеме информации второй посылки в ее обработке не участвует. Сигнал с выхода элемента И 21, по которому записывается управляющее слово в регистр 5, как и...
Буферное запоминающее устройство
Номер патента: 1661837
Опубликовано: 07.07.1991
МПК: G11C 19/00
Метки: буферное, запоминающее
...данных в один из блоков памяти (на выходе элемента ИЛИ 30 сформируется сигнал высокого уровня - есть информация), то триггер 33 не переключится в состояние "Чтение", так как элемент И 14 заблокирован сигналом с прямого выхода триггера 33. В этом случае в систему сбора выдается информация с одного из блоков памяти (режим выборки накопителя блоков памяти установлен постоянно), которая установилась в нем при включении питания. Такой режим работы буфера будет продолжаться до тех пор, пока в буфер не будет загружен хотя бы один блок данных. По концу пачки Сх.Чт. на вход 36 устройства поступает сигнал КЧт., в качестве которого можно использовать любой сигнал синхронизации системы опроса, не попадающий в пачку Сх.Чт. Сигнал КЧт. через инвертор...
Буферное запоминающее устройство
Номер патента: 1670689
Опубликовано: 15.08.1991
Авторы: Гумовский, Куцан, Шершнев
МПК: G06F 13/00
Метки: буферное, запоминающее
...ячейку блока 2 и т,д.Импульс с Вы;ода переноса счетчика 7 через мультиплексор 13 опрокидывает триг гер 14 и подается на выход 10 для запуска цазвертки индикэцион о; О;рибора. В каче с,гве индикационного прибора, например можно применять эл ктронный осцилло граф, информационни Вход ко срого необ ходимо подключить к выходу 6, а вход внешнего запуска рэзцртки к Выходу 10 устройства. Одноврс;менно взвод,11 ся триггер 15, деблокируя сче,ик 8, Мультиплексоры 11-13 перек;ючант;я. Блок 2 тключае 1 ся в режим восгроизведения с частотой, кратной чэс;оте импульсов, поступающих нэ ВХОД 18. Беичицэ кратности устанавливается в ум: ожи 1 еле 22 частоты тэк чтобы при Востроизведении записанных в блок 2 синаов нэ экране индикационного прибора (е...
Буферное запоминающее устройство
Номер патента: 1672527
Опубликовано: 23.08.1991
Авторы: Зинин, Маслеников, Чибисов, Юдин
МПК: G11C 19/00
Метки: буферное, запоминающее
...с приходом сигнала Мг на входах 17 устройства нет упомянутого выше фиксированного кода, то на выходе дешифратора 15 формируется сигнал низкого уровня. Поступая на первый вход элемента И 14, он запрещает прохождение сигнала Мг на вход регистра 9. По переднему фронту сигнала Мг триггер 13 по С-входу установится в состояние "0", Возникающий на инверсном выходе триггера перепад сигнала иэ "0" в ")" поступает на вход синхронизации запи.с.и счетчика 7 адреса записи. В счетчик 7 иэ регис)рз В перепись 1 нается начальный ад 1672 2750 55 рес записи обойной группы Запись последующей информации начинается с этого адреса, Этот же перепад сигнала с инверсного выхода триггера 13 поступает на вход формирователя 11 импульсов. На ео прямом выходе...
Буферное устройство
Номер патента: 1680414
Опубликовано: 30.09.1991
Авторы: Баев, Баженов, Венидиктова
МПК: B21D 22/20
Метки: буферное
...верхней подвижной шайбы 12, поджатой цилиндрическими пружинами 13, сцентрированными втулками 14, имеющими возможность перемещения на величину Н максимально допустимого сжатия пружин.Буферное устройство работает следующим образом,Деталь 15 с облоем по контуру укладывают в гравюру рабочей части 5 фиксатора 4 и подают сменный пуансон 1 вниз на деталь 15, Сменный пуансон 1 давит на деталь 15, деталь 15 - на фиксатор 4, фиксатор 4, в свою очередь, - на толкатели б, которые передают давление через верхнюю шайбу 12 на цилиндрические пружины 13, Цилиндрическле толкатели б передают давление подвижной верхней шайбе 12 не всей торцовой поверхностью, а по кольцевой поверхности, внутренний диаметр которой равен диаметру отверстий в шайбе 12 шпильки....
Буферное запоминающее устройство
Номер патента: 1689991
Опубликовано: 07.11.1991
Авторы: Вешняков, Гавриленко, Кардащук, Мороз-Подворчан
МПК: G11C 19/28
Метки: буферное, запоминающее
...7 1-го разряда формируется отрицательный импульс (диаграмма О), которым переключаются в "1" 1-й триггер, и возвращается в "О" (1-1)-й, при этом дисды Шоттки, имеющие низкое напряжение прямого смещения (обычно 0,35-0,45 В), позволяют отвести заряд из баз п-р-и-транзисторов и препятствуют протеканию перекрестных токов в тиристорном триггере, что необходимо для достижения на выходе выключенного тиристора полного напряжения +5 В,Затем потенциал 1-й управляющей шины понижается, и с небольшой задержкойотключения возвращается в исходное состояние элемент 7 1-го разряда. Длительность формируемых импульсов ти вуправляющей и токовой шинах определяется, главным образом, величиной тзЕсли (+1)-й триггер установлен в "0", то после переключения...
Буферное запоминающее устройство
Номер патента: 1691891
Опубликовано: 15.11.1991
Авторы: Несвоваль, Осипов, Полтавский, Серегин, Швец
МПК: G11C 19/00
Метки: буферное, запоминающее
...выходы которого являются соответствующими входами устройства, первый и второй адресные входы блока памяти подключены соответственно к выходам счетчиков адреса записи и считывания, вход счетчика адреса записи соединен с входом реверсивного счетчика, о т л и ч а ю щ е ес я тем, что, с целью увеличения информационной емкости и повышения надежности устройства, в него введены три элемента задержки, селектор, счетчик, мультивибратор, блок элементов И, формирователь импульсов, регистр, блок сравнения, первый вход которого соединен с выходом реверсивного счетчика, второй вход подключен к выходу регистра, а выход блока сравнения является выходом "Начало считывания" устройства, вход управления записью блока памяти соединен с входом счетчика адреса...
Буферное запоминающее устройство
Номер патента: 1691892
Опубликовано: 15.11.1991
Авторы: Исаев, Константиновский, Мурафетов
МПК: G11C 19/00
Метки: буферное, запоминающее
...33 и далее сброс счетчика 20 нулевым выходом элемента И-НЕ 15.При поступлении следующего сигнала записи на вход 29 запись пакета информации в соответствии с состоянием триггера 3 будет проводиться аналогично описанному, но в первый блок памяти.Пусть темп записи будет. меньше, чем темп считывания, и за время одного запроса на запись возникает несколько запросов на считывание (фиг. 4), расположенных относительно записи произвольно. Рассмотрим этот режим.По сигналу записи на входе 29 и импульсу на входе 33 переключается триггер 9, разрешая запись в первый блок памяти. В момент прихода первого сигнала считывания на вход 30 переключается элемент И 7 и далее по сигналу с выхода элемента НЕ 8 - триггер 12, разрешая считывание "старой"...
Буферное динамическое оперативное запоминающее устройство
Номер патента: 1695388
Опубликовано: 30.11.1991
Авторы: Акимов, Виноградов, Галла, Макарова, Медведев
МПК: G11C 19/00
Метки: буферное, динамическое, запоминающее, оперативное
...памяти накопителя 5 формируются от Е. ГТИ, расположенного в блоке управления, а не от тактовой скорости Г информационных сигналов. Стробирование данных в первом блоке буферных регистров 4 производится, как и в верхнем диапазоне, т.е. один раз за время К/Е = К Т 1, где К = 6040 или 30); Т - тактовый интервал,Активизация выходов блока 4 буферных регистров производится только после стробирования данных, а период активизации равен одному периоду следования сигнала 34, Стробирование данных блоком 4 буферных регистров и активизация его выходов синхронизируется формирователем, расположенным в блоке.7 управления. Для чтения данных из накопителя 5 необходимо на адресные входы 30 устройства подать 14-разрядный адрес, после чего на вход 48...
Буферное запоминающее устройство
Номер патента: 1711233
Опубликовано: 07.02.1992
Авторы: Веселовский, Темнышев
МПК: G11C 19/00
Метки: буферное, запоминающее
...по входу43, Дальнейшая работа БЗУ осуществляется так же, как и в первом режиме.Разница заключается в том, что сигнал разрешения на выходе элемента ИЛИ 111 формируется при совпадении сигналовна выходах блоков 5 и 7 сравненияи при установленных в единичное состояние триггера 12 и в нулевое состояние триггера 13.2 оСигнал на выходе блока 5 сравненияпоявляется при совпадении старших разрядов регистров 1 и 3. Сигнал на выходе блока 7 сравнения появляется присовпадении кодов, поступающих на него 25с мультиплексоров 6 и 8, Мультиплексо-ры 6, 8 управляются кодом, поступающим из регистра 4 объема окна.1 а фиг,. 2 в качестве примера принято, что минимальный размер окнасоставляет 128 слов, максимальный -2048 слов, В мультиплексорах 6 и 8на фиг,...