Патенты с меткой «буферное»
Буферное запоминающее устройство
Номер патента: 1249584
Опубликовано: 07.08.1986
Авторы: Качков, Кондратьев, Пыхтин, Самарский, Фирсов
МПК: G11C 19/00
Метки: буферное, запоминающее
...данные считаны из опе. ративной памяти (а); на управляющем входе 23 задана микрооперация записи в память и информация из ячейки, в 1 О которую производится запись, находится в накопителе 3, т.е. на выходе блока 6 появилась "1" (б); задана микрооперация чтения из памяти и триггер 13 находится в "0" (в),.В слу чае (б) и (в) запись производится соответственно по импульсам ТИ 4 и ТИ 2 на синхровходе 18 устройства.Шифратор 1 формирует сигналы для управляющих входов мультиплексора 10 в соответствии с таблицей,Входы шифратора 11 Значение сигнала Выход триггера 13 1 0 0 Х Выход триггера 28 1 1 0 Х Рассмотрим работу устройства на примере выполнения микрокоманды, в которой заданы следующие действия: чтение одного операнда из блока 43,40 чтение...
Буферное запоминающее устройство
Номер патента: 1251181
Опубликовано: 15.08.1986
Авторы: Лупиков, Маслеников, Спиваков
МПК: G11C 19/00
Метки: буферное, запоминающее
...для этого элементы ИИЛИ 21 выходные разрядные сигналы счетчика 18 адреса записи. Запись данных в блок 1 памяти производится сигналом на входе 7 управления устройства. Одновременно этот сигнал поступает на вход одновибратора 11 блока 9 селекции признаков. Одновиб3 125ратор 11 формирует по заднему фронтупоступающего на него сигнала короткийимпупьс, который проходит через открытый элемент И 12 и элемент ИЛИ 13на выход блока 9. Этот сигнал, поступая на второй вход блока 5, производит модификацию содержимого счетчика18 адреса записи (добавляется единица) и счетчика 20 объема (добавляется единица) Запись последующих ин- ОФормационнъх посылок производитсяаналогично до тех пор, пока на второмвыходе управления блока 5 Формирования адреса...
Буферное запоминающее устройство
Номер патента: 1256095
Опубликовано: 07.09.1986
МПК: G11C 19/00, H03M 9/00
Метки: буферное, запоминающее
...на вход блока 2 и на один из входов элемента И 17, на на второй вход которого поступает сигнал с выхода блока 18, при этом на выходах 32 и 33 присутствуют сигналы, запрещающие соответственно дальнейшую запись (считывание) в (из) накопитель 1 информации как последующих разрядов информационного кода, так и информационных кодов вообще. Сигнал на выходе 33 сигнализирует о том, что число информационных кодов, заданное входной шиной 26, записаноГсчитано) в (из) накопитель 1, По1256095 1 О 15 20 25 30 35 40 45 50 55 следующее считывание (запись) из (в) накопителя 1 возможно только после подачи сигнала обращения на вход 26,Последовательность ввода и вывода информации в (из) накопитель 1 определяется управляющими сигналами на входах 22; 30, 23 и...
Буферное запоминающее устройство
Номер патента: 1257704
Опубликовано: 15.09.1986
Авторы: Гриц, Зинин, Лупиков, Чибисов
МПК: G11C 19/00
Метки: буферное, запоминающее
...его в состояние (нет сбоясинхронизации).В режиме чтения на входе 19 устройства сигнал "Сх.зап," имеет низкий уровень, Низкий уровень этого сигнала, воздействуя на управляющие входы коммутатора 2 и блока памяти 1, подключит к адресным входам накопителя выходы счетчика 4 и переведет накопитель в режим чтения, Одновременно низкий уровень этого сигнала через 3 1257704зации), Сигналы на входах 19 и 20разнесены во времени.1Врежиме записи на информационный вход блока 1 памяти накопителяпоступает телеметрическое слово ввиде параметра и идентификатора (номера канала), Одновременно на вход19 устройства поступает сигнал синхронизации записи "Сх, зан," высокого0уровня. Высокий уровень на входе 19,действуя на управляющие входы коммутатора 2 и блока...
Буферное запоминающее устройство
Номер патента: 1261010
Опубликовано: 30.09.1986
МПК: G06F 13/00
Метки: буферное, запоминающее
...Буфер пуст; при различном содержимом регистров 14 и 5, т.е. цри низком ровне сигцала ца Вьхоле лГ)ка 20;равненияри равном солержимом регистров 4 и 5 и высоком уровне сицала триггера3.20Выделение эти; сл 1 цяев производитсяэлеъентачР Ии 12 и эле 1)ситом 4 ЛИ 18.(;игРГЯ. -3 выходе формирователя 33, прохо;Г 5 элемнт 3Э 2 еркки постъцает на цхол у правления блокапамяти и подключает через элемент Н 1. 27 к а,ресным входам накопителя 25 ерез элехеты И - ИЛИ 26 разр 5.дцыс зыхо,ы первого етНкя 5 2, Р ее 2,:с кО ГО Р 0 м с Г) ) ) Г и Г) 0 В 3 ц те к У щи й ялрес за иси. 1 о этому адресу записывается информация, присутствующая на входах 2 и 3 устройства, В някцитель 25 гипалом НЯ Выходе эле.,ен Га 11) 27, задержанным :3 элелеге 28 залержки и...
Буферное запоминающее устройство
Номер патента: 1261012
Опубликовано: 30.09.1986
Авторы: Гриц, Зубцовский
МПК: G11C 19/00
Метки: буферное, запоминающее
...параметров). Таким образом, устройство работает В следующих режима: зпись с упякоггкоЙ. Пяись упакованных па- )3)Строя и чтение упакованных параметров.Режим записи с уггяковкой Вьгполняется при наличии единично:о сигнала на первом выходе триггера О, сиг ля, соответстевШего режиму записи для накопителя 1, н входе 26 признака операции и заявки на запись на входе 24. Входная информация поступает по Входнь:м шинам 7. Каждая заявка на запись изменяет содержимсе счетчика 16 уг)акованных параметров, что обеспечивает последовательное формирование сигналовв на выходах логического блока 11.акое формирование сипалов на выходах .П)гических блоков позволяет осуществлять сдвиг входной информации из секции С, В сскггик ), и одновременно подавать в...
Буферное запоминающее устройство
Номер патента: 1222098
Опубликовано: 30.09.1986
Авторы: Горяев, Мосейко, Столяров
МПК: G06F 13/00
Метки: буферное, запоминающее
...триггер 23.Устройство работает следующим образом. Перед накоплением данных вустройство происходит предустановкасчетчика 2, сброс регистра 7 и тренггера 9, а в регистр 11 и счетчик1 О заносится код числа повторныхзаписей слова в накопитель 1. Послеприхода первого кода по входам 15сумматор 6 выполняет операцию вычитания из него содержимого регистра7 (операция выполняется в обратномкоде), Знак разности двоичных чиселопределяется с помощью сигнала пеФ.реноса сумматора 6, который возникает, если разность чисел положительная. Код знака приращения кода иколичество слов, необходимых дляего записи (в дальнейшем - код признаков) формируется с помощью блока8. Для этого на адресные входы бло-ка 8 подаются сигналы с восьми старших разрядов сумматора...
Буферное запоминающее устройство
Номер патента: 1264239
Опубликовано: 15.10.1986
Авторы: Беляков, Гайдуков, Олеринский, Пресняков
МПК: G06F 13/00
Метки: буферное, запоминающее
...устройства регистр 5 сдвиганаходится в состоянии 00, а навыходе триггера 2 имеется запрещающий потенциал, препятствующий прохождению через элемент И 3 тактовыхимпульсов с второго входа 13 устройства,Очередной цикл работы устройстваначинается с поступления очередного"синхроимпульса по первому входу 12устройства и соответствующего емуочередного сообщения по третьемувходу 14 устройства, Синхроимпульсучитывается счетчиком 1 и взводиттриггер 2, в результате чего на выходе последнего образуется разрешающий потенциал, поступающий на первый вход элемента И 3.В дальнейшем работа устройства происходит в несколько тактов,4Такт 1. Начинается с момента появления на выходе элемента И 3 первого тактового импульса в цикле.Тактовый импульс...
Буферное запоминающее устройство
Номер патента: 1265858
Опубликовано: 23.10.1986
Автор: Протасеня
МПК: G11C 19/10
Метки: буферное, запоминающее
...и тогда переписывание информационных слов в регистрах 12 и 14будет продолжено после заднего фронта импульса с выхода формирователя18. По переднему фронту импульса записи в регистр 12 записывается кодизменившейся информации и код момента времени, когда произошло это из- З 0менение информации, а в регистр 14сдвигается информация с выхода регистра 12,По переднему фронту этого же импульса записи закрывается элементИ 22 для прохождения через него импульса опроса.Так как на входе элемента И 23 присутствует уровень логического "О", поскольку нет импульса на вы ходе формирователя 18, то этот же импульс записи через элемент 28 задержки и элемент И 23 запускаетформирователь 20, который формирует одиночный прямоугольный импульс (уро вень...
Буферное устройство сцепного узла
Номер патента: 1266764
Опубликовано: 30.10.1986
МПК: B60D 1/00
Метки: буферное, сцепного, узла
...сцепного узла содержит корпус 1 с упорами, состоящий из двух частей, которые закреплены на раме транспортного средства и соединены между собой болтами. Внутри корпуса 1 между упорными дисками 2 зажата упругая эластичная втулка 3. Упорные диски 2 установлены на тяговом стержне 4, цесуц 1 ем тяговый крюк 5. Передний упорный диск 2 удерживается гайкой 6, а задний -- буртиком тягового стержня 4. Упругая втулка 3 охвачена дополнительной упру 7 гой втулкой 7, имеющей цилиндрическую форму и снабженную продольными осевыми пазами, которые позволяют ей под действием радиальных и осевых сил принимать бочкообразную форму с одновременным уменьшением ее длины в пределах упругой деформации. Упругая втулка 7 установлена между упорными дисками 2 с...
Буферное запоминающее устройство
Номер патента: 1272357
Опубликовано: 23.11.1986
Автор: Протасеня
МПК: G11C 19/00
Метки: буферное, запоминающее
...повторяет на своем втором выходе код номера информационного слова и номера входа 5, поступающие по входу 39, а на первом выходе - значение разряда маркера занятости, поступающее на вход этого регистра 26 через одноименный элемент 28 задержки с входа 40.Соответствующий формирователь 33 формирует прямоугольный импульс считывания (уровень логической единицы), передний фронт которого задержан относительнопереднего фронта импульса сигнала на входе 1 на время блокировки всех регистров 26, а задний фронт которого совпадает по времени с задним фронтом этого же импульса. После блокировки всех регистров 26по импульсу с выхода формирователя 33 в каждом элементе 27 сравнения в одноименной входу 1 группы сравнивается код номера информационного слова...
Буферное устройство тележечного сцепа подвесного толкающего конвейера
Номер патента: 1276585
Опубликовано: 15.12.1986
Автор: Рахманов
МПК: B65G 17/42
Метки: буферное, конвейера, подвесного, сцепа, тележечного, толкающего
...4Изобретение относится к подьемно-транспортным механизмам, а именно к буферным устройствам тележечного сцепа подвесного толкающего конвейера. Цель изобретения - повышение надежности в работе и эффективности амортизации. На фиг.показано устройство, общий вид; на фиг. 2 - корпус буферного устройства, разрез; на фиг. 3 - разрез А- - Л на фиг. 2. Конвейер содержит ведущую тележку 1, снабженную подвижным упором 2, взаимодействующим с толкателем 3 цепи, последуюц 1 ук грузонесугцую тележку 4, соединенную с тележкойпри помощи корпуса 5 буферного устройства и штока 6, выполненного с двухкончсной головкой 7, взаимодействующей с раздвижными кулачками 8 и 9, которь 1 е пропущены через проемы 1 О и 11, выполненные в стенке корпуса 5 и охвачены...
Многоканальное буферное запоминающее устройство
Номер патента: 1277213
Опубликовано: 15.12.1986
Авторы: Бондарович, Корниенко, Сержанович, Силин, Супрун, Хоменя
МПК: G11C 19/00
Метки: буферное, запоминающее, многоканальное
...либо когда магистраль 34 (35,36, налов подаются сигналы, по которым37) данных предоставляется в распоря- указанная информация поступает нажение внешних (по отношению к дан группы выходов регистров 1 и 3 соотному) устройств для обмена информа- . ветственно. Состояние сигналов нации.управляющих входах 42,43,46 и 47Кодыбезразлично, на управляющие входыоды управления блоком 5 (6,78), ,45 48 и 50 с8 и 50 устройства подаются сигпоступающие на его первый, второй иналы низкого уровня, на управляющиетретий управляющие входы повторите- ЗО влей 25 26 33 (27 28 входы 44 и 49 сигн "ы высокогои , и 33), (29,30уровня, обеспечивающие передачу информации с группы выходов регистра 1ме указаны на дешифраторе 56 (фиг.4), на группу выходов...
Буферное запоминающее устройство
Номер патента: 1278979
Опубликовано: 23.12.1986
Автор: Лупиков
МПК: G11C 19/00
Метки: буферное, запоминающее
...цз втором выходе 4 управления устройства К)является высокий уровень сигнала, свиете.,ьствую)ций о том, что устройство выполняет оцерзцио чтения блока данных, Следут отплыть. по в это время устройство способно удовлетворять и запросы ца запись дзцных. Дно)зре,)енно с этим по переднему фронту сигнала нз выходе трипера 12 через открытый Второй элсмент И 21 одновибратор 22 формирует сигнал, который воздейству(т цз вторыс входы элементов И-ИЛИ 26 и но;(клю)з(т к адрегцым входам цакопите 1 я 25 Выходные сг:злы счетчика 5 адрес:1 чт(1 я. Осз)ш(твляется чтение данных из цзкоит;ля 25 цо адресу, сформированному цз (;е 1 к 5 11,(реса чтения ца ньходньс нформзционнь)с выходы 3 устройства. По перел(е 1) )Оц, сигнала на выходс окцовиопзтопз 22 зз...
Буферное запоминающее устройство
Номер патента: 1278980
Опубликовано: 23.12.1986
Авторы: Лупиков, Маслеников, Спиваков
МПК: G11C 19/00
Метки: буферное, запоминающее
...опрос состояния одного из своих входов. Если на соответствующем входе есть сигнал-условие, то элемент ИСКЛЮЧА 10 ЩЕЕ ИЛИ изменяет значение младшего разряда адреса следующей микрокоманды. Блок 7 управления может быть также выполнен любым другим образом, реализующим алгоритм, приведенный на фиг. 4, - например, микропрограммный автомат.При записи блок 1 памяти объема информации, соответствующего определен ной ранее длине блока, на выходе переполнения счетчика 5 появляется сигнал, поступаюгций в блок 7 управления на один из входов мультиплексора 50. Блок 7 управления формирует сигнал, который через элемент ИЛИ 22 поступает на вход счет чика 5, осуществляя запись в него значения длины блока из регистра 31. Если блок 2 памяти свободен...
Буферное запоминающее устройство
Номер патента: 1278981
Опубликовано: 23.12.1986
Авторы: Белоус, Зубцовский, Лупиков, Маслеников, Спиваков
МПК: G11C 19/00
Метки: буферное, запоминающее
...информации. Источник прекраает вьдачу информации на запись в БЗУ, блок 1 памяти устанавливается в режим чтения, и приемник считывает первое слово информации. Приняв первое слово информации, приемник формирует сигнал, который поступает на второй управляющий вход 15 устройства, через элемент ИЛИ 7 на счетный вход первого счетчика 4 адреса и уменьшает его содержимое на единицу, поступает на первый триггер 8 и устанавливает его, а также на первый вход элемента И 6, второй вход которого соединен с выходом блока 5 котполя, сигнал на выходе которого формируется в случае обнаружения ошибки при считывании информации из БЗУ и устанавливает триггер 9 при появлении сигнала на входе 15.При считывании последнего слова из памяти на управляюнкм вь;ходе...
Многоканальное буферное запоминающее устройство
Номер патента: 1280453
Опубликовано: 30.12.1986
Авторы: Мыскин, Страхов, Торгашев, Чугунов
МПК: G11C 11/00, G11C 19/00
Метки: буферное, запоминающее, многоканальное
...9, 10 и 11 В регистровую оперативную память загружаются номер страницы, адрес первого слова в странице и число слов в странице, которые поступают через регистр 2 входной информации, через регистры 5-7, сумматоры 12 и 13 в соответствии с управляющими сигналами канала на выходах 20, 21 и 22 регистра 14, а также в соответствии с кодом адреса, поступающим иэ канала чет.е. должно выполня;ься соотношение 2 ъ Я,где И - число каналов,К - число разрядов адреса блоков 9, 10 и 11.Устройство работает следующим образом,Рассмотрим работу одного канала,так как остальные работают аналогично.С приходом сигнала обращения от канала дешифратора 16 приоритетов выбирается направление соответствующего канала в регистрах 2, 14 и 15. На входы регистра 14...
Буферное запоминающее устройство
Номер патента: 1280456
Опубликовано: 30.12.1986
Автор: Ланцов
МПК: G11C 19/00
Метки: буферное, запоминающее
...него данных и программу их обработки, В соответствии с программой вывода на выходах 32, и 32 формируется выходной кадр информации.Работа устройства в режиме записи.Приемом входного кадра информации управляет блок 21. Состояние блока 21 определяется сигналом Т на входе 27, характеризующим незанятость входа 25, первым разрядом М маркера, поступающим по входу 25 на вход элемента И-НЕ 85 (фиг.3), меткой Х последнего звена маршрута, поступающей на вход элемента И-НЕ 81,признаком, поступающим на вход дешифратора 87 со входа 25,и совпадением адреса, поступающего на вход блока 77, с адресом на входе 28. При совпадении этих адресов и при появлении общего признака установки связи Т М,Х=1 на выходе элемента И-НЕ 81 вырабатывается состояние "0",...
Буферное запоминающее устройство
Номер патента: 1280457
Опубликовано: 30.12.1986
Авторы: Веселовский, Гриц
МПК: G11C 19/00
Метки: буферное, запоминающее
...3 слово поступает на входы24 в сопровождении сигнала "ЗаявкаЗАГР" на входе 28 и адреса ячейкипамяти 2 и 3 "Адрес ЗАГР" на входах23. Сигнал "Заявка ЗАГР" проходит через элемент И-ИЛИ 41 и устанавливаеттриггер 44 в состояние, разрешающееформирование сигнала выбора блоков2 и 3 памяти (РВ 2 на один из выходов(35) блока 18 управления режимом). 35Одновременно на выходе 37 блока 18,к которому подключен выход триггера40, появляется сигнал "Зап/Чт 2", разрешающий запись в ячейки памяти блоков 2 и 3. В режиме загрузки загружаются также регистр 8 смещения постолбцам и регистр 9 смещения построкам. Загрузка регистров 8 и 9осуществляется путем подачи на информационные входы этих регистров кодов 45смещения по столбцам и строкам повходам 22 и сигнала...
Буферное запоминающее устройство
Номер патента: 1280458
Опубликовано: 30.12.1986
Автор: Лупиков
МПК: G11C 19/00
Метки: буферное, запоминающее
...выдаче передатчиком информационного слова сигнал сопровождения по входу 6 через элемент 21 И-НЕ сбрасывает в нулевое состояние триггер 17 и устанавлив 3 12804 ет в единичное состояние триггер 18.Задержанный на элементе 24 задержки повторный сигнал сопровождения спрашивает элемент 20 И. В случае правильного информационного слова триггер 17 не устанавливается в единичное состояние, а само слово записывается в блок 1 памяти аналогично описанному, Если и повторное информационное слово имеет неправильную 10 четность, вновь устанавливается триггер 17 в единичное состояние и на выходе 13 управления появляется запрос повторной записи, Сигнал сопровождения очередного повторения ин формационного слова через элемент 21 И-НЕ устанавливает в...
Буферное запоминающее устройство
Номер патента: 1282141
Опубликовано: 07.01.1987
МПК: G06F 13/00
Метки: буферное, запоминающее
...работает следующим образом.Записываемая информация в виде параллельного кода поступает на входы всех регистров 1. При появлении импульса на входе Запись устройства происходит подключение выходов счетчика 5 через коммутатор 7 к входам дешифратора 4, который подает разрешающий потенциал на соответствующий блок 3. Происходит запись входного слова в соответствующий регистр 1, маркерный разряд которого устанавливается в "1".Появление импульса на входе Считывание" устройства свидетельствует о том, что произошел съем информации с коммутатора 2 и необходимо извлечь информацию из следующего регистра 1, Этот импульс, пройдя через элемент ИЛИ 8 и соответствующий блок 3, запишет 0" в маркерный разряд соответствующего регистра 1. Этот "0" через...
Буферное запоминающее устройство
Номер патента: 1283850
Опубликовано: 15.01.1987
Авторы: Богданов, Лупиков, Спиваков
МПК: G11C 19/00, G11C 7/00
Метки: буферное, запоминающее
...установки триггеры 22 и 23 и счетчик 26 устанавливается через элемент ИЛИ 21 в нулевое состояние. Первый же запрос на запись по входу 7 управления устройства через открытый элемент И 25 установит триггер 22 в единичное состояние, тем самым разрешается прохождение через элемент И 24 на счетчик 26 импульссв с генератора 28, Иа дешнфраторе 27 выделяется состояние счетчика 26, определяющее допустимую задержку информации в блоке 1 памяти. Выходной сигнал дешифратора 27 устанавливает в единич12838 20 25 30 35 3ное состояние триггер 23, сигнал с прямого выхода которого поступит на дополнительный вход элемента ИЛИ 11 и на первом выходе 15 управления устройства сформируется запрос за чтением информации. Если же до момента появления сигнала...
Буферное запоминающее устройство
Номер патента: 1287229
Опубликовано: 30.01.1987
Автор: Хромов
МПК: G11C 19/00
Метки: буферное, запоминающее
...и группустарших разрядов, Начальные значенияв группы старших разрядов всех счетчиков-регистров 2 и в группу младшихразрядов одного из счетчиков-регист"ров 2 заносятся непосредственно садресных входов 8 и 9 устройства, 35Содержимое групп мпадших разрядовзаписывается с выходов сумматоров 3,на установочных входах О которыхсформированы коды чисел 3, 2 и 1.По сигналам обращения на входе 11 фпроисходит инкрементирование счетчиков-регистров 2, причем последовательный запуск циклов обращения блоков 1 памяти происходит по сигналамс дешифратора 5, которые, пройдя со- ф 5ответствующие элементы И 6, запускают одновибраторы , которые в своюочередь Формируют сигналы обращенияк блокам 1 памяти,Введение сумматоров 3 позволяетодновременно формировать...
Буферное запоминающее устройство
Номер патента: 1287235
Опубликовано: 30.01.1987
Автор: Бодня
МПК: G11C 19/00
Метки: буферное, запоминающее
...н единичное состояние, на его инверсном выходе появится лог."0", а на выходе элемента 2 ИНЕ 6 - лог."1", которая разблокирует входы элементов И-НЕ 1 и 2, Буферное запоминающее устройство готово для приема информации. Информация может поступать на входы 5 н импульсном виде, причем при записи единицы кодовый, импульс поступает на вход элемента И-НЕ 2, выход которого связан с Я-входом триггера 3 35 для установки его в единичное состояние, а при записи нуля кодовый импульс поступает на вход элемента И-НЕ 1, выход которого связан с К-входом триггера 3 для установки , 40 его в нулевое состояние. Запись информации н триггер 3 начинается с появлением импульсного сигнала на стробирующем входе 4 и разрешена на всем протяжении этого сигнала. ф...
Буферное запоминающее устройство
Номер патента: 1287236
Опубликовано: 30.01.1987
Автор: Лупиков
МПК: G11C 19/00
Метки: буферное, запоминающее
...накопителя 37 формируется сигнал "Буфер заполнен", который поступает на выход 20 устройства.При поступлении запроса на чтение данных по входу 17 устройства он проходит элемент ИЛИ 9 и устанавливает в единичное состояние триггер 42 блока 6 приоритета. По положительному фронту сигнала на втором выходе генератора 40 тактовых импульсов устанавливается в единичное состояние триггер 44 блока 6 приоритета, выходной сигнал которого поступает на вход блока 4 Формирования адреса и вход блока 11 синхронизации. В это время к адресным входам накопителя 37 через коммутатор 24 подключены выходы счетчика 26 20 25 30 35 40 45 50 55 адреса чтения и производится чтениеданных из накопителя 37. Считанныеиз накопителя 37 данные поступаютчерез...
Буферное запоминающее устройство
Номер патента: 1287237
Опубликовано: 30.01.1987
Автор: Лупиков
МПК: G11C 19/00
Метки: буферное, запоминающее
...на элемен те 38 задержки, поступает на входы элементов И 47 и 48, на которых проверяется выполнение условия окончания передачи блока данных. Счет передан- ных данных в блоке осуществляется 50 счетчиком 14, которыйизменяет свое состояние по заднему фронту сигнала на выходе элемента ИЛИ 33. Дешифратор 11 выделяет соответствующие состояния счетчика 14, которые срав ниваются с заданными на второй группе выходов регистра 9. Сравнение производится на элементе И-ИЛИ 16. В случае передачи требуемого объема вблоке данных на выходе элементаИ-ИЛИ 16 присутствует высокий уровень сигнала. В противном случае высокий уровень сигнала на выходе элемента НЕ 43 разрешит прохождение сигнала с элемента 38 задержки черезэлемент И 48 на вход элемента ИЛИ 33и...
Буферное запоминающее устройство
Номер патента: 1287238
Опубликовано: 30.01.1987
Авторы: Ефремов, Калюжный, Панов
МПК: G11C 19/00
Метки: буферное, запоминающее
...информации из накопителя блоком 14 вырабатывается на выходе 57 блока 14 импульс +1 АС 4, поступающий на вход 56 счетчика 8 и увеличивающий его значение на единицу. Выходы регистров 15 объединяются, поэтому выход 55 будет состоять из восьми шин.Подключение регистров 15 к входам- выходам осуществляется под действием распределителя 18, который выдает данСчетчик 7 увеличивает свое значение на единицу под действием сигнала (+1 АЗП), поступающего с блока 14. Изменение счетчика 7 происходит одновременно с выдачей адреса регистрами 4 адреса записи чисел. Переписывание адреса счетчиков 7 в регистры 4 происходит в промежутке времени, соответствующем записи информа. ции в накопительВ режиме считывания при наличии сигнала СЧ, вырабатываемого...
Буферное запоминающее устройство
Номер патента: 1288757
Опубликовано: 07.02.1987
Авторы: Богданов, Лупиков, Спиваков
МПК: G11C 19/00
Метки: буферное, запоминающее
...И 6, Сигнал с первого выхода блока 12 приоритетов задерживается элементом 13 задержки и поступает на вход Формирователя 11 импульсов, который по переднему фРонту задер жанного сигнала формирует стробирующий импульс, подаваемый на другие входы элементов И 6. На выходах элементов И 6, на одних входах которых 5.7 4присутствует сигнал логической " 1", формируются импульсы, которые увеличивают по своему заднему фронту со-. держимое соответствующих счетчиков 7 слов и поступают на входы элемента ИЛИ 8. Сигнал с выхода элемента ИЛИ 8 осуществляет запись информационного слова в накопитель 1 и по заднему фронту модифицирует счетчик 16 адресов записи.При поступлении на вход устройства следующих информационных слов процесс повторяется. Таким...
Буферное запоминающее устройство
Номер патента: 1290423
Опубликовано: 15.02.1987
Автор: Тюрин
МПК: G11C 19/00
Метки: буферное, запоминающее
...информацию, о чем свидетельствует наличие высокого потенциагла на выходе блока 8 и, соответственно, на выходе триггера 41. Управляющий импульс с выхода элемента И 39проходит через элемент ИЛИ 33 и поступает на вход блока 8 вывода данныхдля стробирования считываемой из накопителя 6 информации. Импульс с выхода элемента И 37, пройдя через открытый элемент И 27 и элемент ИЛИ 23, 15поступает на вход счетчика 5 адресови автоматически наращивает его содержимое на единицу, Режим считыванияпродолжается до тех пор, пока невозобновится режим записи, либо не 20появится низкий потенциал на выходеблока 8 вывода данных, либо не переключится режим работы буферного запоминающего устройства при режимесчитывания информации. 25Если на вход 1 буферного...
Буферное запоминающее устройство
Номер патента: 1293759
Опубликовано: 28.02.1987
МПК: G11C 11/4093, G11C 19/00, G11C 8/00 ...
Метки: буферное, запоминающее
...входами выбора соответствующих микросхем памяти. Второй счет чик 3 адреса и дешифратор 4 могут быть20 реализованы в виде одной микросхемы К 176 ИЕ 8.Буферное запоминающее устройство работает следующим образом.Режим работы устройства (запись или 25 считывание) определяется сигналом на входе 10 записи. Устройство начинает работать после подачи сигнала на вход 9 начальной установки, которым счетчики 2 и 3 адреса устанавливаются в исходное состояние. Тактовыми сигналами на входе 8 изменяется состояние счетчика 2 адреса, однако обращения к накопителю не производятся, поскольку ни один из выходов дешифратора 4, подключенных к входам элементов И-НЕ, не возбужден. Обращения к накопителю начинаются после появления сигнала на (К+ 1)-ом...