Архив за 1988 год
Устройство для вывода информации
Номер патента: 1432495
Опубликовано: 23.10.1988
Авторы: Баранник, Ткачев, Фоменко
МПК: G06F 3/00
Метки: вывода, информации
...запись в него информации, поданной на шину 2. С появлением логической "1" на выходе первого элемента И 5, соединенного с управляющим входом счетчика 12, происходят запись информации с выхода регистра 11 в счетчик 12 и установка выхода переполнения счетчика 12 в логический 0. После окончания цикла вывода активное устройство снимает сигналы с линий 4 (СИА) и б (" Вывод" ), но состояние выходов регистров 7 и 11 продолжает сохраняться. Под воздействием сигналов СИА, подаваемых через линию 4 на счетный вход счетчика 12, содержимое последнего уменьшается. Если за программно заданный интервал времени не произведена новая выдача информации в регистр 7, на выходе переполнения счетчика 12 появляется логическая "1", которая, проходя...
Многоканальное устройство для ввода информации
Номер патента: 1432496
Опубликовано: 23.10.1988
Авторы: Борицкий, Крылов, Петрачкова, Хохлова
МПК: G06F 3/00
Метки: ввода, информации, многоканальное
..., заде жанная по отношению к переднему 30фронту синхронизирующего импульса навремя, определяемое задержкой 1, элемента 4, осуществляет сброс в нультриггеров 1. В момент окончания синхронизирующего импульса осуществляется сброс в нуль триггеров 2 с паузойдлительностью. Устройство готовоьк Работе.Единичный импульс, поступающий влучайный момент времени на вхопереводит по своему переднему Фронтутриггер 1 в единичное состояние. ВФ"трИггер 1 запись единичного уровня свхода осуществляется строго по переднему фронту приведшего на динамичес 4кий вход С импульса. В момент прихода переднего фронта синхроимпульса с входа 10 на С-вход второго триггера осуществляются перезапись информации из триггера 1 в 5 О триггер 2 и выдача ее на выход 9, Через...
Устройство для ввода информации
Номер патента: 1432497
Опубликовано: 23.10.1988
Авторы: Грещук, Грицина, Самокиш
МПК: G06F 3/02
Метки: ввода, информации
...коммутационного элемента клавиатуры 1 на выход устройства. На соответствующих выходах блоков 2 и 6 элементов И-НЕ устанавливается уровень 5 логического "О" который блокирует последующие изменения информации на первых входах шифраторов 3 и 4, вызванное дребезгом контактов.При отпускании коммутационного элемента устройство приходит в исходное состояние,Формула изобретенияУстройство для ввода информации, содержащее клавиатуру, первый блок элементов И-НЕ, первый шифратор, одни выходы которого соединены соответст-; венно с группой входов первого блока элементов И-НЕ группа выходов которого подключена к соответствующим входам первой группы первого шифратора и является первой группой информационных выходов устройства, о т л и ч а ющ е е с...
Устройство для ввода информации
Номер патента: 1432498
Опубликовано: 23.10.1988
Автор: Кишиневский
МПК: G06F 3/02
Метки: ввода, информации
...фильтрацию высокочастотной составляющей сигнала, т.е. обеспечивает защиту от прохождения "коротких" импульсов помехи, которые могут возникнуть, например, вследствие "дребезга" контактов клавиатуры 1. Таким образом, при нажатии клавиша на выходе фильтра 6 появляется единичный сигнал, который поступает .на вход триггера Шмитта 7. В качестве фильтра 6 можно использовать, например, КС-цепочку Триггер Шмитта 7 обеспечивает Формирование фронтов сигнала, таким образом, на вы" ходе триггера Шмитта 7 появляется единичный сигнал, передний фронт которого устанавливает в единичное состояние триггер 5, и на управляющем выходе устройства появляется единичный сигнал "Готовность".Кроме того, с выхода триггера 5 единичный сигнал поступает на...
Устройство для вычисления систем логических функций
Номер патента: 1432499
Опубликовано: 23.10.1988
Авторы: Авгуль, Мищенко, Супрун, Якуш
МПК: G06F 7/00
Метки: вычисления, логических, систем, функций
...1) где= 1 2,и-Б = 1, 2, , 2 . При этом г-евыходы второго дешифратора 2, длякоторых р,. = у,. , объединяютсяна входе одного из элементов ИЛИ -йгруппы 4;, выход которого подключается к первому входу -го элементаСЛОЖЕНИЕ ПО МОДУЛЮ 2 бх второй входкоторого подключен к выходу 1-го коммутатора 5, а выход соединяется сФ1-м выходом 9 устройства, на котором и реализуется заданная логическая.функция Е;(х , х ,., хп)Работу предлагаемого устройства рассматривают на примере реализации трех логических функций памяти переменных (табл. 1).Разлагают функции К;(х т х х х, х), гдето=1 2, 3, по 1 с= переменным х и х (табл. 2):т(х х хп хт х) =х хп ср ч Ч хх сР. Ч х,. х ср, ЧххитрРассматривают, например, реализации функции Г(х, х, х х 4, х).Иэ табл. 2...
Устройство для вычисления симметрических булевых функций
Номер патента: 1432500
Опубликовано: 23.10.1988
МПК: G06F 7/00
Метки: булевых, вычисления, симметрических, функций
...симметрических булевых функций содержащее три элемента НЕ, вход -го (х=1,2,3) из которых соединен с -м информационным входом устройства, о т л и ч аО ю щ е е с я тем, что, с целью упрощения за счет уменьшения числа внешних входов, оно содержит тринадцать элементов ИЛИ-НЕ, первый вход первого из которых соединен с первым настроечным входом устройства, второй настроечньгй вход которого соединен с первым входом второго и первым входом третьего элементов ИЛИ-НЕ, третий настроечный вход соединен с первым входом четвертого и первым входом пятого элементов ИЛИ-НЕ, четвертый настроечный вход соединен с первым входом шестого элемента ИЛИ-НЕ, второй вход которого соединен с вторым входом второго и вторым входом четвертого элементов ИЛИ-НЕ и...
Устройство для сравнения чисел
Номер патента: 1432501
Опубликовано: 23.10.1988
Авторы: Грабчак, Дубчак, Колесницкий, Красиленко
МПК: G06F 7/04
...а . и Ъ; соответствует пара оптических переключателей 4. и 5,. Процесс срав" нения происходит следующим образом. Свет от источника 3.поступает на вход 11 оптического переключателя 4, . Еслиа,1 Ь,(а,=О,Ь, =1 илиа,=1 Ь = 0), оптический переключатель 4 соединяет вход 11 с выходом 8, т.е. свет поступает на вход 11 переключателя 5. Если а= О, переключатель 5 соединяет вход 11 с выходом 12 и свет поступает на элемент ИЛИ Ь, вызывая на выходе 15 устройства появление света, что говорит о том, что А ( В, поскольку старшие разряды чисел а 1 и Ь не совпадают, причем а= О. Если а = 1, переключатель 5, соединяет вход 11 с вьходом 8 и свет поступает на элемент ИЛИ 7, вызывая появление оптического сигнала на выходе 1 Ь устройства, что говорит о том,...
Устройство для сравнения чисел
Номер патента: 1432502
Опубликовано: 23.10.1988
Авторы: Грицык, Луцык, Любецкая, Паленичка, Черчык
МПК: G06F 7/04
...операцию сложения допуска Б и результата суммирования опорного числа Ь с а . Работа первой матрицы аналогичйа работе второй матрицы,Когда на выходе 9 знакового разряда, который является выходом устройства для сравнения чисел, сигнал "1", и, следовательно /а;-Ь(К, на вход управления записью регистра б подается сигнал "1", который переключает регистр на запись числа а.,1 поступающего с блока 5. Формула изобретения Устройство для сравнения чисел, содержащее первую матрицу из п суммирующих ячеек, где и - разрядность входных чисел, вд суммы (:,1)-и суммирующей ячейки матрицы (з. - но" мер строки матрицы, х=1п;- номер столбца матрицы, 3=1,п), соединен с первым входом (х+1, 1)-й суммирующей ячейки матрицы, выход переноса (,д)-й...
Сумматор по модулю три
Номер патента: 1432503
Опубликовано: 23.10.1988
Автор: Музыченко
МПК: G06F 7/49
...О О 1 0 0 1 0 0 О 0 О О 0 0 О О 1 1 1 0 0 0 1 0 1 0 О 0 0 0 1 0 1 0 О 0 0 1 0 0 О 1 0 1 0 О 0 0 1 0 1 О 0 О 1 0 1 0 О 0 0 1 0 0 1 0 1 0 0 0 0 1 0 0 О 1 О 1 0 0 О 0 0 1 0 0 0 О 0 1 0 0 1 0 1 О 0 0 0 1 0 0 0,1 0 О 0 О 0 О 0 00 0 1 0 0 1 0 0 О 0 0 0 1 1 1 1 1 0 О 1 О 0 0 0 О 0 0 О 1 1 1 0 0 0 1 1 0 0 0 0 0 0 .1 0 1 0 1 1 О 1 0 0 1 1 0 0 .0 О 0 0 1 0 1 01 Изобретение относится к вычислиТельной технике, может быть испольЗовано при построении систем переДачи и переработки дискретной информации и является усовершенствованием изобретения по авт.св.У 1381488.Цель изобретения - расширение области применения за счет возможноСти использования неприведенных знаений операндов.На чертеже изображена схема сумматора по модулю три. Сумматор по модулю три...
Одноразрядный сумматор
Номер патента: 1432504
Опубликовано: 23.10.1988
Авторы: Варшавский, Мараховский, Романовский, Цирлин
МПК: G06F 7/50
Метки: одноразрядный, сумматор
...(Х,=1,,= О или Х,=О, У;=1), один иэ транз сторов 1 или 2 открыт и на их истоках имеется низкий потенциал, ко торый, поступая на затвор транзистора 3, закрывает последний. При этом входном наборе один иэ транэ асторов 8 или 9 открыт и на их с оках имеется высокий потенциал, к торый, поступая на затвор транз стора 1 О, закрывает последний,Если единичное значение имеется на обоих входах слагаемых (Х=У=1), на истоках транзисторов 1 и 2 имеется вЬсокий потенциал, который, поступая на затвор транзистора 3, открывает последний, и на его истоке появляется низкий потенциал, который поступает на затвор транзистора 10 и открывает его. При этом транзисторы Ы и 9 закрыты. На выходе 19 переноса сумматор,. формируется логическая функция пере-...
Одноразрядный сумматор
Номер патента: 1432505
Опубликовано: 23.10.1988
Авторы: Варшавский, Гольдин, Кондратьев, Цирлин
МПК: G06F 7/50
Метки: одноразрядный, сумматор
...обоих слагаемых (х у,=О) на затворе транзистора 12 имеется единичное значение с выхода первого элемента РАВНОЗНАЧНОСТЬ 1, открывающее этот транзистор, и нулевое значение с входа одного из слагаемых через этот открытый транзистор поступает на выход переноса (С;=О) . Если при этом на выходе суммы имеется единичное значение (Б;=-.1), открьгг транзистор 11, но нулевое значение с выхода переноса не пропускается на выход первого элемента РАВНОЗНАЧНОСТЬ диодом 10.Если на входе одного из слагаемых имеется единичное значение, а на входе другого слагаемого - нулевое значение (х =1, у;= О или х;=О, у;=1), на выходе, первого элемента РАВНОЗНАЧНОСТЬ 1 - нулевое значение, которое, поступая на затвор транзистора 12, закрывает его. Если при " этом...
Устройство для умножения
Номер патента: 1432506
Опубликовано: 23.10.1988
Автор: Каграманов
МПК: G06F 7/52
Метки: умножения
...с, четвертым инверсным входом третьей группы элемента И-ИЛИ 47.1-2,четвертым инверснымвходом третьей группы элемента И-ИЛИ 47,1-1 и третьим входом четвертой группы элемен 1432506пеВШ ФР гФара 0 йЩОЮРедактор С.Патруш аж 704 дписное каз 5441 41 В 11 ИИПИ Государственного комитета СССР по делам изобретений и открытий 13035, Москва, Ж, Раушская наб., д, 4/5з 1432506 та И-ИЛИ 47,Е, вход четвертого разряда первого информационного входа коммутатора 8 соединен с вторым входом третьей группы элемента И-ИЛИ 47.1 с.Первый коммутатор 7 (фиг.5) содержит элемент ИЛИ-НЕ 48 и группу элементов И-ИЛИ 49.1-49.8, причем первый, второй и третий управляющие входы коммутатора 7 соединены соответственно с входами элемента ИЛИ-НЕ 48, первый управляющий вход...
Устройство для умножения
Номер патента: 1432507
Опубликовано: 23.10.1988
Автор: Фролов
МПК: G06F 7/52
Метки: умножения
...сумматор 3 по модулю два,коминационный сумматор 4, блок 5 памяти элемент ИЛИ 6.Устройство работает следующим об разом.Если сомножители не равны нулю, на ополнительных выходах блоков 1 и 2 амяти присутствует логический "0", а втором .дополнительном входе блока 20памяти - логический "0", и на выхое устройства формируется двоичный од произведения.Если хотя бы один из двух сомножиелей равен нулю, на дополнительном ыходе соответствующего блока 1 или 2 амяти формируется логическая "1", оторая передается на второй дополниельный вход блока 5 памяти,и на выхо-, е устройства формируется двоичный 30 од нулю. Дополнительные выходы блоков 1 и 2 памяти являются одним из разрядов вы 4 одного слова ПЗУ, на которых реализуются блоки 1 и 2 памяти....
Устройство для деления двоичных чисел
Номер патента: 1432508
Опубликовано: 23.10.1988
МПК: G06F 7/52
Метки: двоичных, деления, чисел
...11 после окончания формирования первой цифрь частного устанавливается сигнал логического нуля стретьего выхода блока 9 управления,таким образом, сигнал на выходе элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 11 до окончания цикла деления повторяет сигнална его первом входе, т.е, сигнал свыхода триггера 10, который характеризует знак остатка полученный приопределении первой цифры (в после 2 Б дующих циклах - полученный при определении предыдущей цифры частного),Сигнал с выхода триггера 10 поступает на вход управления блока б преобразования кода делителя, на вход пеЗ 0 реноса и вход (п + 2)-го разрядавторой группы сумматора 4. Если остаток при Формировании первой цифрычастного отрицателен, в триггер 10записывается сигнал логического нуля, который поступает на...
Устройство для вычисления полиномов
Номер патента: 1432509
Опубликовано: 23.10.1988
Авторы: Дрозд, Парасочкин, Полин, Ткаченко
МПК: G06F 7/544
Метки: вычисления, полиномов
...врегистры 25 и 2 Ь.В этом же такте считывается следующий код (например, 10) блока 15памяти (по адресу К), что обеспечивает в следующем такте считываниекоэффициента аиз блока 16 памятии получение коэффициента а=0 путем обнуления выхода группы,19. Код01, прочитанный из блока 15 памятипо адресу Кобеспечивает в следующем такте считывание коэффициентаа . из блока 17 памяти и получениекоэффициента а ь=0 путем обнулениявыхода группы 18. Код 11, считанныйиз блока 15 памяти по адресу К-З,обеспечивает в следующем такте считывание коэффициентов аи а и зиз блоков 17 и 16 памяти соответственно. 50На каждом новом такте происходятдомножение промежуточных результатов, получаемых на выходах регистров 25 и 26, на величину Х, и ихсоответственное....
Вычислительное устройство
Номер патента: 1432510
Опубликовано: 23.10.1988
Авторы: Золотовский, Коробков
МПК: G06F 7/544
Метки: вычислительное
...на выход без изменений, впротивном случае вычитается единица.5В результате может возникнуть случай,когда возникает отрицательная цифра,Для устранения этого в регистре-нормализаторе 30 между каждым разрядомп ставлен узел 45.1-45.п нормализаНазначение узла нормализации -вычесть единицу, если из текущегоразряда при наличии переноса в предыдущем к поступлению каждого новогоразряда все ранее поступившие раэрядь) нормализованы,Формула изобретения 201. Вычислительное устройство, содержащее два блока памяти, первый с етчик, первую схему сравнения, первй регистр и элемент задержки, причем выходы первого счетчика и первог регистра соединены с входами соответственно первого и второго операндов первой схемы сравнения, вход задания...
Вычислительное устройство
Номер патента: 1432511
Опубликовано: 23.10.1988
Автор: Силин
МПК: G06F 7/544
Метки: вычислительное
...информационным входаммультиплексора 22, выход которого подключен к выходу 8 устройства, выходтриггера 18 подключен к адресным входам мультиплексоров 22 и 23, выходырегистров 26 и 27 подключены соответственно к информационным входам реги, стров 24 и 25,Устройство работает следующим образом.Э 5По сигналу начальной установки (НУ)счетчики 1 и 2 и триггер 18 устанавливаются в ноль, генератор 17 - в на"чальное состояние, в регистры 31 - 33группы записываются значения элемен 40тов матрицы А. По окончании сигналаНУ на выходе ГТИ 17 появляются синхроимпульсы Т Тг (фиг, 4). ДлительностьТ,=2 Тг, длительность сигнала НУ: Т и 7ТСчетный триггер 18 в течение 45одного периода Т:принимает оба возможных состояния - О и 1, что обеспечивает коммутацию...
Конвейерное вычислительное устройство
Номер патента: 1432512
Опубликовано: 23.10.1988
Авторы: Жуков, Нагорный, Сингх
МПК: G06F 7/544
Метки: вычислительное, конвейерное
...вторая итерация над вторым операндом, в третьем - третья итерация над первым операндом.В дальнейшем результаты предыдущих блоков поступают в последующие блоки,в первый блок поступает новый опеанд и т.д. вход 13 блока 12 ко итерации на выход одается сигнал "1", Е+1, при подаче 12 кода второй итеблока 13 появляется ветствующий Е= "1. а выходе дешифратора нутая во времени неовательность значеО Значения восьми старших р выхода сумматора-вычитателя ются входами шифратора 26, в мости от значения которых на шифратора 26 в соответствии формируется код разряда част сом 2 в квазиканонической си счисления 1,0, 1, который з тупает на входы триггеров 2 на управляющие входы сумматЗО читателей 23 и 25. Затем содержимое с выходов суммара-вычитателя 22...
Устройство для вычисления логарифма
Номер патента: 1432513
Опубликовано: 23.10.1988
МПК: G06F 7/556
Метки: вычисления, логарифма
...Ьсумматоров задает сигнал с вьг:ода 68элемента ИСКЛ 1)ЧАЮЩЕЕ ИЛИ. Этот жесигнал управляет выбором соответствующей константы в первом 13 и втором14 блоках памяти - выражение (6),Третий сумматор 7 работает в режимесложенияВ соответствии с номером выполняемой итерации в первом 11 и втором5012 сдвигателях выполняется сдвигпредыдущих значений соответственноабсцисс Ви ординаты А вектора наК разрядов вправо, т.е. на выходахпервого 11 и второго 12 сдвигателейформиуются величины соответственноВ 2 и А2 . Предыдущее значениеординаты А, ее приращения Ап 2и В 2 " поступают соответственно изпервого регистра 1, второго 12 и:первого 11 сдвигателей в цепь, состоящую из первого 5 и четвертого 8сумматоров, в результате в четвертомсумматоре 8 Формируется...
Устройство для формирования широкополосного случайного процесса
Номер патента: 1432514
Опубликовано: 23.10.1988
Авторы: Качинский, Петровский, Самойлов, Супрун, Цырульников
МПК: G06F 7/58
Метки: процесса, случайного, формирования, широкополосного
...принципу с использованием трех разнесенных во времени уровней обработки информации; генератор 1 шума и блок 2 умножения,которые подготавливают вектор коэффициентов Фурье Х(Кдм) для следующей реализации формируемого случайного процееса из И отсчетов узел 5, вычисляющий текущую реализацию формируемого случайного процесса х(п); муль типлексор 6 и выходной регистр 7 устройства, осуществляющие прием с частотой дискретизации ГА отсчетов сформированного случайного процесса х(п),Генератор 1 шума работает следую щим образом.Генератор шума (фиг.2) представляет собой параллельный генератор Ч 514 4разрядных псевдослучайных чисел, который реализован на з-разрядном регистре 31 сдвига и элементах ИСКЛЮЧАЮЩЕЕ ИЛИ 33 и 34. В исходном...
Генератор случайного процесса
Номер патента: 1432515
Опубликовано: 23.10.1988
Авторы: Кобайло, Корженевич
МПК: G06F 7/58
Метки: генератор, процесса, случайного
...первый делитель ратором 26, в результате чего последовательно разрешается прохождениеимпульсов через элементы И 2-30,Импульс с выхода элемента И 30 уста 5навливает нулевое состояние триггера20 блока:4 и счетчика 25, запрещаятем самым выработку управляющих сигналов до конца цикла,По выработанным на первом, второми четвертом выходах блока 4 сигналамв генераторе происходит генерациятрех случайных чисел, каждое из которых распределено по заданному закону,запись этих чисел в соответствующиеобласти блока б памяти и установкаслучайного состояния триггера 18.Параллельно с описанным формированием импульса на выходе канала 2 иформированием параметров следующегоцикла импульсами с выхода делителя18 частоты происходит последовательное вычитание...
Устройство для деления частот двух последовательностей импульсов
Номер патента: 1432516
Опубликовано: 23.10.1988
Автор: Кнопф
МПК: G06F 7/68
Метки: двух, деления, импульсов, последовательностей, частот
...непереполнится счетчик 2, К этому времени количество импульсов, поступившее на вход счетчика 1, равнош;В + С, где .ш - количество переполнений счетчика 1, и - его разряд"ность, С - остаток, В - основаниесистемы счисленияЗначения ш и С записаны соответственно в счетчики 3 и 1.Количество импульсов, поступившее на вход счетчика 2 к тому жеимоменту времени, равно В решения записи регистров 4 и 5 и переписывает в них соответственно значения из счетчиков 1 и 3. Одновременно этот импульс переполнения через элемент 6 задержки поступает на входы сброса счетчиков 1 и 3 и устанавливают в них нулевые значения. В регистрах 4 и 5 остаются записанными соответственно значения дробной и целой частей результата деления частоты 2, на частоту Г.Рассмотрим...
Арифметическое устройство в модулярной системе счисления
Номер патента: 1432517
Опубликовано: 23.10.1988
Авторы: Коляда, Селянинов, Чернявский
МПК: G06F 7/72
Метки: арифметическое, модулярной, системе, счисления
...синхронизации с второго По девятый соединены соответственно с управляющим входом блока вычисления интервального индекса произведения, с управляющим входом узла формирова 40 Ния результатов умножения, с выходом сигнала готовности устройства, с управляющими входами мультиплексоров первой группы, с первым и вторым вхоцами разрешения выдачи первого блока хранения констант, с управляющими входами мультиплексоров третьей группы, с управляющими входами мультиплексоров второй группы, о т л и ч аю щ е е с я тем, что, с целью расширения области применения,за счет об 50 работки операндов, представленных в форме с плавающей запятой, оно содержит узел обработки операндов, узел контроля аддитивного переполнения, Второй блок вычисления интервального...
Микропрограммное устройство управления
Номер патента: 1432518
Опубликовано: 23.10.1988
МПК: G06F 9/22
Метки: микропрограммное
...состояние, Сигнал, снимаемыйс инверсного выхода 11, запрещает запись.информации в (ш+1)-м такте изблока 2 памяти в регистр 4 микрокоманд, адресная информация счетчика6. адреса изменяется на " 1" по сигналу, поступающему на счетный вход12 счетчика 6 адреса, Сигнал, снимаемый с прямого выхода счетного триггера 5, разрешает прохождение сигналовс (и)-го дешифратора через второй 8или третий 9 элементы И. В (ш+1)-мтакте информация, считанная из блока 1 памяти, записывается либо всчетчик 6 адреса, либо во внешнееустройство по сигналам, снимаемымсоответственно,с второго 8 и с третьего 9 элемента И, По заднему фронтусигнала, поступающего из элементаИЛИ в (ш+1)"м такте, счетный, триггер5 устанавливается в "нулевое" состояние, разрешая запись...
Многоканальное устройство приоритета
Номер патента: 1432519
Опубликовано: 23.10.1988
Авторы: Махалов, Нелуп, Сабельников, Семотюк
МПК: G06F 9/50
Метки: многоканальное, приоритета
...прерывания инверсии своих кодов приоритета, хранящихся в ре" гистрах 5, Элементы ИЛИ 3 выполняют функции сравнения кодов, выдаваемых из регистров 5, с кодами, имеющимися в настоящей момент на выходе кода прерывания, Если какой- либо разряд регистра 5 имеет низкий уровень, а соответствующий разряд выхода кода прерывания имеет также низкий уровень, то на выходе элемента ИЛИ 3 этого разряда появляется низкий уровень, который по цепочке элементов И 4 заблокирует выдачу на выход кода прерывания остальных, младших, разрядов кода данного каналаПусть, к примеру, запрос на обслуживание выставили одновременно три канала с кодами приоритетов:Первый 0 0 1 О 1 0 0 1Второй 0 0 1 0 1 1 0 0Третий . О 0 1 0 1 1 1 0На выходе кода прерывания...
Многоканальное устройство приоритета
Номер патента: 1432520
Опубликовано: 23.10.1988
МПК: G06F 9/50
Метки: многоканальное, приоритета
...импульса с выхода элемента НЕ 14. В предыдущем канале импульс опроса проходит через элементИ 20, так как на выходе элементаНЕ 14 этого канала высокий потенциал,и элемент ИЛИ 17, опрашивая канал.С выхода элемента И 8 или одновибратора 12 (в зависимости от того,был ли выбран канал) импульс опросачерез элемент ИЛИ 11 устанавливаеттриггер 18 в ноль, запрещая прохождение импульса опроса через элементИ 21 на выход 26 опроса устройстваэтого канала, Через элемент 19 задержки, элемент И 22 импульс опросапроходит на выход 26 опроса устройства предыдущего канала, начиная егоопрос, и на выход элемента И 10, надругой вход которого через элемент13 задержки, элемент НЕ 14 поступаетинверсное значение импульса опроса нимпульс опроса через элемент Н 1...
Многоканальное устройство приоритета
Номер патента: 1432521
Опубликовано: 23.10.1988
Авторы: Воронцов, Матвийчук, Пугач
МПК: G06F 9/50
Метки: многоканальное, приоритета
...16 канала 13 переводится в единичное состояние, то на выходе элемента И 21 устанавливается низкий5 потенциал, снимающий запрет с элемента И 8 для прохождения импульсов на счетчик 5. Импульсы на счетчик 5 поступают до тех пор, пока на входе элемента И 18 канала 13 с выхода дешифратора не появляется разрешающий сигнал. Происходит совпадение на элементе И 18 и высоким выходным потенциалом открывается по второму 15 входу элемент И 19 канала 13. Кроме того, выходным сигналом элемента И 18 канала 13 через элемент ИЛИ-НЕ 11 закрывается элемент И 8, прекращая поступление импульсов с генератора 10 20 на счетчик 5,По приходу сигнала окончания работы на вход 27 снимается запрет с элемента И 7 и импульсы опроса посту пают на вход элемента И 19....
Устройство для формирования сигнала прерывания
Номер патента: 1432522
Опубликовано: 23.10.1988
Автор: Кулаков
МПК: G06F 9/48
Метки: прерывания, сигнала, формирования
...образуется слиянием старшихразрядов счетчика 13 и информации навыходе мажоритарного элемента 47. Вблоке 34 в слове, соответствующемданной зоне памяти блока 30 и значению запроса, поступившему из мажоритарного элемента 47, хранится информация "Разрешено" ("1") если разрешено формирование общего запросапрерывания, и "Запрет" ("О") в противном случае,Элемент И 35 формирует значениесигнала прерывания, которое черезмультиплексор 49 поступает на информационные входы триггеров 38 и 39.Строб записи информации в триггеры38 и 39 формируется элементом И 14и девятым элементом И 48. Элемент И14 формирует на своем выходе стробпо совпадению единичных сигналов намладших разрядах счетчика 13 и строба, присутствующего на четвертом выходе генератора 12...
Устройство для обслуживания запросов
Номер патента: 1432523
Опубликовано: 23.10.1988
Автор: Коротков
МПК: G06F 9/50
Метки: запросов, обслуживания
...выход 16,Двоичный код номера обнаруженногозапроса, присутствующий на выходах 17,подается в ЭВМ на обслуживание. Сигнал с выхода элемента ИЛИ 20 устанавливает триггер 2 в нулевое состояние, на инверсном выходе которого появляется сигнал, разрешающий поиск через элемент И 8 следующего источника заироса. Этим же сигналом через формирователь 7 импульсов и элементы ИЛИ 10 и 5 содержимое счетчика 4 увеличива-. ется на единицу, Обслуженный запрос снимается импульсом на соответствующем входе 12. Новый цикл опроса путем подачи импульсов на вход 14 начинается со следующего обнаруженного источника, пославшего запрос.В том случае, если новый цикл опроса начинается до того, как найден следующий источник запроса, поиск осуществляется за счет...
Устройство для контроля срабатывания клавиш наборного поля
Номер патента: 1432524
Опубликовано: 23.10.1988
МПК: G06F 11/14
Метки: клавиш, наборного, поля, срабатывания
...блок 3на информационные входы регистра 2 иодни адресные входы блока 1. Крометого, триггер 4 разрешает прохождениечерез элементы И 22 и 23 второго итретьего управляющих сигналов распределителя 25,Код счетчика 9 вместе с кодом регистра 2, код которого подается надругие адресные входы блока 1, образуют полный адрес блока 1, причем врегистре 2 в текущем цикле хранитсякод счетчика 9 предьдущего цикла чтения единичного сигнала из блока 5., В блоке 1 постоянной памяти по адре,сам, которые соответствуют последовательности кодов клавиш только даннойгруппы, заранее записаны сигналы"Лог.1". Например, если в даннуюгруппу клавиш входят клавиши номеров1,3,5, то адреса для записи "Лог.1"образуются следующим образом; первыйадрес - 01, второй адрес - 13,...