Архив за 1980 год

Страница 711

Устройство для суммирования

Загрузка...

Номер патента: 734678

Опубликовано: 15.05.1980

Автор: Платонов

МПК: G06F 7/385

Метки: суммирования

...положительного переноса. Логическая формула этого управляющего сигнала имеет видПф: а (со), (1) где П + сигнал управления при положительном переносе;С - сигнал на выходах И-го двоИичного разряда первого сумматора 1.Второй управляющий сигнал П-образуется прц возникновении отрицательного переноса в первом сумматоре 1, когда сумма разрядных коэффициентов ч,псла меньше или равна -2 -1. Логиическая формула этого сигнала имеет видР=с г(сл/Й 1. (2)Выходы узла 4 управления коррекцией соединены с входом узла коррекции 5, Узел коррекции предназначен для об разования переноса сигнала положитель ного переноса (код 0001) или отрицательного переноса (код 1111) в ( +1)-й разряд по управляющим сигналам П или П , а также для образования сигнала...

Адаптивное вычислительное устройство

Загрузка...

Номер патента: 734679

Опубликовано: 15.05.1980

Автор: Богатырев

МПК: G06F 7/38

Метки: адаптивное, вычислительное

...единицами на выходах схем приоритета 7)Ц.Навыходе восстанавпивающего органа 3 образуется результат вычисления, опредепяемый большинством по резупьтатам вычиспений в многофункциональных бпоках 1,соответствующих единицам на выходах блоков 7 приоритета. Результат с выходавосствнавциввюшего органа 3 подаетсяна входы многофункциональных бпоков,дпя дальнейшего вычисления функции, Нв элементах неравнозначности 2 производится выделение входа восстанавливающего органа 3, код на7 7346котором не совпадает с кодом на выходевосстанавливающего органа 3, Единица свыхода возбужденного элемента нерввнозначности 2 открывает элементы И 11,связывающие выходы соответствующегоблока приоритета 7 с входами (1 д Чпблока памяти 4. Таким образом, реализуется...

Арифметическое устройство

Загрузка...

Номер патента: 734680

Опубликовано: 15.05.1980

Авторы: Коржов, Смирнов, Степанов, Шуть

МПК: G06F 7/38

Метки: арифметическое

...точкам реверсии). В этом случае независимо от сигналов, 15 поступающих на дешифратор 14 с двоичного счетчика 1 3, на четных выходах будут высокие потенциалы, а на остальных - низкие.Таким образом, четные импульсы с выходов распределителя 16 импульсов будут проходить на выход элемента 15 И-ИЛИ.После переполнения счетчика регистра 5 импульс переноса с его выхода че 25 рез полусумматор 12 перебрасывает триггер 9 и выключает генератор импульсов 17, В результате в двоично-десятичном счетчике 6 будет содержаться в двоично-десятично-шестидесятиричном30 коде число импульсов, равное половине числа, дополняющего содержимое счетчио, ц ка 5 до значения 359 59 59, Счетчик 5 при этом обнуляется После вво да входного кода, соответствующего вто 35...

Одноразрядный сумматор

Загрузка...

Номер патента: 734681

Опубликовано: 15.05.1980

Автор: Кочергин

МПК: G06F 7/385

Метки: одноразрядный, сумматор

...когда слагаемое А задается кодом для цифры "1" при С=О. оТак как цифра "1 нечетная, выходной сигнал блока 1 логического дешифрирования в соответствии с функцией (6) Г 1,Следовательно, блок 6 будет пропускать сигналы с входа на выход с инвертированием. При цифре "1 слагаемого 1 на выходной шине "1"У "6" блока 1 появляется сигнал, который поступает на вторые йивграмма 1 Передача с инвертированием 1 1 1 1 1 0 0 0 0 0 1 0 0 0 0 0 1 1 1 1 0 0 1 1 1 1 1 0 0 0 1 1 1. 0 0 0 0 0 1 1.0 0 0 0 1 1 1 1 1 0 Х 0" 1 2 . 3" 4" ",5" 6" "7 8 9" входы элементов И 36-40 блока 4 сложения переноса и управляющий вход блока 5,Работа блока 4 сложения переноса споследовательно соединенным с ним блоком 5 при этом полностью совпадает сдиаграммой 1 сложения с...

Устройство для деления

Загрузка...

Номер патента: 734682

Опубликовано: 15.05.1980

Авторы: Гусев, Иванов, Контарев, Кремлев, Кренгель, Персов, Шагивалеев, Щетинин, Ярмухаметов

МПК: G06F 7/39

Метки: деления

...сдвиговой 14.Тк, например, при комбинации выбранных разрядов остатка 000 очередные два разряда частного будут 00. В этом случае остаток, находящийся на регистре остатка 1, сдвигается влево на два разряда, и этот сдвинутый код является новым остатком. На регистр выбранных разрядов остатка 12 через коммутатор 14 поступают выбранные разряды нового остатка, в дополнительный регистр 13 заносится код 00 и сдвигается влево на два разряда.При комбинации выбранных рзрядов остатка 001 очередные два разряда частного могут быть либо 01, либо 00. В этом случае на первую информационную шину 3 поступает остаток из регистра остатка 1, а на вторую информационную шину 7 поступает делитель из регистра делителя 4, и в сумматоре 8 по сигналу из блока...

Устройство для умножения п-разрядных чисел

Загрузка...

Номер патента: 734683

Опубликовано: 15.05.1980

Авторы: Дивин, Иртегов, Канова, Орехова, Солодилов

МПК: G06F 7/39

Метки: п-разрядных, умножения, чисел

...11, то преобразование множимого в дополнительный ход производится в следующем (втором) такте умножения. Получающаяся в первом также умножения сумма по гпод 2 с выхода сумматора 1 записывается в регистр 2 частичных произведений, а поразрядные переносы с выходом переносов того же сумматора 1 - в регистр 3 переносов. Поразрядные переносы, которые образуются на выходе первого и третьего дополнительных разрядов сумматора 1, поступают соответственно на первые входы второго и четвертого дополнительных разрядов сумматора 1, т,е. названные разряды сумматора охвачены попарно сквозным переносом. Перенос же с выхода п-го разряда сумматора 1 записывается в (и+1)-ый разряд регистра 3 переносов через элемент И 9, открываемый нулевым сигналом с...

Сумматор по модулю три

Загрузка...

Номер патента: 734684

Опубликовано: 15.05.1980

Авторы: Мингалеев, Пластун

МПК: G06F 7/50

Метки: модулю, сумматор, три

...модулю три "В (3).Система тактового питания сумматора - трехфазная, при этом каждый следующий разряд слагаемого поступает на вход сумматора через три фазы (один такт) передачи информации по элементам схемы (фиг. 2).Тактовым импульсовм первой фазы считывается информация с троичного логического элемента 7, импульсом второй фазы - с разрядов 1-4 регистра и троичных логических элементов 1 п 8,9, а импульсом третьей фазы - строичных логических элементов 5,6 и10.Рассмотрим работу сумматора по модулю три на примерах определения остат ков восьми чисел, представленных втабл, 2, "1" в двоичной системе счисления представляется положительнымсигналом в разряде, а "О" - отсутствиемсигнала в разряде. Числа на разрядах 20 регистра меняются в каждом...

Последовательный двоично-десятичный сумматор-вычитатель

Загрузка...

Номер патента: 734685

Опубликовано: 15.05.1980

Авторы: Бухштаб, Макарычев, Мурзин, Фролов

МПК: G06F 7/50

Метки: двоично-десятичный, последовательный, сумматор-вычитатель

...комбинации, и через элемент 12 ИЛИ поступает на первый вход элемента 17 И, второй вход которой соединен с входом 24 синхронизации, Сигнал логической 1 с выхода элемента 17 И через элемент 14 ИЛИ поступает на элемент 8 задержки, с выхода которого в течение синхроимпульса В 2 поступает на вход второго сумматора 2, а также ча вход элемента 9 задержки.С выхода элемента 9 задержки сигнал логической 1 в течение синхроимпульса ВЗ (вход 25) поступает на вход элементан 30 зю 40 формула изобретения 45 50 55 518 И, другой вход которого соединен со входом 25 синхронизации.С выхода элемента 18 И логическая 1 поступает на вход элемента 8 задержки, с выхода которого в течение В 4 поступает на вход второго сумматора 2. Таким образом, на выходе...

Устройство для формирования команд

Загрузка...

Номер патента: 734686

Опубликовано: 15.05.1980

Авторы: Багаев, Сахин, Сугатов

МПК: G06F 9/06

Метки: команд, формирования

...процедуре, причем номер ячейки в таблице дескрипторов командных сегментов, содержащей дескриптор этой процедуры, фактически соответствует имени процедуры. Действия, выполняемые устройством, можно разделить на три вида: предварительная подкачка информации из оперативной памяти в буферную память 13; считывание командных слов из буферной памяти 13 и формирование потока команд с максимальной плотностью две команды за такт; выполнение ветвлений. Подкачка информации из оперативной памяти в буферную производится блоками по четыре слова. Наличие требуемой информации в буферной памяти 13 определяется индикаторами значимости, которые расположены в адресной памяти баз 21, памятью 14 битов значимости и памятью 15 битов ожидания. Единица в индикаторе...

Микропрограммное устройство управления

Загрузка...

Номер патента: 734687

Опубликовано: 15.05.1980

Автор: Сыров

МПК: G06F 9/16

Метки: микропрограммное

...цель достигается тем, что устройство содержит второй блок памяти и вторую группу элементов ИЛИ, первые входы которых соединены со второй груп- О пой выходов первого блока памяти, а вторые входы - с выходами второго блока памяти, выход второй группы элементов ИЛИ соединен со вторым входом сумматора, входы второго блока памяти соединены со второй группой выходов первой группы элементов ИЛИ.На чертеже представлена блок-схема устройства.Устройство содержит сумматор 1, дешифратор 2, блок ключей 3, первую группу элементов ИЛИ 4, коммутатор 5, генератор импульсов 6, блок управления сумматором 7, первый и второй блоки памяти 8, 9, вторую группу элементов ИЛИ 10.Устройство работает следующим образом.Сумматор 1 осуществляет суммирование...

Устройство для приоритетного обслуживания сообщений

Загрузка...

Номер патента: 734688

Опубликовано: 15.05.1980

Автор: Заруцкий

МПК: G06F 9/50

Метки: обслуживания, приоритетного, сообщений

...ачинается с опроса категории срочности, записанной в адресном блоке, одновре менно по всем блокам 1, для чего из блока управления 7 в блок опроса 8 и регистр признаков 9 выдается управляющая инфОрмация, которая начинает оп рос с высшей категории срочности и адреса получателя одновременно, остальные выходы блока опроса 8 замаскированы регистром признаков 9 и в опросе не участвуют. При совпадении сигнала категории срочности, выставленного на выходах 20 блоком опроса 8, с категорией срочности адресного блока, записанного в блоке 1, последний выдает сигнал в коммутатор 4, а также одновременно считывается адрес получателя этого адресного блока в дешифратор адреса 2, который выдает сигнал, соответствующий этому адресу, на один из входов 1 7...

Устройство приоритета

Загрузка...

Номер патента: 734689

Опубликовано: 15.05.1980

Авторы: Страхов, Хекало

МПК: G06F 9/50

Метки: приоритета

...и выходы 15 идентификации источника запроса устройства.Устройство работает следующим образом.В исходном состоянии на единичном входе и выходе каждого триггера 3 присутствует единичный потеницал, а на единичных входе и выходе каждого триггера 7 - нулевые потенциалы.При поступлении сигнала Запрос на К-й вход 15 устройства на входе триггера 3 К-го узла 10 появляется нулевой потенциал И, вход триггера 3 блокируется. Сигнал Запрос через второй элемент И 4 поступает на единичный вход триггера 7, с единичного выхода которого единичный потенциал через элемент ИЛИ 8 поступает на первые входы элемента ИЛИ-НЕ 9 узлов 10, имеющих более низкий приоритет. Нулевой потенциал с выхода триггера 7 поступает на второй вход элемента ИЛИ-НЕ 9 своего узла...

Устройство для обслуживания запросов

Загрузка...

Номер патента: 734690

Опубликовано: 15.05.1980

Авторы: Полищук, Сальникова

МПК: G06F 9/50

Метки: запросов, обслуживания

...на один или несколько входов 10, - 10(фиг. 2), коммута-тора 5, например на вход 10 приводит ктому, что сигнал с выхода элемента 5 , И поступает через элемент 22,. ИЛИ коммутатора 5 на первый разряд 7 - 1 второго блока 7 приоритета и далее с выхода блока 7 приоритета через один из элементов 23, - 23 ф И-ИЛИ коммутатора 5 на вход первого разряда 6 - 1 первого блока 6 приоритета. С выхода первого разряда 6 - 1 первого блока 6 приоритета сигнал управления разрешает обслуживание требования, поступившего по входу 10,. Счет байтов поступающих требований производит счетчик 2 по входу 8.После завершения поступления требования, например длиной 20 байт, снимается требование со входа 10 по выделенному З 6 узлом 24 заднему фронту которого в...

Устройство для контроля схем цифровых вычислительных машин

Загрузка...

Номер патента: 734691

Опубликовано: 15.05.1980

Автор: Дорошкевич

МПК: G06F 11/22

Метки: вычислительных, машин, схем, цифровых

...условия полного контроля анализируемой схемы 6. Каждая подпрограмма разбита на два массива. Первый массив состоит из тестовой информации, в которой задаются номера входных контактов анализируемой схемы 6, адреса формирователей тестовых сигналов из регистра 2 тестовых сигналов, которые необходимо подключить ко входным контактам анализируемой схемы 6, а также номер ее выходного контакта, который подключается к блоку 10 кодирования контролируемых сигналов, т, е, первый мас- сив содержит информацию о необходимых коммутациях. Второй массив состоит из эталонной информации и содержит гп кодов контролируемого сигнала.Программа проверки схемы начинается с кода Начало программы. По этому коду блок 7 управления устанавливает устройство в исходное...

Устройство для определения неисправного канала

Загрузка...

Номер патента: 734692

Опубликовано: 15.05.1980

Авторы: Мингалеев, Пластун

МПК: G06F 11/00

Метки: канала, неисправного

...неисправности канала 6 на выходе 9 92 4Шина 6 первого квнвлв соединена с первыми входами первого и второго элементов 1 и 2, шина 7 второго канала соединена со вторым входом второго элемента 2 и с первым входом третьего элемента 3, Шина 8 третьего канала соединена со вторыми входами первого и третьего элементов 1 и 3. Выход первого элемента 1 соединен с первыми входами чет-, вертого и пятого элементов 4 и 5. Выход второго элемента 2 соединен со вторым входом четвертого элемента 4 и с четвертым входом пятого элемента 5.Вы ход третьего элемента 3 соединен с чет- вертым входом четвертого элемента 4.В таблице представлен принцип работы каждого троичного элемента 1-5Таким образом, на выходе 9 информация появляется при испрввности...

Устройство для проверки функционирования цифровых схем

Загрузка...

Номер патента: 734693

Опубликовано: 15.05.1980

Авторы: Джоджуа, Кванталиани

МПК: G06F 11/277

Метки: проверки, схем, функционирования, цифровых

...10, 10; 10" и 10" - к блоку 16 эквивалентных нагрузок и блоку 18 сравнения.Блок 3 управления подсоединен ко всем блокам устройства, кроме проверяемой схемы. Регистр 9 подсоединен к блоку 2 памяти,Выходные шины регистра 9 подсоединены к цифроаналоговым преобразователям 5 - 8 программного формирователя параметров, выходы которых в виде выхода программного формирователя параметров через коммутатор 14 и блок 15 сопряжения подключаются ко входам проверяемой схемы.Аналогично выходы программных фор. мирователей параметров 4 , 4" и 4 " подсоединены к проверяемой схеме 20. Входы регистра 11 подсоединены к входам блока 2 памяти, а его выход ко входам цифроаналогового преобразователя 12. Выход 12. т. е. формирователи 10 напряжений, через...

Устройство для контроля логических блоков

Загрузка...

Номер патента: 734694

Опубликовано: 15.05.1980

Авторы: Коробкин, Федоров

МПК: G06F 11/08

Метки: блоков, логических

.... следующим образом. На блоке 1 управления последовательно нажимаются кнопки Сброс, Программа, Пуск и соответственно вырабатываются команды. По команде Сброс осуществляется обнуление устройства перед началом работы. По команде Программа идет запись в блок 4 памяти номеров этапов начала и конца полного цикла тестовой информации для конкретных проверяемых блоков. По команде Пуск происходит обращение к внешним программным устройствам, команд ная информация из блока 2 ввода поступает в блок 1 управления и в соответствии с ней идет запись информации о назначении внешних контактов проверяемых блоков в регистр 3 настройки и тестовой информации в блок 4 памяти. После окончания данного первого этапа, который заключается в разделении входов и...

Однокристальный микропроцессор

Загрузка...

Номер патента: 734695

Опубликовано: 15.05.1980

Авторы: Носков, Садомов, Седова, Синдаловский, Хохлов, Черницкий

МПК: G06F 15/00

Метки: микропроцессор, однокристальный

...следующей командой программы осуществляется по установленному адресу, Если состояние триггера нулевое, то последовательность управляющих сигналов обеспечит сдвиг адресов в регистрах 9 и 4, соответствующих команде следующей за данной, и ее выбору для выполнения. Выполнение команд, в которых осуществляется действие над словами переменной длины, осуществляется при помощи схемы 2 сравнения и блока 13 управления, состоящего из восьми тетрад, расположенных в ячейках 6 оперативной памяти с начальным адресом первой тетрады в массиве А 1 в зоне памяти с начальным адресом А 2. Слово команды содержит код операции и адреса А 1 и А 2 в двоичном коде. При выполнении данной команды назначение схемы 2 сравнения следующее. Каждый адрес выборки...

Коммутационное устройство для мультипроцессорной системы

Загрузка...

Номер патента: 734697

Опубликовано: 15.05.1980

Авторы: Игнатущенко, Степанов, Степанова

МПК: G06F 15/163

Метки: коммутационное, мультипроцессорной, системы

...только на те заявки, которые приняты регистрами пересылок к обмену. Если жезаявка не может быть принята немедленно(соответствующий РП занят), то эта заявка теряется в коммутационном устройстве,но сохраняется в ББП. После окончания засылки всех заявок в коммутационное устройство, начинается повторная засылка вРП тех заявок, на которые не получено отклика. Это продолжается до получения отклика на все заявки.Рассмотрим потоки информации, возникающие при записи в ОП из ББП. Предполагается, что в магистралях 56 и 57 происходит задержка информации на фиксированное время (в каждой магистрали 56 и 57),возможно различное для каждой магистрали 13 на фиг. 2. Например, это случаетсятогда, когда ОП и ББП размещены в разных физических стойках...

Система для обработки данных в реальном масштабе времени

Загрузка...

Номер патента: 734698

Опубликовано: 15.05.1980

Авторы: Дроздов, Назаров, Титов

МПК: G06F 15/16

Метки: времени, данных, масштабе, реальном

...схема 11 сравнения, устройство 12 управления, арифметическое устройство 13, постоянное запоминающее устройст 40 45 во (ПЗУ) 14 для хранения управляющих программ, оперативная память 15, коммутатор6 и выходной регистр 17, выходы 18 и 19,подключаемые к формирователям циклов, входы 20 и 21 и выход 22, подключаемые к устройствам обмена.Функционирование системы определяется управляющими программами, записанными в ПЗУ процессора 1, и сигналами, поступающими в устройство 12 управления, процессора 1 от устройств обмена. Коммутатор 16 по сигналам устройства управления проработы системы путем смены кода в регистре.35 цессора обеспечивает обмен информацией между вычислительными машинами через оперативную память 5. При выходе из строя некоторой...

Устройство для моделирования импульсных помех

Загрузка...

Номер патента: 734699

Опубликовано: 15.05.1980

Авторы: Конторович, Ляндрес

МПК: G06G 7/62

Метки: импульсных, моделирования, помех

...и выходы интегратора 3 и делителя 7 соединены со входами элемента 9 И,Устройство работает следующим образом,Допустим, что процесс Х(Ц имеет вид,представленный во временной диаграмме3, тогда напряжения на выходах блока 4нелинейности и элемента НЕ будут иметь35вид, соответствующий временным диаграммам 4 и 5, Результат суммирования напряжений по диаграммам 4 и 5 случайнойпоследовательности пуассоновских импульсов с интенсивностью д имеет вид,40представленный на диаграмме 2, интеграл от которого имеет вид, представленный на диаграмме 3, что подтверждаетсяграфическими построениями на временныхдиаграммах. Из диаграмм следует, чтоотсутствие элемента 5 НЕ нарушит полярность процесса Х Остается доказать,что ХЩ имеет вид, представленный...

Устройство для моделирования электронных схем

Загрузка...

Номер патента: 734700

Опубликовано: 15.05.1980

Авторы: Велигурский, Гуринович, Маньшин

МПК: G06N 7/02

Метки: моделирования, схем, электронных

...устанавливаются упорядоченные рядь элементов. Командой из блока 8 устройство приводится в исходное состояние: коммутатор 7 переводится в нулевое оложсние, а счетчики- 1, 14 - 14 ГЬ 3 -13 п. олоки памяти 6 6 а, и 1 717, сорасываются в поль.Го комаплс из блока 8 коммутатор 7 2 с устанавливается и первое Гн)ло)кение, а В датчике 1 формируется слчайное число, ко торос ерсз,сепИфратоп 2 пост, пает на Вход блока 3. Для получения заданного значения слмчайнс)й Величины прсобразозанное СЛч;ЙНОЕ ЧИСЛО С ВЫО;2 бЛОКс 5 ГОСтуае 1 срез эгем.нт 5 1, (1 112 эсс.Г)снт 10 И и лает разрешениеа ппохо)клееНЕ регу- ЛЯРПЬ Х И.1 П",Г 1 ЬСОВ С 1 ГПГ.Ч)с 1 ТООс 1 9 Н 2 Э.ЕГ,Е;т 6 )б)1 Т 0. СВ 5.ЗИ 1 с 1 С"СГЧПК 4 1 ОЛОКИ Пахяти6и 1. Г.р 1 СОВ 12 лсИи В б;Гоге...

Автономный вероятностный автомат

Загрузка...

Номер патента: 734701

Опубликовано: 15.05.1980

Авторы: Буянов, Глушан

МПК: G06F 15/173, G06F 17/00, G06F 17/18 ...

Метки: автомат, автономный, вероятностный

...входами элементов 3 и 4 "Запрет" и входом "Перепись" буферного регистра 7 и соединены с выходом генератора 6,Выход каждого элемента И блока 9соединен с единичным входом соответствующего триггера блока 13, Второй входкаждого триггера соединен с выходом соответствующего элемента ИЛИ этого жеблока,Выход первого триггера 14 соединенс первым входом матрицы 114 и с первыми входами всех элементов ИЛИ (13-13 п)40кроме "своего элемента 13 ИЛИ. ВыходК-го триггера 14соединен с К-м входом матрицы 114 и с К-ми входами элементов ИЛИ (134-13 К, 13+4-136),т,е, кроме "своего" элемента 131 ИЛИ.Выходы остальных триггеров соединены в такой же последовательности с соответствующими входами матрицы 11 иэлементами ИЛИ блока 13,40Внутренняя структура всех...

Система для обработки фильмовой информации

Загрузка...

Номер патента: 734702

Опубликовано: 15.05.1980

Авторы: Гордеева, Каспин, Люлевич, Мешковский, Новиков, Пахомов, Талинский, Федотов, Храбрых

МПК: G06T 5/50

Метки: информации, фильмовой

...позволяет наблюдать изображение кадра при увеличении в 16 и в 70 раз.При помощи трекбола (шара перемещения), расположенного на пульте 5, оператор, воздействуя на систему импульсных датчиков перемещения (на чертеже не показаны), связанных с электроприводом 7, может перемешать платформы измерительного стола блока 2 по двум координатам в горизонтальной плоскости, выбирая при этом интересующий его участок кадра.Система может работать в автоматическом режиме при управлении от ЭВМ, работающей по заданной программе. При этом измерительный стол блока 2 перемешаетсяпо обеим координатам в заданные точки кадра, например по реперным крестам, либо совершает перемещение в режиме автосопровождения вдоль интересующего трека элементарной частицы,...

Устройство для преобразования компонент тензора

Загрузка...

Номер патента: 734703

Опубликовано: 15.05.1980

Автор: Духнич

МПК: G06F 17/16, G06F 7/548

Метки: компонент, преобразования, тензора

...устройства содержит пять регистров 1-5 сдвига, три сумматора 12, 13, 29, три вычитятеля 17, 18, 28, пять сумматоров-вычитателей 6-10, четыре коммутирующих блока. 23-26, при 50 чем выходы младших разрядов регистров 1-5 сдвига соединены с первыми входами сумматоров-вычитателей 6-10 соответственно, входы старших разрядов регистра 1 непссредствеццо, а регистра 4 через элемент 11 НЕ соединены с выходами сумматоров 12, 13 и выходами устройства 14 (А, 15(Аг;1 соответственно, входы регистра 2 непосредственно, а ре 03 6гистра 3 через элемент 16 НЕ соединены с выходами вычитятепей 17, 18 и выходами устройства 19 (А,Д, 20 (Аг) соответственновыход регистра 5 соединен со ВхОдОм сумматора-Бычитатэля 10 Вто рой вход которого является...

Устройство для перебора сочетаний

Загрузка...

Номер патента: 734704

Опубликовано: 15.05.1980

Авторы: Бессмертных, Горшков

МПК: G06F 7/08

Метки: перебора, сочетаний

...19, 20, 21, три элемента ИЛИ 22, 23, 24, и два элемента задержки 25, 26. Второй кольцевой счетчик содержит два разряда 27 и 28, два элемента ИЛИ 29, 30 и два элемента задержки 31 и 32. Третий кольцевой счетчик 3 включает один разряд 33 еВыходы каждого предыдущего кольцевого счетчика через элементы задержки 25 и 31 подключены к упраьпяюшему входу каждого последующего кольцевого счетчика, а через элемент задержки 26 и 32 к нулевым входам всех разрядов, кроме первых этого же кольцевого счет чика, а через элементы И 22 и 29- к единичным входам первого разряда этого же кольцевого счетчика. Единичный вход каждого последующего разряда предыдущего кольцевого счетчика подключен к выходу элемента ИЛИ, соединенному с выходами предыдущего разрядов...

Специализированный процессор

Загрузка...

Номер патента: 734705

Опубликовано: 15.05.1980

Авторы: Балашов, Водяхо, Негода, Пузанков, Шаляпин

МПК: G06F 17/10, G06F 19/00

Метки: процессор, специализированный

...- функция от дробной частиХ Харгумента.Т. е. для вычисления функции е в указанном диапазоне необходимо выдлить45 целую часть аргумента, вычислить функции от обеих частей аргумента и затем перемножить полученные значения.Действия по приведению аргумента начинаются после поступления на входной регистр 4 мантиссы аргумента йх на счетчик 1 порядка аргумента Рх и в блок 9 управления признака функции. По признаку функции блок 9 управления настраивается на выполнение определенного алгоритма, который начинается с анализа порядка аргумента.Если порядок аргумента не равен нулю, то в зависимости от знака порядка алгоритм приведения к интервалу разделяетсн на две ветви, Пусть знак порядка ) О, тогда при Р- формируется сигнал ех если...

Цифровой синтезатор синусоидальнокосинусоидальных сигналов

Загрузка...

Номер патента: 734706

Опубликовано: 15.05.1980

Авторы: Степашкин, Эмих

МПК: G06F 15/34

Метки: сигналов, синтезатор, синусоидальнокосинусоидальных, цифровой

...сумматоре результату величины тю на регистре 9 с помощью импульсов суммиро.вания У 5. Образованная величина 5 топзаписывается в регистр 9 импульсамиУ 17. После этого в сумматор 3 запись вается величина, описываемая выражением (3), с регистра 8, и вычитаетсяиз нее величина "/"З(11 5 и)к тому времени образованная в умножителе.Затем полученный результат записьвается в регистр 8 а в накапливающий сумматор - величина 5 й из регистра 9импульсами У 4 . После чего умножитель вычисляет 5-ю гармонику, котораяпосле своего образования выдается врегистр 7 с весом 1/128, Взвешиваниена 2отсчета 5-й гармоники осуществляется путем сдвига разрядов всторону старшего при перезаписи с мно 1 кительного устройства в регистр 7 импульсами У 18,...

Устройство для реализации быстрого преобразования фурье

Загрузка...

Номер патента: 734707

Опубликовано: 15.05.1980

Автор: Грибков

МПК: G06F 17/14

Метки: быстрого, преобразования, реализации, фурье

...17 вводится новый исходный массив, по выходам 15, 16 выводится результат. В процессе ввода новой информации из последних двух операндов константы выделяются сразу, как только эти операнды записываются во входной регистр 13, последние разряды подаются в сдвиговый регистр. После окончания записи исходного массива в сдвиговом регистре хранится половина разрядов константы.Процесс вычисления начинается с выработки в адресном блоке 12 данньк адресов двух первых операндов, которые последовательно выбираются в выходной регистр 2. Управляющие сигналы по выходам 21 и 18 организуют соответственно запись последних разрядов в сдвиговый регистр и непропускание последних разрядов в промежуточные регистры 573 д 707 и 6, После принятия последних...

Устройство для реализации быстрого преобразования фурье

Загрузка...

Номер патента: 734708

Опубликовано: 15.05.1980

Автор: Грибков

МПК: G06F 17/14

Метки: быстрого, преобразования, реализации, фурье

...организовать вычисление, что в процессе выполнения удается совмещать во времени определенные шаги, например, практически натом же оборудовании одновременно выполнять первые итерации для четных и нечетных операндов. Совмещение возможноввиду того, что в этом случае для одних 35 двухточечных преобразований фурье длянечетных операндов на первой, итерациине требуется операций умножения на константы, а дпя других (для четных) такаяоперация требуется, Отсюда следует, что 40 можно совместить эти итерации, изыскавдополнительный вычислительный ресурсдля выполнения удвоенного копичествасложения комплексных чисел. В предлагаемом устройстве такой ресурсудва ивается путем введения дополнительногоблока сложениявычитания, в других случаях можно обойтись...