Архив за 1980 год
Устройство для сравнения чисел
Номер патента: 736092
Опубликовано: 25.05.1980
Авторы: Березюк, Веселый, Попов, Свищ
МПК: G06F 7/04
...и 4 воэ буждает ся и отклоняет световой поток на угол 2 р( влево иливправо в зависимости от соотношенияразрядов регистров 1 и 2. При этомсветовой поток не попадает на входследующей пары и далее на фотоприемник 5, а через собирательную линзу6 попадает на соответствующий Фотоприемник 5 или 53 и возбуждаетузел 7 оценки результата по соответ -ствующему входу Больше А илиБольше Б",Управление отклонением дяухпоэиционных отражателей 3.можно осуществлять, например, используя свойствопьезокристаллов изменять свои размеры под действием приложенного напряжения.Для упрощения чертежа цепи питания, а также цепи ввода сравниваемыхчисел, цепи сброса. регистров в нольи цепи возбуждения двухпоэиционныхотражателей 3 и 4 не показаны, ноих...
Устройство для сравнения десятичных чисел
Номер патента: 736093
Опубликовано: 25.05.1980
Авторы: Горяйнов, Попов, Рубанов, Скибенко
МПК: G06F 7/04
Метки: десятичных, сравнения, чисел
...переполняется 1-ая декада двоичнодесятичного регистра 1 с записаннымн нее десятичным разрядом а; ,так как для ее переполнения на еевход нужно подать меньшее количестнозаполняющих импульсов, чем для переполнения 1-ой декады двоично-десятичного регистра 2 и десятичным разрядом в; . Следовательно, импульспереполнения на выходе декады с любымбольшим пс абсолютной величине десятичным разрядом одного из сравниваемых чисел появляется раньше, чемимпульс переполнения на выходе декадытого же порядка, но с меньшим поабсолютной величине десятичным раз -рядом другого из сравниваемых чисел.а, н,а- в,а ва- н2 2 1где а, в - старшие десятичныеразряды сравниваемыхчи сел;а в - 1-ые десятичные разря -ды сравниваемых чисел;ап, вл - младшие десятичные...
Устройство для обработки цифровой информации
Номер патента: 736094
Опубликовано: 25.05.1980
Авторы: Бут, Губка, Дергачев, Дуранова, Лысенко, Попов, Скибенко
МПК: G06F 7/04
Метки: информации, цифровой
...С и выделенное число являетсялибо старшим, ли бо средним, ли бамладшим в зависимости от заданногадешифратаром 4 режима работы.Дешифратор 4 предназначен дляпреобразования двоичного позицион -ного кода в унитарный и выполняет -ся но любой известной схеме. Шифратор 17 (Фиг.2) блока 5 анализарезультатов предназначен для преоб -разования унитарнога кода в двоичный позиционный и выполняется полюбой известной схеме,Устройства работает следую.имобразом.На информационные входы 6, 7 и 8 поступают п-разрядные сравниваемые числа (соответственна А,В и С). Разряды числа А поступают на первые информационные входы компаратора 1, вторые входы кампаратора 2, на первые входы блока 3 мультнпле ксора. Разряды числа В поступают на вторые инФормационные входы...
Устройство для возведения чисел в квадрат
Номер патента: 736095
Опубликовано: 25.05.1980
Авторы: Пшеничников, Сулацков
МПК: G06F 7/38
Метки: возведения, квадрат, чисел
...а все старшие разряды вО. Первый цикл возведения н квадрат закончен, схема готова ко второму циклу работы.За время первого цикла работы устройства через входной элемент И 4 на входы дополнительного счетчика 8 и счетчика-накопителя 9 проходит число импульсов, равное удвоенному числу х, записанному в регистре 1 основания, без единицы, так как 1 предварительно з апи сывает ся н первый младший разряд дополнительного счетчика 8. В счетчике-накопителе записано число И = 2 х - 1 или с учетом того, что х = а + Ь М,=2 х=2(а+ЬМ= РафгЬ Так как элементы 5 и 8 по прежнемуоткрыты, то через входной элементИ:4 на счетные входы дополнительногосчетчика 8 и счетчика-накопителя9 продолжают поступать счетные импульсы. Но так как в регистре 1 основания...
Устройство для вычисления корня к-ой степени
Номер патента: 736096
Опубликовано: 25.05.1980
Авторы: Рейхенберг, Шевченко
МПК: G06F 7/38
Метки: вычисления, к-ой, корня, степени
...входамсумматоров-вычитателей 12, 1 э и 1,по тРетьим входам сумматоров-вычитателей 1(в 1 и 1 к+ по четвертымвходам сумматоров-нычитателей 1, и1 в по пятым входам сумматоров-нычитателей 1 и 1+ по шестому входусумматора-нычитателя 1; . При отри О цательном значении содержимого первого регистра 2 на любой итерациисо второго выхода блока 4 выдаетсясигнал Ч= -1, который определяетвыполненйе вычитания по указанным 65 входам сумматоро в-вычит ат елеймента номер итера.:т ан а вли вает ся променьше величины в,ства значений ции, на котог цесс вычисл 1 На первой итерации с выК+хОдом блоков 3-3 выдаются нулевые значения, Б любой 3-й итерации с регистра 22 выдается значение У на блок 3, с первого выхода которого на второй вход сумматора - вычи-.-2...
Устройство для возведения в квадрат
Номер патента: 736097
Опубликовано: 25.05.1980
Авторы: Кравченко, Примиский, Решетняк, Цуканова
МПК: G06F 7/38
Метки: возведения, квадрат
...двоичного счетчика 4 в состояние1 , т,е, записывается число (2" - 1) . На вход 1 устройства начинает поступать число-импульсныйкод (Ч; . Первый входной импульс Ыпройдя через удвоитель 2, в которОмон преобразуется в два импульса 1 Чи Ы, поступает на нход двоичногосчетчика 4. Импульс Г 1, вызываетпереполнение счетчика 4, т,е, всеразряды уст анавлинаются в состояниеО . Импульс 1 Ч записынает в счетЧик 41 , Входной импульс М 1поступает также на вход элемента задержки 3, время задержки Т котороговыбрано больше времени, необходимогодля преобразования импульса М 1 вимпульсы М и 11" в удвоителе импульса2(Т), переполнение дноичного счетчи -ка 4(Т ) и записи 1 в этот жесчетчик (Тз), т.е.ТРТ, +Т +Т (2)Таким образом, после записи1вдвоичный...
Устройство для вычитания
Номер патента: 736098
Опубликовано: 25.05.1980
Автор: Баранов
МПК: G06F 7/385
Метки: вычитания
...с выхода регистра 1 черезэлемент И 5, открытый нулевым вы 40 ходом триггера 3, поступает на единичный вход триггера 3 через элемент 11задержки.В результате триггер 3 перейдетв единичное состояние только послеокончания действия импульса единицывычитаемого на выходе регистра 1,Этим обеспечивается стирание первойединицы кода вычитаемого с помощьюэлемента И 4, закрытого единичным выходом триггера 3.После перехода три ггера 3 в единичное состояние элементы И 5 и б закрываются нулевым выходом триггера3, а элементы И 4 и 7 открываютсяединичным выходом триггера 3.В результате инвертированный спомощью элемента НЕ 10 двоичный кодуменьшаемого поступает через элемен -ты И 7 и ИЛИ 8 на вход регистра 2,а двоичный код нычитаемого...
Дискретный умножитель частоты
Номер патента: 736099
Опубликовано: 25.05.1980
МПК: G06F 7/52
Метки: дискретный, умножитель, частоты
...вход блока 12управления. Эа время поступленияв блок 12 импульсов Гоп в этом блокевырабатываются последовательно трисигнала, первый из которых обнуляетрегистры 7 и 8, второй сигнал, снимаемый со второго выхода блока 12, поступает на первые входы групп элементов И 9 и 10, осуществляя перенос прямого кода из делителя 1 частоты в регистр 7 памяти и переносиливыл, Ку,Предлагаеоповысить точность умножения эа счетуменьшения погрешности от неравномерности следования импульсов выходной последовательности до возможногодля дискретных умножителей предела.Эта погрешность равнапри уск60 ловии, что погрешность заполненияделителя 1 составляет + один импульс опорной частоты,Формула изобретения1. Дискретный умножитель частоты,65 содержащий коммутатор,...
Внешнее устройство управления
Номер патента: 736100
Опубликовано: 25.05.1980
Авторы: Кондратьев, Коротченя, Овсянников, Рудаковский
МПК: G06F 9/02
Метки: внешнее
...функции, Все остальные функции устройства реализуются микропрограммно. Так, например, при нажатии соответствующей кнопки (чтение, запись, установка адреса команды, начальная загрузка программы и т,д.) устанавливается н единичное состояние соотнетст - вующий триггер в блоке 5 управления и формируется сигнал запроса от пульта, который через блок 12 связи с процессором поступает в процессор, Если процессор находится в остановленном состоянии, то производится переход к выполнению специальной микропрограммы, которая анализирует состояние блока 5 управляющих сигналов через блок 12 связи с процессором. В зависимости от причины, вызвавшей ручную олерацию (чтение, запись и т,д.), производит - ся передача информации из оператив 73610025 ЗО 40...
Устройство для прерывания программ
Номер патента: 736101
Опубликовано: 25.05.1980
Автор: Тимошок
МПК: G06F 9/48
Метки: прерывания, программ
...запроса и разрешения со стороны программы-диспетчера, которое фиксируется триггером 18.Выбранный сигнал запроса через второйи третий многовходовые элементы ИЛИ5 и 7 и первый элемент ИЛИ 15 поступает на вход элемента И 19, с выходакоторого на дополнительный вход сумматора 20 поступает управляющий сигнвдпри наличии разрешающего сигнала с выхода триггера 18.Адрес начальной команды программыпрерывания формируется суммирсваниемна сумматоре 20 кода номера сигналапрерывания, который формируется шифратором 8, и кода базисного адреса, расположенного в регистре 21 базисногоадреса. факт отсутствия незамаскированных прерываний отмечается наличиемсигнала на выходе отсутствия прерывания 22 блока 3 приоритета. Устройствоуправления...
Устройство для контроля последовательности импульсов
Номер патента: 736102
Опубликовано: 25.05.1980
Авторы: Бутакова, Волков, Покровский, Темник
МПК: G06F 11/28
Метки: импульсов, последовательности
...автоматически с помощью амплитудного дискриминатора 3 с дешифратором положения - двоичный код навыходе, имеющего И каналов, которыйвыдает после поступления каждого импульса двоичный код. Двоичный коддалее поступает в блок 5 вычитания(блок реверсивного счета) . Ширинаобщего окна канала амплитудного дискриминатора 3 выбирает ся равной корню квадратному из дисперсии исследу -емого входного сигнала, и в процессеобработки не настраивается. Настройка ширины общего окна производится 40 только при переходе к исследованиюпроцессов с другими статическимихарактеристиками. Уровень порога нижнего окна амплитудного дискриминатора 3 задается из блока 2 угравления 4 50 55 60 65 являются информационным входом ивыходом коммутатора 15.Устройство работает...
Устройство для получения диагностических тестов логических блоков
Номер патента: 736103
Опубликовано: 25.05.1980
Авторы: Бессмертных, Павличенко
МПК: G06F 11/00
Метки: блоков, диагностических, логических, тестов
...матричного коммутатора подключены к счетным входам триггеров блока 8, а через замыкающие контакты переключателей 5 11 - к вертикальным шинам, которые через замыкающие контакты переключателей 3.1-3.3 коммутатора коньюнкции 3 соединены с замыкающим контактом кнопки блока управления 2, который соединен с входом блока индикации 8, с подключенным к нему реле 8,7. Выход элемента ИЛИ 6 соединен с входом блока индикации 9, к которому подключено реле 9,8 и индикаторная лампочка 9.1. Установочные входы триггеров 8 1-8.5 блока 8 подключены через замыкающие контакты 7.1-7,5 переключателя 7 к размыкающему контакту кнопки бдока управления 2, а прямые выходы соединены с входами бдока индикации 9, к которым подключены лампочки индикации...
Устройство для исправления ошибок
Номер патента: 736104
Опубликовано: 25.05.1980
МПК: G06F 11/08, H03M 13/51
Метки: исправления, ошибок
...принятой рабочей кодовой комбинации. На выходе элемента ИЛИ 3 формируется единичный сигнал, который запрещает прохождение сигналаначало коррекциичерез элемент запрета, На шике 17окончание коррекцииустанавливается единичный сигнал,Пусть поступила кодовая комбинация, имеющая одиночную ошибку, В этом случае возбуждается одна из шик20 25 ЗО 40 дешифратора 8 одиночных ошибок 8, навыходе элемента ИЛИ 9 формируется(единичный сигнал, который запрещаетпрохождение сигналаначало коррекциичерез элемент 10 запрета. Сигналначало коррекциипроходитчерез элемент 4 запрета, переводитв единичное состояние младший разряд регистра б сдвига и обеспечивает прохождение тактовых импульсовчерез элемент И 7. Тактовые импульсы,поступающие по шине 16 как...
Устройство для сопряжения основной памяти с процессором
Номер патента: 736105
Опубликовано: 25.05.1980
Авторы: Ломов, Терешкина, Шульгин
МПК: G06F 13/00
Метки: основной, памяти, процессором, сопряжения
...информация игнорируется, а с соответствующего регистра 2 через первый элемент ИЛИ 4 записываемая информация поступает на группу 8 элементов И-ИЛИ, а с выхода которой - на формирователь 9 и выходные регистры 5. формирователь 9 из 64-разрядной информации по коду 10 Хэмминга формирует 8 разрядов корректирующего кода, который вместе с информацией записывается в выходной регистр 5, соответствующий запущенному блоку. С этого регистра сформированное двойное 15 слово ( 72 разряда) передается на вторую группу информационных выходов в блок памяти и сохраняется на шинах до конца цикла памяти, Одновременно с информацией в блок памяти передается сигнал "Запись" 20 по управляющему выходу 13. В режиме "Чтение" информация из памяти поступает на...
Устройство для обработки данных
Номер патента: 736106
Опубликовано: 25.05.1980
Авторы: Елисеев, Кондратьев, Ленкова, Переверзева
МПК: G06F 15/00
Метки: данных
...синхроимпульсу СИ 1 на вход двухбайтного операционного блока 9 принимается старшее полуслово входного регистра 6, а результат обработки в двухбайтном операционном блоке 9 по синхроимпульсу СИ 2 заносится в старшее полуслово выходного регистра 7. Во второйполовине машинного такта по синхроимпульсу СИЗ принимается и обрабатывается младтат по синхроимпульсу СИ 4 заносится вмладшее полуслово выходного регистра 7. 5 736106 6формирование адреса микропрограммнойпамяти 1 и т, д.). Существенно важнойдля настоящего изобретения являетсятолько одна микрооперация поля многоцелевого назначения, управляющая направлением обработки информации, Этамикрооперация вызывает выработку сигнала на выходе изменения направленияобработки дешифратора 3...
Однородный параллельный процессор
Номер патента: 736107
Опубликовано: 25.05.1980
Авторы: Мышкин, Норкин, Паишев, Прангишвили
МПК: G06F 15/00
Метки: однородный, параллельный, процессор
...имеюшие более сжатый вид, чем аналогичные микропрограммы известного процессора, хранятся в постоянном736107 30 запоминающем устройстве микропрограммного устройства.В блоке памяти хранится множестворазличных сочетаний команд (микропрограммы), которые встречаются в5данной задаче и задают режимы работустройств обработки в каждом тактеработы процессора. Например, строкамассива может иметь следующий смысл:первому устройству обработки выполнить 10сложение, второму - умножение, третьему - деление и т. д а 3 ц -му - ничего не делать. В следующем тактесочетание команд в строке будет другоеи, соответственно, устройства обработкибудут работать уже в других режимах.Каждое сочетание команд для устройствобработки записывается в блок памятиодин раз...
Устройство для моделирования вершины графа
Номер патента: 736108
Опубликовано: 25.05.1980
Авторы: Батырев, Орлов, Павлов, Сазонов
МПК: G06F 15/173, G06G 7/122
Метки: вершины, графа, моделирования
...инверторов 11, третий элемент И-НЕ 12 второй элемент И 13, инвертор 14 и расширительные входы 15, 16 и 17.Устройство работает следуюшим образом.На входы элемента 1 поступают сигналы заявок Л с других моделей вершин графа, а на первую группу входов элементов 7 поступают сигналы потоков событий р , приоритетов р и логических условий рПусть триггер 6 находится в нулевом состоянии. Тогда ьходной сигнал, ,проходя через элемент "ИЛИ 1 линию задержки 2 и элемент "И-НЕ Зустановит триггер 4 в единичное состояние, Линия задержки 2 спужит для фильтрации сигналов помех по входам устройства. Триггер 6 устанавливается в единнч Устройство ддя моделирования вершины графа, содержащее первый триггер, инвертор, первый элемент ИЛИ, выход которого...
Устройство для вычисления минимальной прямоугольной оболочки плоского объекта
Номер патента: 736109
Опубликовано: 25.05.1980
МПК: G06F 15/173
Метки: вычисления, минимальной, оболочки, объекта, плоского, прямоугольной
...вычисления опорных прямых, дешифрации состояний и блока памяти значений опорной функции подключены к выходу блока управления, первый од блока амяти значений опорной функции соединен со входом блока управления введены последовательно " соединенные арифметико-логический 3 0 35 40 д 5 ции.На фиг. 1 представлена блок-схемаустройства; на фиг. 2 а и фиг. 2 б - примеры, поясняющие принцип работы устройства.; на фиг. 2 в - минимальнаяпрямоугольная оболочка плоского обьекта,Устройство содержит блоки 1 и 2 памяти, блок 3 коммутации, блок 4 управления, блок 5 вычисления опорных прямых, блок 6 дешифрации состоянийблок 7 памяти значений опорной функции,арифметико-логический блок 8, блок 9памяти параметров минимальной прямоугольной оболочки. Цифрами...
Устройство для моделирования систем массового обслуживания
Номер патента: 736110
Опубликовано: 25.05.1980
Авторы: Бородаев, Сычев, Хомоненко
МПК: G06N 7/08
Метки: массового, моделирования, обслуживания, систем
...элемент3 "Запрет" на вхо д сложения счетчика 8занятых каналов и одновременно входятв блок 7 случайных временных задержек,имитирующий проиесс обслуживания, Лоступление импульса на вход сложениясчетчика занятых каналов увеличиваетего код на единицу, что означает занятие одного канала. Импульс блока случайных временных задЕржек, появившийсяна выходе через время, равное случайнойдлительности обслуживания, поступает навычитающий вход счетчика занятых каналов и списывает" из него единицу, имитируя тем самым освобождение одногоканала. В момент времени, когда всеканалы заняты, на выходе многовходового элемента И 9, связанного с разрядами счетчика 8 занятых каналов, появляется сигнал, поступающий на управляющий вход элемента 3 Запрет" и на...
Устройство для определения экстремумов
Номер патента: 736111
Опубликовано: 25.05.1980
Авторы: Островский, Стеценко, Фильтштинский, Чинков, Яковец
МПК: G06F 17/17
Метки: экстремумов
...входу в реверсивный сумматор 4 и переносится в параллельном коде без изменения в буферный регистр 5, По приходу второго значения сигнала на положительный вход сумматора 4 вычисленная разность оценивается по критериям (2) и (3).Если она положительная, т, е. выпол" няется условие (2), можно сделать вы-. вод, что максимум слева по оси времени. Для сохранения максимального из первой поступившей пары чисел необходимо полученную разность прибавить к содержимому буферного регистра 5 и результат, равный второму (большему) из чисел переписать в сумматор 4. Этим самым схема 3 сравнения подготволена для приема следующего (третьего) числа, Одновременно это промежуточное максималь ное значение фиксируется в регистре 6 экстремумов, но на выход оно не...
Устройство для вычисления коэффициентов фурье
Номер патента: 736112
Опубликовано: 25.05.1980
Авторы: Волошина, Востриков, Коротич
МПК: G06F 17/14
Метки: вычисления, коэффициентов, фурье
...Ж поступают на блоки 9-12. На выходах блоков умножения формируются одновременно четыре частичных произведения ЯВА( ) Же%;ЗттА (К) ЭщЮЯ,еА 1 (К) Зы% ЭтА(К) Р еЮ, которые записы ваются в промежуточные регистры 13-16.Введение в структуру устройства промежуточных регистров 13-16 позволяет операции умножения и суммирования выполнять одновременно, т, е. результаты 35 умножения операндов А 1 (К) и й суммируются согласно алгоритму, а новые операнды А ( К+1) и ЗЧ через регистры 5-8 поступают на умножение,С выходов регистров 13-16 частич ные произведения поступают на блоки 17 и 18, на выходах которых формируются суммы согласно выражениям (2).Зн ачения сумм ИА,К)%3 ч ЪпАИОФ с выходов блоков 17 и 18, а также действительная и мнимая части числа...
Устройство для быстрого преобразования фурье
Номер патента: 736113
Опубликовано: 25.05.1980
МПК: G06F 17/14
Метки: быстрого, преобразования, фурье
...коммутатора сомножитедей, информационн:ые выходы регистров комплексной весовой функции соединены с первыми двумя информационными ьходами коммутатора сомножителей, выход которого соединен с информационным ьходом блока умножения, е его выход - с ьходами регистров произведений, выходы которых соединены с первыми четырьмя информационными ьходами коммутатора слагаемых, а выходы двух входных регистров одного числе соеди- ненЫ с пятым и шестым ьходеми ком 50 мутатора слагаемых, информационный выход которого соединен с информационным входом сумматора, а выход сумматора соединен с выходом устройства и с ьходами регистров слагаемых, выходы регистров слагаемых соединены соответственно с третьим и четвертым информационными ьходеми коммутатора...
Коммутируемый цифровой коррелятор
Номер патента: 736114
Опубликовано: 25.05.1980
Автор: Шибалов
МПК: G06F 17/15
Метки: коммутируемый, коррелятор, цифровой
...ся через элементы И .6 записи в регистры 5 памяти состояния канала. В каждом из каналов обсчета на элементы И 6 записи поступают потенциалы от триггера 14,управления таким образом, что 55 на работающем канале элементы И 6 блокируются, а на свободном элементе И 6 записи транслируют состояние счет 1 А 6чика цикла 3 в регистр 5 памяти состояния канала. Данный регистр связан с дешифратором 7 начала эталона КК, который на свободном канале с каждым гактом поочередно смешает разрешающийЪпотенциал на тот элемент И 9 пропуска, на котором присутствует первый разряд эталона КК, полученный с регистра 1. На работающем канале дешифратор 7 фиксирует разрешающий потенциал на период обсчета на том из элементов И 9 пропуска, на котором в начале...
Устройство для вычисления функций
Номер патента: 736115
Опубликовано: 25.05.1980
Авторы: Селезнев, Толокновский
МПК: G06F 15/34
Метки: вычисления, функций
...аппроксимации одной четверти периодафункции Ъ = 5 1 П 1Ъ = со 5 х,( - коэффициент деления делителя4 аргумента,импульсы поступают В счетчик 7 участков,полное число состояний котоОго рдВно и 2,Выходы счетчика 7 через дец;ифрдтор 9 управляют шифраторами 10 1., задяюци5 736 ми угловые коэффициенты аппроксимирующих отрезков при помощи групп элементов И 1 2 и 1 3, Импульсы с выходов групп элементов И 12 и 13 через элементы 15 и 16 ИЛИ поступают на первые входы сумматоров 19 и 20, а также на входы двоичных умножителей 17 и 18, с выходов которых импульсы поступают на входы сумматоров 19 и 20, Импульсы с выходов сумматоров 19 и 20 О поступают на входы коммутаторов 22 и 23 и далее через третий и четвертый сумматоры 24 и 25 - на входы...
Адаптивный статистический анализатор
Номер патента: 736116
Опубликовано: 25.05.1980
МПК: G06F 17/18
Метки: адаптивный, анализатор, статистический
...рабочи х напряжений аналогоцифровых преобразователей в соответствии с диапазоном изменения случайногосигнала. Подключение к выходам блоков определения и фиксации блоков определения относительной разности диапазонов позволяет определить козффициентвеличину отличия диапазона измененияслучайного сигнала от эталонного, а наличие связи блоков определения относительной разности диапазонов с выходным устройством коррекции позволяетпроизвести коррекцию выходного сигнала анализатора, тем самым получать навыходе анализатора статистические характеристики без поправочных коэффициентов.Это также дает возможность возвести в 1, ) - степень каждый коэффициент отличия, перемножить их с вычисденной процессором статистической характеристикой, и тем самым...
Устройство для регистрации стационарных и нестационарных участков случайного процесса
Номер патента: 736117
Опубликовано: 25.05.1980
Автор: Терентьев
МПК: G06F 17/18
Метки: нестационарных, процесса, регистрации, случайного, стационарных, участков
...блок 15 контроля, элементИ 16.Устройство работает следующим образом.Сигнал из блока 1 памяти одновременно поступает на входы интегратора 4,блока 1 1 умножения, блока 1 4 сравненияи блока 15 контроля. С выхода интеграто 35ра 4 текущее среднеезначение поступаетна дифференцирующий блок 5, с выхода которого сигнал, в случае изменения среднего значения случайного процесса, черезпороговый блок 6 подается на один из40входов элемента И 7,С выхода интегратора 3 текущеезначение автокорреляционной функциипоступает на дифференцирующий блок 12,45 с выхода которого сигнал, в случае изменения автокорреляционной функции,через пороговый блок 1 3 подается на другой вход элемента И 7.С выхода элемента И 7 сигнал по50 ступает на формирователь 8...
Устройство для изменения масштабов
Номер патента: 736118
Опубликовано: 25.05.1980
Авторы: Грездов, Филиппенко
МПК: G06G 7/02
...подключен ко второму входу сумматора 2, вход обрабатываюшего усилителя подключен к выходам кпючей 6, управляющие входы которых связаны с выходами блока 7 выделения канала максимапьных по модупю сигналов, входы которого соединены с выходами интеграторов 3,Блок 7 выделения канапа максимапь 45ных по модулю сигналов состоит иэ бпока 8 выделения максимальной вепичиныпеременной, блока 9 компараторов и бпока ЬО кпючей. Бпок 7 имеет 2 П входов(;Н -количество переменных) и 2 И выходов и указывает канал, где переменнаяймеет максимапьную вепичину.Устройство синтезирует модель, решение которой описывается поверхностьюкуба с заданной дпиной ребра.55Для системы однородных дифференциапьных уравненийХ=АЮХ=МОХИ) (2) Масштабный множитель м ) выбирается...
Операционный усилитель
Номер патента: 736119
Опубликовано: 25.05.1980
Авторы: Волобуев, Домнин, Заец, Сбоев
МПК: G06G 7/12
Метки: операционный, усилитель
...транзисторов-ин5 736 1 верторов 15 и 22 аналогична проводимости входных транзисторов 1 и 2. Коллекторы выходных транзисторов 3 и 4 соединены с нагрузочными термостабилизирующими диодами 7 и 8 и базами транзисторов 11 и 12 смешения уровня с противоположным типом проводимости. Вторые выводы диодов 7 и 8 подключены к отрицательному попюсу источника питания. Коллектор транзистора 11 сое О динен с базой транзистора-инвертора 21 второго каскада усилителя 27 мощности а коллектор транзистора 12 соединен с базой транзистора-инвертора 14 первого каскада усилителя 20 мощности, При этом 5 проводимость транзисторов-инверторов 14 и 21 аналогична проводимости выходных транзисторов 3 и 4 пары.Коплекторы транзисторов-инверторов 14, 15 и 21,...
Время-импульсное множительно-интегрирующее устройство
Номер патента: 736120
Опубликовано: 25.05.1980
МПК: G06G 7/12
Метки: время-импульсное, множительно-интегрирующее
...Ь 1 ап 225 ЕКСЕЦИЛ, ВХОД КОТОРОГО СОЕДИ- исн с выходс 2 м сумматора-интегратора, а вторОЙ вход подкпес 2 чен к источнику опор - ого цацряженил, между выходом второго импугеспого делителя напрлкения и вхо- З 0 дом сумматора-интегратора вкгючен до - погснцтеге 1 ПО ввеенеый интегг 2 иру 0 иЙ 4Ц - эквиволацтное выходное соэкюпротивгееце импульсного де -лителя 6 напряжения;- емкость конденсатора 7;- выходное напряжение источооника 8 регулируемого опорного напряжения;Щ 01 - значение относительной длительности импульсов в нулевой момент времени. - время. (параметр интегрирования),С помощью импульсного делителя 4напряжения и низкочастотного фильтра 5осуществляется перемножение относительцой длительности импульсов 9 нанапряжение Ое на втором...
Модель двунаправленной ветви
Номер патента: 736121
Опубликовано: 25.05.1980
Авторы: Додонов, Федоров, Федотов, Хаджинов, Шишмарев
МПК: G06G 7/122
Метки: ветви, двунаправленной, модель
..."пусковой импульс. Он проходит только тот апемент И, на котором в данный момент есть сигнап перепопнения с выхода счетчика.При переполнении счетчика 13 "пусковой"импульс проходит элемент И 3 иустанавпивает триггер 17 в единичное ссстояние,736 1 5При переполнении счетчика 14 пусковой импульс проходит элемент И 4 и устанавливает триггер 18 в единичное состояние. 10 Единичное состояние одного из триг геров 17 или 18 производит блокировку входа элемента И 3 или И 4 и, соответственно,поступает на вход 23 или 24 одного из формирователей 19 или 20 веса ветви. Тем самым производится подготовка одного из формирователей веса ветви в одном из направлений к работе, Если триггер 17 находится в единичном состоянии, то подготавливается формирователь 19...