Архив за 1980 год
Устройство для ввода информации
Номер патента: 734648
Опубликовано: 15.05.1980
Авторы: Базылев, Кокошников, Машкарев, Питкевич
МПК: G06F 3/02
Метки: ввода, информации
...документа дважды набираются на клавиатуре 1. При первом наборе данных устройство работает как в режиме Набор 1 донажатия клавиши КБ, При нажатии клавиши КБ сигналом со второго выхода блока 5анализа данных устанавливается в единичное состояние первый триггер 9, а по сиг 30 налу с его единичного выхода блок 3 управления сбрасывает регистр 4 символа ипервый регистр 7 адреса. В результате этогоустройство переводится с режима работы Набор 1 в режим Набор 2. Затемпроизводится повторный набор данных склавиатуры 1. Прн этом каждый символзаносится в регистр 4 символа и сравнивается первым блоком 10 сравнения с соответствующим символом, записанными в блоке 6памяти во время первого набора. В случаео совпадения символов сигналом из блока...
Встроенный мультиплексный канал
Номер патента: 734649
Опубликовано: 15.05.1980
Авторы: Заславский, Щередин
МПК: G06F 3/04
Метки: встроенный, канал, мультиплексный
...коррекция на единицу адреса и счета в УСУ. Скорректированное УСУ возвращается в память подканалов, в регистрах процессора остается его копия. После этого микропрограмма опять анализирует сигнал ца линии 25. Когда он исчезнет, сигналом микрооперации на линии 29 сбрасывается триггер 14, сигнал на линии 23 снимается. Сцснал микрооперации на линии 29 поступает также через задержку 12 ца вход второго элемента 5 И, формируогцего сигцалы установки триггера 13. Далее мцкроцрограмма анализирует сиг. палы на линиях 26, 27 н 25. Если ВУ установило связь с каналом для с)ередачи од- Н)го байта, с.; сцт ца линии 26 снимается. Задержка, ц эс мця элементом 12, имеет такую вели цу. то сигнал на линии 26 снимается .со тоо, как появится сигнал на выходе...
Устройство для ввода информации
Номер патента: 734650
Опубликовано: 15.05.1980
Авторы: Дягин, Иванов, Кораблина
МПК: G06F 3/04
Метки: ввода, информации
...поступающий на вход управления считыванием первым накопителем 8, в результате чего числа, записанные в ячейках этого накопителя 8, последовательно поступают на входы схемы 10 и дешифратора 11. На другой вход схемы 10 поступает числовой код с выхода распределителя 6, соответствующий номеру входного преобразователя 15, выставившего запрос. В случае, если в процессе считывания кодов из первого накопителя 8 ни один из них не окажется равным коду, сформированному распределителем 6, что означает, что данный входной преобразователь 15 не подключен в данный момент ни к одному из приемников 17. Схема 10 никаких сигналов не вырабатывает, и блок 7 осуществляет повторную генерацию той же последовательности кодов, сопровождающуюся формированием...
Устройство для сопряжения вычислительной машины с импульсными датчиками
Номер патента: 734651
Опубликовано: 15.05.1980
Авторы: Грузнов, Дроздов, Карпычев, Кутьин
МПК: G06F 3/04
Метки: вычислительной, датчиками, импульсными, сопряжения
...этих блоков каждое сообщение поступает на соответствующие м элементы 5 ИЛИ и выходные регистры 6. Покомандам с выходов элементов 5 ИЛИ вычислительная машина переписывает в свою очередь память последовательно первое и второе сообщения с каждого из выходных 0регистров 6.Очень редко встречается режим работыблока 3, когда через него передается сообщение, сформированное из налагающихся во времени трех и более одиночн и. импульсов, поступающих с датчиков. Вдм режиме с помощью блока 3 уже не удается выделить каждое из требуемых сообщений, Упомянутым блоком выдается на свой первый выход параллельный код сообщения, соответствую 734651щий адресу первого из сработавших датчиков, а на второй - параллельный код сигнала о наложении нескольких...
Устройство для сопряжения каналов связи с цифровой вычислительной машиной
Номер патента: 734652
Опубликовано: 15.05.1980
Авторы: Беляев, Грузнов, Дроздов, Карпычев, Кутьин, Пронина
МПК: G06F 3/04
Метки: вычислительной, каналов, машиной, связи, сопряжения, цифровой
...сопрягаемый канал. Элемент 2 ИЛИ данного канала при этом формирует импульс, управляющий работой устройства при записи. Сообщение хранится в блоке памяти до момента его передачи. Ритм передачи в устройстве задает генератор 3 тактовых импульсов. Каждый очередной импульс генератора тактовых импульсов является командой на выдачу для передачи сообщения, хранящегося в одном из блоков 1 памяти. В устройстве принят следующий приоритет опроса блоков 1 памяти: сначала опрашиваются блоки 1 памяти с последующими номерами в группах блоков объединяемых каналов от первого до последнего, затем с предпоследними номерами от первого до последнего, и т. д. до первых номеров блока 1 памяти в группах каналов от первого до последнего. Если сообщения не...
Коммутатор процессоров
Номер патента: 734653
Опубликовано: 15.05.1980
Авторы: Бердников, Горбачев, Лупал, Никуличева, Смирнов, Торгашов
МПК: G06F 3/04
Метки: коммутатор, процессоров
...блока регистровой памяти идентификаторов. Если через данный коммутатор устанавливается новая связь между другими процессорами, то блоком идентификации уровней команд требуемого типа выбирается очередной свободный идентификатор. Вновь поступившие и выбранные идентификаторы запоминаются40 45е15 о2 зо эз 6указанным способом в других регистрах соответствующих блоков регистровой памяти идентификаторов, сохраняя зафиксированные ранее пары идентификаторов, благодаря чему не разрушаются существующие связи. Фиксируемые в модуле коммутации связи между процессорами должны быть организованы в виде таблицы пар идентификаторов, состоящей из двух столбцов, причем в одном столбце записывается идентификатор, сопровождающий информацию, идущую по...
Устройство связи для вычислительной системы
Номер патента: 734654
Опубликовано: 15.05.1980
Авторы: Грек, Заблоцкий, Лопато, Орлова, Пыхтин
МПК: G06F 3/04
Метки: вычислительной, связи, системы
...процессоры, процессоры ввода (вывода), блоки оперативной памяти, каналы и т. п.Устройство работает следующим образом, В вычислительной системе обрабатывается несколько программ одновременно, а также программ, записанных параллельно-последовательным алгоритмом, причем параллельные и независимые друг от друга ветви программ обрабатываются одновременно. Каждый центральный процессор выполняет те супервизорные функции, которые неразрывно связаны с решаемой им задачей или необходимы для новой задачи в случае, когда текущая прервана или полностью завершена. Для связи процессоров исполь 7346545зуется принцип Почтового ящика, определенные ячейки памяти используются в качестве специального временного хранилища команд для обмена между любыми...
Устройство для обмена информацией
Номер патента: 734655
Опубликовано: 15.05.1980
Авторы: Бретль, Ершов, Ожередов, Пивоваров, Стусь
МПК: G06F 3/04
Метки: информацией, обмена
...блок 10, содержащий запоминающее устройство, входной информационный регистр, регистр адреса, регистр числа, схему управления, служит для записи, хранения, чтения, регенерации и выдачи информации,Устройство работает по принципу разделения времени. Обмен информацией осуществляется по инициативе устройств обработки информации, подключенных к буферному запоминающему блоку через блоки сопряжения. Метод обмена информацией Между блоками сопряжения и буферным запоминающим блоком - асинхронный. Запросы на обслуживание от каждого из блоков сопряжения поступают в блок 8 управления, который вырабатывает сигнал, свидетельствующий о готовности к обмену и обеспечивающий логическое подключение соответствующего блока сопряжения устройству. Блок...
Устройство для межкомплексного сопряжения
Номер патента: 734656
Опубликовано: 15.05.1980
Авторы: Диденко, Карнаух, Ляшенко, Перекопный, Шандрин
МПК: G06F 3/04
Метки: межкомплексного, сопряжения
...заданного количества слов формирует сигнал окончания обмена.Работа устройства в режиме поиск запроса связи аналогична работе в режиме установка в исходное состояние групповая, Отличие заключается в том, что после приема ответа из линии связи поступают не сигналы состояния, а сигналы запросов связи от управляемых устройств.В режиме чтение состояния работа устройства по передаче адреса, команды и получения ответа аналогична работе в режиме установка в исходное состояние. После получения ответа сигнал запроса связи ,не выдается, а из линии связи принимается слово состояния от адрессованного устройства, кодирование и контроль которого осушествляется аналогично соответствующим операциям,. После приема слова при отсут-. ствии ошибок блок...
Устройство микропроцессорной связи
Номер патента: 734657
Опубликовано: 15.05.1980
Авторы: Диденко, Пшисуха, Солодовников, Топорков, Усенко, Чернец, Шандрин
МПК: G06F 3/04
Метки: микропроцессорной, связи
...- :0),а в режимах Чтение, Прием, (ЧТН, ПРМ) к шинам ИНФ подключаются информационные входы регистра 4. Через время задержки т блок 9 выдает исполнительный сигнал ВПЛ (выполнение). По сигналу ВПЛ адресованное периферийное устройство или устройство памяти в режимах Запись, Выдача, производят прием информации, и отвечают сигналом ответа ОТВ, а в режимах Чтение, Прием выдают на шины ИНФ информационные сигналы и сопровождают их сигналом ОТВ, сигналы ИНФ выдаваемые внешними устройствами на фиг. 4 фиг. 6 заштрихованы,Приняв сигнал ОТВ, устройство производит сброс триггера 6, тем самым микропроцессору выдается сигнал Готов, В режимах Чтение, Прием по сигналу ОТВ производится также занесение информационных сигналов в регистр 4, Через время...
Устройство для вывода информации
Номер патента: 734658
Опубликовано: 15.05.1980
Авторы: Горбунов, Писаренко, Стешенко, Шматко
МПК: G06F 13/22
Метки: вывода, информации
...О.Наличие постоянного логического О в старшем разряде искажает изображение всех цифр, имеющих по ходу логическую 1 в старшем разряде, превращая их в изображения других цифр: цифру 8 (0001) в О (0000), 9 (1001) в 1 (1000), При выводе на индикатор информации из такого регистра оператор визуально не сможет отличить искаженную информацию от неискаженной.В предлагаемом устройстве вывод информации из регистров 13 на индикацию производится следующим образом.На выходах распределителя 1 имнульсов, количество которых равно максимальному количеству элементов 14 индикации в логическом блоке 2, последовательно появляются импульсы опроса разрядов. С помощью элементов 16.1 - 1 б,п И осуществляется опрос связанного с ними регистра 13.1 - 13.п...
Устройство сбора информации
Номер патента: 734659
Опубликовано: 15.05.1980
Авторы: Блейерс, Звиргздиньш, Шлихте
МПК: G06F 3/04
Метки: информации, сбора
...1 программного управления включается блок 7 запуска и вырабатывает сигналы запуска блоков 8 - 10 аналоговой памяти группы и аналого-цифровых преобразователей 3 - 5 группы, задержанные по времени относительно друг друга. Первый сигнал запуска поступает на вход блока 11 задержки и на вход управления блока 8 аналоговой памяти группы, запуская его.1 ф Потенциал первой узловой точки записывается в блок 8 аналоговой памяти группы, . который отключается от блока 14 выборки.С задержкой, определяемой временем переходных процессов в блоке 8 аналоговой памяти, сигнал запуска с выхода элемента 11 задержки группы поступает на вход управления аналого-цифрового преобразователя 3 который начинает преобразование запомненного потенциала. Из блока 1...
Устройство для обмена информацией между объектом контроля и эвм
Номер патента: 734660
Опубликовано: 15.05.1980
Авторы: Гасенегер, Романчук, Ростовцев
МПК: G06F 3/04
Метки: информацией, между, обмена, объектом, эвм
...33 управлением запуском счетчика, с первыми входами элементов И 39, 40, с входами элементов ИЛИ 37, 38, со входом регистра 5 вывода информации и с входом блока 8 управления приемом информации.При поступлении от ЭВМ 1 слова в регистр 6 осуществляется подключение соответствующи.х входов и выходов объекта 12 контроля коммутатором 13 к регистру 7 считанной информации, блоку 8 управления приемом информации, и к выходу элемента ИЛИ 11.Следующее слово тестовой программы объекта 12 контроля записывается при поступлении из ЭВМ 1 на блок 4 формирования входных сигналов, который дает возможность генерировать на любом входе объекта 12 контроля импульсный сигнал, что позволяет проводить проверку сложных функциональных схем, содержащих комбинационные...
Адаптер канал-канал
Номер патента: 734661
Опубликовано: 15.05.1980
Авторы: Исаенко, Калиничев, Тафель
МПК: G06F 3/04
Метки: адаптер, канал-канал
...первым каналом. Программа второго канала определяет, какая ответная команда долж 2 ф на быть послана в адаптер, и затем посылаетэту команду, После того, как обе команды приняты адаптером, продолжается их совместное выполнение до завершения. В отличие от известного в предлагаемом устройстве существует возможность устанавливать соответствие между командами каналов аппаратно с помощью блока 12 сравнения команд, что позволяет в некоторых случаях выполнять команды без программного анализа (например, независимый выход 36 двух каналов на связь согласованными командами). Формат команды обмена содержит два поля: поле основной команды и поле модификаторов. Информация в поле основной команды определяет направление35передачи данных (запись,...
Устройство для приема информации
Номер патента: 734662
Опубликовано: 15.05.1980
Авторы: Куренцов, Лукьянов, Рожков
МПК: G06F 3/04
Метки: информации, приема
...нулевое состояние. Одновременно после окончания синхронизирующего импульса формирователь 3 управляющих сигналов вырабатывает сигнал импульс принят на третьем выходе, который подтверждает единичное состояние триггера 12. На этом заканчивается прием импульса команды отрицательной полярности и в очередной разряд регистра 22 никакая информация не записывается, и он остается в нулевом состоянии, что соответствует приему нулевой информации. После приема очередного, второго импульса команды, аналогично вышеописанному, счетчик 7 начинает отсчитывать импульсы, поступающие с выхода блока 1 синхронизации. Когда счетчик 7 устанавливается в четвертое состояние, соответствующее временной метке, равной минимальному времени, срабатывает узел 18...
Генератор знаков
Номер патента: 734663
Опубликовано: 15.05.1980
Авторы: Каплун, Манохина, Сергиенко
МПК: G06F 3/14
...через время То (если в 6-м разряде регистра 5 логическая 1) или через время 2 То (если в б-м разряде логический О). Сигнал маркерного разряда регистра 5 поступает на управляющий вход регистра 7. По каждому тактовому импульсу, поступающему от генератора тактовых импульсов на регистр 7, происходит либо перепись кода информационных разрядов из регистра 5 (если сигнал маркерного разряда 1), либо установка О всех разрядов регистра 7 (если сигнал макрерного разряда 0).Код в регистры 5 и 7 заносится по методу замещения (без предварительного сброса). Сигналы кода штриха с выходов регистра 5 через первые входы схемы ИЛИ поступают на входы преобразователей 2, которые преобразовывают их в параметрические сигналы Х (т) и У (1) управления лучами ЭЛТ,...
Устройство для отображения графической информации на экране электронно-лучевой трубки
Номер патента: 734664
Опубликовано: 15.05.1980
Авторы: Заболотских, Калядин, Кацман
МПК: G06F 3/14
Метки: графической, информации, отображения, трубки, экране, электронно-лучевой
...начальные состояния счетчиков 1 и 2 полуосей. Содержимое последних поступает на блоки 6 и 7 отклонения луча по координатам Х и У и через блок 3 выделения большей полуоси - на генератор синусоидального напряжения 10 и блок 14 управления яркостью. Косинусоидальное и синусоидальные напряжения, частота которых пропорциональна величине большей полуоси эллипса с целью йекоторой компенсации неравномерности яркости свечения, поступают соответственно на блоки 6 и 7 отклонения луча по координатам Х и Ч . Одновременно на блок 16 сравнения по кодовой шине 17 поступает код г ширины кольца эллиптического элемента, а на блок 18 задания начала и конца сектора по кодовым шинам 19 и 20 задания начала и конца сектора поступают соответственно коды начала...
Последовательный дешифратор
Номер патента: 734665
Опубликовано: 15.05.1980
Автор: Терещенко
МПК: G06F 5/00
Метки: дешифратор, последовательный
...3, поддерживает в открытом состоянии входные ключи только в первом ряду матрицы преднабора 7; установившись в единичное состояние триггер "т" первого ряда матрицы преднабора выдает единичный потенциал дешифрации на вход пирамидального дешифратора.С выхода соответствующего элемента И ряда пирамидального дешифратора вьгдается потенциал разрешения дешифрации на замыкающиеся на него элементы И последующего (второго) ряда, Кроме того, импульс символа фт", поступивший на вход устройства, сдвигает логическую единицу в сдвиговом регистре управления 3 во второй триггер и тем самым подготавливает для срабатывания второй ряд триггеров матрицы преднабора 7.Поступление на вход перестраиваемого иерархического дешифратора второго информационного...
Устройство для преобразования двоичного кода в вероятностно импульсную последовательность
Номер патента: 734666
Опубликовано: 15.05.1980
Авторы: Исаков, Королев, Лапкин, Сергеев
МПК: G06F 5/00
Метки: вероятностно, двоичного, импульсную, кода, последовательность, преобразования
...5 ИЛИ. Выход элемента 5 является выходом устройства. Управляющий входь регистра 2 может быть подключен к любому разрядному выходу регистра 1 с 6 обратной связью, так как последовательности максимальной длины (М-последовательности), формируемые на этих выходах, отличаются друг от друга только сдвигом фаз.Пример. пусть разрядность устройства и п=5. На фиг. 2 а приведены состояния сдвигового регистра с обратной связью (характеристический многочлен 1(х) =1+х+х) на всем цикле преобразования (начальное состояние 1111). На фиг, 2 б приведены состояния управляемого регистра сдвига (программная матрица состояний) . Начальное состояние регистра 10000. В первой графе на фиг. 2 в указано дискретное время в тактах. Так как работа всего устройства...
Преобразователь позиционного кода с одним основанием в позиционный код с другим основанием
Номер патента: 734667
Опубликовано: 15.05.1980
Автор: Кротов
МПК: G06F 5/02
Метки: другим, код, кода, одним, основанием, позиционного, позиционный
...от блока 1 управления, в регистре 6 образуются двоичные эквиваленты преобразуемого кода, которые складываются в накопительном сумматоре 4 при наличии логической единицы в младшем разряде регистра 2 сдвига.Процесс преобразования кода из двоично-десятично-шестидесятиричного в двоичный занимает число периодов тактовой частоты, задаваемой блоком управления 1, равное числу двоичных разрядов преобразуемого кода,Для лучшего понимания работы предлагаемого устройства на фиг. 2 приведен пример возможной реализации перестраиваемых комбинационных суммирующих ячеек, входящих в состав сумматоров 4 и 7, поскольку накопительный сумматор 4 может быть построен на основе комбинационного сумматора и регистра памяти. Перестраиваем а я суммирующая ячейка 12...
Устройство для преобразования двоичного кода в двоично десятичношестидесятиричный
Номер патента: 734668
Опубликовано: 15.05.1980
МПК: G06F 5/02
Метки: двоично, двоичного, десятичношестидесятиричный, кода, преобразования
...равен нулю, код на выходы 3 дешифратора поступает без изменения. Каждым тактовым импульсом открываются также элементы 14 И третьей группы. Следовательно, сдвинутый на один разряд вправо и скорректированный код максимального эквивалента преобразуемого угла по окончанию первого тактового импульса запишется в регистр 11. При наличии нуля в младшем разряде кода, содержащегося в регистре 1 триггеры регистра 11 останутся в нулевом состоянии. Двоичный код в регистре 1 сдвинется на один разряд влево. При поступлении с генератора второго тактового импульса и при наличии единицы в следующем разряде преобразуемого кода открываются элементы И первой и второй групп 12 и 13, и на сумматоры 3 и 4 поступает код максимального значения преобразуемого...
Преобразователь правильной двоичной дроби в двоично десятичную дробь и целых двоично-десятичных чисел в двоичные
Номер патента: 734669
Опубликовано: 15.05.1980
Автор: Омельченко
МПК: G06F 5/02
Метки: двоично, двоично-десятичных, двоичной, двоичные, десятичную, дроби, дробь, правильной, целых, чисел
...в двоично-десятичную дробь по сигналу, поступающему с управляющей шины 1, запускается блок 2 управления, вырабатывающий потенциал двоичного преобразования и такты, необходимые для сдвига и коррекции содержимого тетрад 4 двоичнодесятичного регистра 3. Одновременно ло шинам 10 двоичной информации записывается в двоичный регистр 9 исходная двоичная дробь. При этом 1 тетрад 4 и 1 одноразрядных двоичных сумматоров 18 образуют 1 последовательных сумматоров для сложения четырехразрядных чисел. В первых четырех тактах каждого цикла произ-. водится сдвиг содержимого всех тетрад 4 сдвигающего регистра на один разряд вправо и считывается младший разряд двоичного регистра 9. При этом этот разряд и переносы из предшествующих тетрад 4 запоминаются...
Преобразователь двоично-десятичного кода в двоичный код
Номер патента: 734670
Опубликовано: 15.05.1980
Автор: Омельченко
МПК: G06F 5/02
Метки: двоично-десятичного, двоичный, код, кода
...О тетрады по информационной шине 9 последовательно одна за другой, начиная со старшей, поступают тетрады преобразуемой дроби. Одновременно с каждой тетрадой по управляющей шине 1 в блок 2 управления гюступает синхроимпульс, задающий сгарт-стопный режим работы устройства. Блок 2 управления вырабатывает сигналы, ооеспечивающие работу всего устроиства в целом и запускает распределитель 3 импульсов, вырабатывающий импульсы, число которых обусловлено разрядностью искомого двоичного числа. Из запоминающего устройства 7 считывается последовательным кодом двоичный эквивалент вида 101, соответствующий младшему разряду самой младшей тетрады преобразуемого числа и поступает на первый вход формирователя 8 двоичных эквивалентов. Управление...
Преобразователь двоичного кода в число-импульсный код
Номер патента: 734671
Опубликовано: 15.05.1980
МПК: G06F 5/04
Метки: двоичного, код, кода, число-импульсный
...И 12. В этом случае управляющие триггеры 22 всех каналов 1 преобразования устанавливаются в нулевое состояние и на выходе элемента ИЛИ 10 переполнения присутствует нулевой уровень, закрывающий входной элемент И 9, а счетные триггеры 21, счетчика 20 всех каналов 1 преобразования установятся в исходное состояние. При пос туплении на входные элементы И 25, 26 (шины 7 Входной код) кода отличного от нулевого, на выходе элемента ИЛИ 29 памяти вырабатывается сигнал, устанавливающий триггер памяти 24 в состояние 1. Далее названный код переписывается сигналом Пуск через элемент И 13, который в этом случае открыт единичным уровнем, поступаюцим с выхода элемента НЕ 11, на счетчик 20. На все время действия записи элсмент И 23 запрета закрыт...
Оптоэлектронное устройство для сравнения двоичных чисел
Номер патента: 734672
Опубликовано: 15.05.1980
МПК: G06F 7/04
Метки: двоичных, оптоэлектронное, сравнения, чисел
...ячейку, оптически связаны со старшими разрядами регистровсравниваемых чисел. Оптическая связьмежду фотоприемниками и светоциоцамиосуществляется с помощью световодов6. Лазерные светодиоды 3, 7, 8 соединены с фотоприемниками 9, 10, 11,входящими в ячейки более младших разрядов, Таким же образом оптически связаны фотоприемники 12, 13, 14 и светодиоды 4, 15, 16. Оптическая связьмежду фотоприемниками и светодиодамиможет быть осуществлена непосредственно, без помощи световодов, Выходысхемы образуют фоконы 1 7 и 1 8, которые своей широкой частью оптическисвязаны со светодиодами 3, 7, 8, 19и 4, 15, 16, 20 соответственно,Схема работает следующим образом,Разность потенциалов между общейточкой 5 и шиной нулевого потенциала21...
Устройство для сравнения чисел
Номер патента: 734673
Опубликовано: 15.05.1980
Авторы: Волков, Гузеев, Дегтярев, Поликанов
МПК: G06F 7/04
...значение одного кода совпадает со значением другого кода, то на выходах элементов 7 или 8 запрета сигналы рассогласования не формируются и состояние триггеров 17 и 18 остается без изменений при этом, если в данном разряде 0 в обоих кодах, то элементы 7 и 8 запрета закрыты по информационным входам, если в обоих кодах 1 то элементы запрета закрыты по управляющим входам. 5 16 1 26 2% 36 2 4 36 4Как толью в каком-либо разряде значение одного кода превышает значение другого то при подаче синхронизирующего импульса па шине 4 управления на выходе одного из элементов 7 или 8 запрета вырабатывается сигнал рассогласования, причем, если значение первого кода больше, то импульс с выхода элемента 7 запрета проходит через элемент 13 И и...
Устройство для сравнения двоичных чисел
Номер патента: 734674
Опубликовано: 15.05.1980
Авторы: Апарин, Кулешов, Хациревич
МПК: G06F 7/04
Метки: двоичных, сравнения, чисел
...выход каждого -го поразрядного узла сравнения подключен к входуустановки в нулевое состояние триггера(+1)-го разряда первого регистра ик входу установки в единичное состояниетриггера (+1)-го разряда второго регистра, выходы -го порзрдого узласравнения соединены с входами элементаИЛИЕ.,Каждый поразрядный узел сравнениягодержит два элемента И, причем первыйи второй входы первого элемента И соединены с первым и четвертым входамипоразрядного узла сравнения, а выходпервого элемента И подключен и. ирвомувыходу поразрядного узла сравнения,первый и второй входы второго элемента 35И соединены с вторым и третьим входами поразрядного узла сравнения, выходвторого элемента И подключен к второмувыходу поразрядного узла сравнения,третьи...
Устройство для упорядочения переменных
Номер патента: 734675
Опубликовано: 15.05.1980
Авторы: Додонов, Федотов, Хаджинов, Щетинин
МПК: G06F 7/06
Метки: переменных, упорядочения
...счетчика и на полюс 17 формирователей до тех пор, пока на по 7346755люсе 19 с выхода счетчика 13 какого-либо формирователя не появится импульс переполнения. С появлением импульса переполнения на полюсе 19 происходит блокировка входа элемента 10 И. Это осуществляется следуюгцим образом.Импульс с полюса 19 поступает на один из входов элемента 8 ИЛИ, а с выхода элемента 8 ИЛИ этот сигнал проходит через элемент 7 ИЛИ и устанавливает в нулевое состояние триггер 5, Нулевое состояние триггера 5 запрещает поступление импульсов ГИ 1 через элемент 10 И. Импульс переполнения, поступивший на установочный вход соответствующего коммутирующего блока с полюса 19, устанавливает триггер 23 через элемент 25 И в единичное состояние. Нулевое состояние...
Отсчетное устройство
Номер патента: 734676
Опубликовано: 15.05.1980
Авторы: Гольтман, Каральник, Клинов, Тарнавский
МПК: G06F 7/38
Метки: отсчетное
...10и 1 1 импульс, началом которого триггеры сбрасываются в "0, а концом его1 О .в группу триггеров 10 переписываетсякод с выхода сумматора 5. При этом вгруппе триггеров 11 опрокидывается вР 1" триггер, соединенный с шиной соответствующего такта распределителя им 5 пульсов 2, например, при Ж = К гн.1ато будет первый, а при И = К в И 1-й десятичный разряд, В течение следующих циклов циркуляции кода на выходах дополнительных групп триггеров сох 20 раняется записанная ранее информация,подаваемая затем через катодный и анодный коммутаторы блока индикации 1.Через К циклов на блок индикации 1будут поданы при й = Ки+1 второй, а25 при ь = К 1 п-(ю)-й десятичныеразряды, т, е. частота циркуляции кода,определяющая"быстродействие...
Устройство для автоматического преобразования мантиссы и порядка
Номер патента: 734677
Опубликовано: 15.05.1980
Авторы: Виневская, Недостоева, Станишевский
МПК: G06F 7/38
Метки: мантиссы, порядка, преобразования
...порядков,блок формирования приращения порядка,причем входы слагаемых порядка и выходприращения порядка подключены к соответствующим входам реверсивного счетчика,выходы которого подключены ко "."."734677 пф Составитель Л, Недостоеваедактор Н. Горват Техред М. Петко Корректор М. ПЗа каз 2222/11 Тираж 751 БНИ ИП И Государственног по делам изобретений 113035, Москва, Й, РПодписноекомитета СССРоткрытийушская наб., д. 4 атент", г. Ужгород, ул. Проектная иал ПП только по текущим, но и по предыдущими экстраполированным значением переменной Ч Й). 5Формула изобретения Устройство для автоматического преобразования мантиссы и порядка, содержащее реверсивный счетчик, управляемый регистр сдвига, элемент запрета, сумматор порядка, блок анализа...