G11C 19/00 — Цифровые запоминающие устройства со ступенчатым движением информации, например сдвиговые регистры

Страница 11

Многоканальное буферное запоминающее устройство

Загрузка...

Номер патента: 903971

Опубликовано: 07.02.1982

Авторы: Концевой, Костюк, Марков, Моисеев, Переслегин, Румянцев, Сбытов, Тузлуков

МПК: G11C 19/00

Метки: буферное, запоминающее, многоканальное

...регистрации, расположены подряд, номер первого и последнего слова, а в блоке 12управления устанавливается соответствующий режим работы.Вся оперативная память разбивается на эоны. Для каждого канала отво"дится зона величиной 2 И ячеек(где Н - число слов, поступающих по1-му каналу). В блок 18 записываетсяномер первой ячейки зоны, двух средних и последней, Например, пустьМ; = 60 и для данного канала отводятся ячейки с номера 101 по 220 блока 2 оперативной памяти. В этом случае в блок 18 записываются номераячеек 101, 160, 161 и 220. Ячейкис номера 101 по 160 будем называтьпервой половиной эоны, причем ячейка 101 - первая, а, 160 - последняяданной половины зоны. Ячейки с номера 161 по 220 будем называть второйполовиной зоны, причем...

Ячейка памяти для буферного регистра

Загрузка...

Номер патента: 905860

Опубликовано: 15.02.1982

Автор: Цирлин

МПК: G11C 19/00

Метки: буферного, памяти, регистра, ячейка

...и 3 подключены к шине 19, первый и второй входы элементов И-ИЛИ-НЕ 1 и 2 соответственно к шине 20, вторые входы элементов И-ИЛИ-НЕ 1 и 3 - к шине 21, третьи и четвертые входы элементов И-ИЛИ-НЕ 2 и 3 - к шине 22, пятые и шестые. входы элементов И-ИЛИНЕ 2 и 3 - к шине 23. Третий и четвертый входы элемента И-ИЛИ-НЕ 1 подключены к шине 24. Седьмые входы элементов И-ИЛИ-НЕ 2 и 3 и первый вход элемента И-ИЛИ-НЕ 13 соединены с шиной 25, восьмые входы элементов И-ИЛИ-НЕ 2 и 3 - с шинами 26 и 27, пятый вход элемента И-ИЛИ-НЕ 1 и второй вход элемента И-ИЛИ-НЕ 13 подключены к шине 28, третий и четвертый входы элемента И-ИЛИ-НЕ 13 соответственно к шинам 20 и 21. Вход элемента И-ИЛИ-НЕ 14 соединен о выходом элемента И-ИЛИ-НЕ 1, вы ходы элементов...

Запоминающее устройство

Загрузка...

Номер патента: 911623

Опубликовано: 07.03.1982

Авторы: Бородин, Бузунов, Буренков, Николаев, Шубинский, Яценко

МПК: G11C 19/00

Метки: запоминающее

...выходной информационныйрегистр 25 и триггер 8.При записи информации в устройство по информационному входу 10 уплот.ненная последовательность последова"тельным кодом заносится во входнойинформационный регистр 211, а черезэлемент ИЛИ 111 в сдвиговый регистр 1,Считывание подноразрядного словаинформации производится по заданному полноразрядному адресу, состоящему из г-разрядных групп, которыепоступают по адресным шинам 22 ираспределяются по соответствующимсчетчикам 21 адресов (синхронизациямомента занесения адреса в счетчикиадреса на чертеже не показана),После поступления в устройствополноразрядного адреса считываемогослова в шину 12 управления реверсомрегистра сдвига подается сигнал обращения к памяти, которым открываются по управляющему...

Буферное запоминающее устройство

Загрузка...

Номер патента: 920834

Опубликовано: 15.04.1982

Автор: Судариков

МПК: G11C 19/00

Метки: буферное, запоминающее

...из триггеров входного регистра 5 устанавливается тот же логический уровень, что и на его прямом выходе, Вследствие этого преключения другие коды, поступающие на входные шины 9 устройства, не изменяют состояния триггеров входного регистра 5.Информация с выходов входного регистра 5 регистрируется накопителем 1. После 4окончания регистрации блок 4 управленияизменяет состояние адресного счетчика 3,соединенного со входами дешифратора 2, и переключает вентили элементов И - ИЛИ - НЕ6 в прежнее состояние. При поступ 5 лени и следующих кодовых импульсовна входные шины 9 устройства процесс записи повторяется. Входной регистр 5 совместно с элементами 6 осуществляет кодирование поступающей с входных шин 9 инфор 1 Омации таким образом, что каждый...

Буферное запоминающее устройство

Загрузка...

Номер патента: 926711

Опубликовано: 07.05.1982

Авторы: Митин, Шанин

МПК: G11C 19/00

Метки: буферное, запоминающее

...И подключены к выходам третьих элементов И, первые входы которыхсоединены с выходами триггера управления, вторые входы третьих. элементов И соединены с шиной управления,На чертеже изображена функциональная схема предлагаемого устройства.Устройство содержит группы 1 и 2триггеров 3, группы 4 и 5 элементов6 неравнозначности, элементы И 7-12,триггер 13 управления, шины 14 и 15записи, .входы 16 устройства, выходы17 и 18 элементов И 11 и 12 и шину19 управления,Буферное запоминающее устройствоработает следующим образом.Сигнал управления записью поступает на шину 19, при этом единичныйЮуровень напряжения формируется на одном из выходов 17 и 18 элемента И 11или 12, например на выходе элементаИ 11 если триггер находился,в единичном состоянии)....

Реверсивный сдвигающий регистр

Загрузка...

Номер патента: 926718

Опубликовано: 07.05.1982

Авторы: Коробков, Коробкова, Лебеденко, Фурманов

МПК: G11C 19/00

Метки: реверсивный, регистр, сдвигающий

...левых плеч триггеров передачи информации во всех разрядах регистра равен нулю независимо от характера сигналов на всех остальных входах этих триггеров. Сигналы на выходах правых плеч определяются характером сигнала сдвига и характером сигналов на вы" ходах триггеров памяти. В исходном состоянии (Т = О, Т = 1) триггеры 5 1 О 15 Гпередачи информации во всех разрядах регистра находятся в фазе гашения,а триггеры памяти - в режиме хранения информации, Пусть триггеры памяти рассматриваемого и предыдущего разрядов находятся в нулевом состоянии (Яд О,25 б; = 1, Я = О, 0 1,1= 1). Лри изменении потенциалов на шинах сигналасдвига на противоположные (Т = 1,Т = О) триггеры памяти во всех разрядах регистра через время 7, равноесредней задержке в...

Ячейка памяти для буферного регистра

Загрузка...

Номер патента: 928417

Опубликовано: 15.05.1982

Автор: Цирлин

МПК: G11C 19/00

Метки: буферного, памяти, регистра, ячейка

...1-й ячейки памяти является отсутствие (наличие) информации в основномтриггера (+1)-й ячейки памяти и наличие(отсутствие) информации в основном триггере ( - 1).й ячейки памяти. Для вспомогательного триггера 2 условия обратны приведенным,Сдвиг информации в основном и вспомогательном триггерах ячеек памяти буферного регистра приводит к тому, что основные триггеры ячеек , (+1) оказываются за. полнены информацией, а во всех вспомогательных триггерах этих ячеек памяти инфор.мация отсутствует. По мере распространекия такого состояния от п.й ячейки памяти буферного регистра к его первой ячейке памяти дополнительные триггеры этих ячеек . 15 20 25 30 35 40 45 50 памяти переводятся в состояние "01". Ус.ловием перехода дополнительного...

Регистр

Загрузка...

Номер патента: 928418

Опубликовано: 15.05.1982

Автор: Малашкевич

МПК: G11C 19/00

Метки: регистр

...предложенного регистра,Регистр содержит ВЗ-триггер 1, ячейкипамяти 2, 3 и 4 (на чертеже показаны только три ячейки памяти), состоящие иэ вспомогательных триггеров 5 - 7, основных триг-геров 8 - 10 и элементов И - НЕ 11 - 13,шину сбюса 14 и шину тактовых импульсов 15.Регистр функционирует следующим образом,Сигналом "Установка исходного состояния"все триггеры 8 - 10 приводятся в состояниелогической "1", а триггеры 5 - 7 - в состояние логического "0". Поэтому на выходахэлементов И - НЕ 12 и 13, кроме элементаИ - НЕ 11, устанавливается значение "0", ана выходе элемента. 11 - значение "1", таккак на один из ее входов поступает сигнал"О с выхода ВЯ-триггера 1 . С поступле.пнем на шину 15 синхроимпульсы происходит перепись логической...

Буферное запоминающее устройство

Загрузка...

Номер патента: 932566

Опубликовано: 30.05.1982

Авторы: Волков, Гузеев, Дегтярев, Поликанов, Шпак

МПК: G11C 19/00

Метки: буферное, запоминающее

...а выходы накопителя подключены к одним входам элементов И второй группы, выходы ко торых подключены к входам выходного регистра, одни входы элементов И первой группы подключены к выходам вход" ного регистра, группу элементов ИЛИ выходы которых подключены к адресным входам накопителя, одни входы элементов ИЛИ группы подключены к выходам," элементов И третьей группы, одни входы которых подключены к информационным выходам счетчика адресов записи, другие входы элементов ИЛИ группы подключены к выхо 5 9325В состав устройства входят вход= ной регистр 1, триггеры 2-6 элементы И 7- 14, генератор 15 импугьсов, группа элементов ИЛИ 16, элементы задержки 17 и 18, накопитель 19, выход-ной регистр 20, счетчик 21 адресов записи, счетчик 22 адресов...

Буферное запоминающее устройство

Загрузка...

Номер патента: 936029

Опубликовано: 15.06.1982

Авторы: Гриц, Светников

МПК: G11C 19/00

Метки: буферное, запоминающее

...элементов в строке матрицы кодов назначения, так как интервал времени до следующей заявки есть возрастающая функция от номера регистра 1, разряд которого содержит эту заявку. Сигналы с выходов блоков 14 приоритета по входным шинам 17 поступают в блок 18 приоритета, который выбирает разряд с максимальным временем простоя, т. е. максимальное расстояние между двумя заявками к данному модулю, и одновременно 4 Б на одни входы мультиплексоров 16. Выходной сигнал блока 18 приоритета кодируется шифратором 19 и подается на другие входы мультиплексоров 16, подключая тем самым к выходу мультиплексора 16 определенный разряд блока 14. Если в данный момент имеется только одно внешнее устройство обработки, имеющее наибольшее значение времени...

Буферное запоминающее устройство

Загрузка...

Номер патента: 942139

Опубликовано: 07.07.1982

Авторы: Заиченко, Шрайбман

МПК: G11C 19/00

Метки: буферное, запоминающее

...выборка адресов 25 накопителей 6 и 7 осуществляется со - ответственно с помощью счетциков 4,9 и дешифраторов 5 и 8. Выборка адреса разрешается сиг налом У 3 для накопителя б и сигналом У 4 для накопителя 7. Изменение . состояния счетчика 4 осуществляется по заднему фронту сигнала У 3, а сцетцика 9 - по заднему фронту сигнала У 4.Каждому состоянию любого иэсчетчиков соответствует определенная ячейка связанной с ним матрицы памяти эа исключением последнего состояния, поскольку ячейка для последнего слова сообщения в матрицах памяти отсутствует. Таким образом, последнее слово сообщения в БЗУ не записывается.45При записи в регистр 1 входного слова, содержащего кодовую комбинацию маркера конца сообщения, дешифратором 15 формируется сигнал...

Одноразрядное стековое запоминающее устройство

Загрузка...

Номер патента: 947911

Опубликовано: 30.07.1982

Авторы: Александров, Князьков, Кокаев, Коновалов

МПК: G11C 19/00

Метки: запоминающее, одноразрядное, стековое

...описать работу в двух режимах: записьв стек и чтение из стека.Запись информации в стек.Допустим в 1,2-2 слове устройства записана информация, т,е. втриггерах УЭП этих слов записаныединицы, Триггеры 27 и 28 находятсяв нулевом состоянии, Таким образомподготовлена схема управления записью в регистр (слово) памяти 17.Кроме того, сигнал с вентиля 37поступает на входной вентиль УЭП 31,Запись в память осуществляется черезвентиль 22, на второй и третий входыкоторого поступают сигналы с шины 3 исигнал записи информации с шины 1.После того, как записано информационное слово в триггер 28 заносится единица, которая показывает, что данноеслово памяти занято информацией, Призаписи информации в первое слово стека сигнал на разрешение записи...

Сдвигающее устройство

Загрузка...

Номер патента: 949719

Опубликовано: 07.08.1982

Авторы: Кондратьев, Фирсов

МПК: G11C 19/00

Метки: сдвигающее

...вход одного из элементов И группы элементов И 13 соединен с первым выходом дешифратора 14, а вторые входы других элементов этойгруппы 13 соединены с выходами триггеров 15 разрешения сдвига, выходы группы элементов И 13 соединены с входамипервого элемента ИЛИ 16, выход которого соединен с синхровходом входного регистра 1, второй синхровход которого соединенс вторым выходом дешифратора 14, первыйи второй входы которого соединены с первым 8 и вторым 9 управляющими входами устройства, управляющие .входы триггеров 15 разрешения сдвига соединены с соответствующим выходом второго счетчика 11, установочный вход одного из триггеров разрешения сдвига соединен с выходом второго элемента ИЛИ 17, а его выход является управляющим выходом 18...

Запоминающее устройство

Загрузка...

Номер патента: 951401

Опубликовано: 15.08.1982

Авторы: Глазунов, Кутовой

МПК: G11C 19/00

Метки: запоминающее

...01 фналу приема адреса (СПА) параллельным кодом переписывается в регистр 13. Дешифратор 14 в соответствии с.адресом по сдвигающим синхроимпульсам (ССИ) на одном из выходов (О,1, 22 ) Формирует сдвигающие синхироимпульсы, обеспечивающие прием входной информации в соответствующийадресу хранящий регистр 6 при наличии сигнала записи т.СЗ ) или выдачуинформации из этого регистра при наличии сигнала считывания, разрывается сигналами записи. Так как сдви.гающие импульсы поступают с выходадешифратора 14 только на один хранящий регистр, но в остальных хранящих регистрах потери информациибыть не может,Сигнал записи адреса (СЗА) должен быть импульсным, а сигнал записи (СЗ) и сигнал считывания (СС)могут быть потенциальными, но подлительности должны...

Устройство для сдвига информации

Загрузка...

Номер патента: 951402

Опубликовано: 15.08.1982

Автор: Попашенко

МПК: G11C 19/00

Метки: информации, сдвига

...в состоянии логицеского нуля. Поэтому на выходе элемента И-НЕ 7 будет логическая единица, и через второй элемент И 6 на управляющий вход регистра сдвига 2 проходят тактовые им" пульсы. Продвижение входных сигналов по регистру сдвига 2 будет происходить до тех пор, пока первый импульс последовательности не достиг. нет старшего разряда регистра сдвига 2 и не установит его в состояние логической единицы, После этого выходной потенциал элемента И-НЕ 7 изменяется на логический нуль, вследствие чего второй элемент И 6 закрывается для прохождения тактовых импульсов с тактового входа 11 и продвижение информации в регистре сдвига 2 прекращается, Счетчик ч продолжает счет до того момента, когда набранный на нем код станет равным...

Буферное запоминающее устройство

Загрузка...

Номер патента: 959164

Опубликовано: 15.09.1982

Авторы: Крупецкая, Мосиенко

МПК: G11C 19/00

Метки: буферное, запоминающее

...запоминающее устройствоработаетсцадующим образом.В исходном состоянии регистры 1свободны от информации, на первыхвыходах ячеек 3 имеются сигналы,подтверждающие отсутствие информации в одноименных регистрах 1, навыходе элемента б И и элемента 8 ИЛИсуществуют сигналы, подтверждающие отсутствие информации во всехрегистрах, кроме первого; на выходепервой ячейки 4 управления записьюи на выходе первой ячейки 2 разреше"ния: записи имеется сигнал, разрешающий запись, на выходах остальныхячеек 4 и всех ячеек 5 управлениясчитыванием сигналы отсутствуют; нареверсивном счетчике 15 установленкод, соответствующий количеству регистров 1 запоминающего устройства.При поступлении на вход 10 устройства информационного слова оночерез первую ячейку 2...

Реверсивный регистр сдвига

Загрузка...

Номер патента: 960955

Опубликовано: 23.09.1982

Авторы: Святный, Соловьев

МПК: G11C 19/00

Метки: реверсивный, регистр, сдвига

...сдвига работает следующим образом,Сдвиг информации вправо (влево)в реверсивном регистре сдвига происходит по переднему фронту сигналапоступающего с выхода элементаИ-ИЛИ 6 при наличии разрешающего(логической единицы) сигнала с выхода элемента ИЛИ 5. Одновременноеналичие разрешающего сигнала на выходах элементов ИЛИ 4 и ИЛИ 5 запрещено.1Для того, чтобы информация регистра не разрушалась по окончанию сдвига информации, необходимо чтобы сигнал с выхода элемента И-ИЛИ б оканчивался раньше, чем разрешающий сигнал на выходе элемента ИЛИ 4.Сдвиг информации вправо (влево) на любое количество разрядов опре 51 О15 35 40 45 Аналогично, при задании на шийах12 и 13 кода 1001, 0010 и т.посуществляется сдвиг инФормации надесять, пять и т.п....

Запоминающее устройство

Загрузка...

Номер патента: 963102

Опубликовано: 30.09.1982

Авторы: Артеменко, Аствацатуров, Жученко

МПК: G11C 19/00

Метки: запоминающее

...сдвиговых регистров а предлагаемом запоминающем устройстве, т.е. число необходимых каналов для записи и хранения инФормации, может быть любым (циФрами а скобках показаны номера каналов от 1. до и), а длина сдвиговых регистров может быть также любой и выбирается исходя из необходимого объема хранимой инФормации (циФрами в скобках показаны номера ячеек сдвиговых регистров от 1 до и). Все сдвиговые регистры имеют обратную связь с выхода на вход, т.е. замкнуты в кольцо.Устройство работает следующим образом.При подаче сигнала "Запись-считывание" на вход 21 (логическая "1") устанавливается логическая",1" на входе элементов 1 и 20 блока 15 управления. Логическая "1" с выхода элемента 20 разрешает прохождение оигнала с выхода...

Буферное запоминающее устройство

Загрузка...

Номер патента: 964731

Опубликовано: 07.10.1982

Авторы: Булкин, Веревкин, Лачугин, Мануйлов, Петрунек

МПК: G11C 11/00, G11C 19/00

Метки: буферное, запоминающее

...в накопитель 1При подаче управляющего сигнала записи на вход 19 устройства он поступает в накопитель 1, информация с входов 18 устройства подается в на. ропйтель 1. Этот же управляющий сигнал записи открывает элемент И 7, и так. как содержимое счетчика 10 равно нулю, то нулевой код адреса записи через элемент ИЛИ 5 поступает на вход дешифратора 4, сигнал с нулевого выхода которого организует запись слова данных в нулевой регистр накопителя 1.Задержанный управляющий сигнал за. писи с выхода элемента 11 задержки унеличинает содержимое счетчика 10 на единицу, т.е, Формируется следующий адрес для записи данных Этим же задержанным сигналом устанавливается в нулевое состояние триггер 13, сигнал с инверсного выхода которого устанавливает в...

Буферное запоминающее устройство

Загрузка...

Номер патента: 972597

Опубликовано: 07.11.1982

Авторы: Кобозева, Усков

МПК: G11C 19/00

Метки: буферное, запоминающее

...по заднему Фронту импульса. 65 После того как в регистр 1 будет записана информация, на выходе элемента 9 поянитс,. уровень "1" ( свидетельствующий о "ненулевом" состоянии регистра), а на выходе элемента 12- уровень "0" , В результате элемент 4 будет заблокирован уровнем "0", а элемент 6 разблокиронан уровнем "1" с выхода элемента 9. Для записи следующего информационного кода будет открыт только регистр 2. После записи информации в регистре 2 уровнем "1" с выхода элемента 10 будет разблокирован элемент б, а уровнем "0" с выхода элемента 13 заблокирован элемент 5. В результате для записи откроется регистр 3,.Таким образом, запись информации начинается с регистра 1, а затем последовательно заполняются регистры ,2 и 3, При этом в...

Буферное запоминающее устройство

Загрузка...

Номер патента: 974411

Опубликовано: 15.11.1982

Авторы: Вешняков, Дробязко, Жабин, Кениг, Корнейчук, Тарасенко, Ткаченко

МПК: G11C 19/00

Метки: буферное, запоминающее

...навыходе первого элемента 5.задержки и,следовательно, на выходе первого элемента И 61 появляется единичный разрешающий сигнал, по которому слово"1" сдвига, а маркерная "1" из первоготриггера.4 переписывается во второйтриггер 4, первый триггер 4 приэтом сбрасывается.в "О". Далее разрешающий сигнал появляется на выходевторого элемента И 6 и слово переписывается из первого регистра 1 сдвига во35второй, а маркерная "1" поступаетво второй триггер 4 и т,д, Продвижениемаркерной "1" вправо по триггерам 4,а следовательно и информации по регист40рам "1", продолжается до тех пор, покавновь поступившая информация (маркерная "1) не расположится вплотную кранее записанной информации, что обеспечивается элементами И 6 и элементами5 задержки.Во время...

Буферное запоминающее устройство

Загрузка...

Номер патента: 982094

Опубликовано: 15.12.1982

Авторы: Лушников, Ноздринов

МПК: G11C 19/00

Метки: буферное, запоминающее

...-4 соответствующегоЯ, Иразряда и к первому входу основных .триггеров В -1 предшествующего разр)-4ряда управляющего регистра. Выходфвентиля 8 подключен к второму входуосновного триггера 1 .Устройство работает следующим образом,На шины 14 и 15 тактовых импульсовпостоянно поступают серии тактовых импульсов ТИ 1 и ТИ 2 соответственно,сдвинутые по Фазе одна относительнодругой, В исходном состоянии с триггера 11 на вентиль 13, с триггера 12 натриггер 11, с триггера 4 на вентиль 5 и с триггера 9 на вентиль 10поступает высокий потенциал. Для записи инФормации на вину 16 поступаетимпульс, который подтверждает .состояние триггера 11 и вместе с первым импульсом ТИ 2 через вентиль 13 переключает триггер 12, который выдает высокий потенциал иа...

Буферное запоминающее устройство

Загрузка...

Номер патента: 982095

Опубликовано: 15.12.1982

Авторы: Гриц, Лупиков

МПК: G11C 19/00

Метки: буферное, запоминающее

...И-ИЛИ 02, подключает к адресным входам нако. пителя 1 выходы первого сумматора 9,,Текущий адрес записи Формируетсяследующим образом.На входы первого слагаемого сумма- Мтора 9, начиная с младшего разряда,поступают соответственно выходы 1, 2,К разрядов счетчика 5 адреса, На фвходы второго слагаемого сумматора 9, начиная с младшего разряда, поступают выходы соответственно К+1, К+2,разрядов счетчика 5 адреса. В накопитель 1 по адресу, сформированному на выходах сумматора 9, осуществляется запись информации, находящейся на входных шинах 11 числа. По окончании записи сигналом на шине 7 "Иодификация адреса записи" добавляется единица к содержимому счетчика 5 адреса.При выполнении операции чтения информации из накопителя 1 на шине 3 "Код...

Запоминающее устройство

Загрузка...

Номер патента: 983756

Опубликовано: 23.12.1982

Автор: Кайма

МПК: G11C 19/00

Метки: запоминающее

...комбинациями единиц. В результате перемножения указанной информации образуются столбцы частныхсомножителей. В этих столбцах содержится необходимая информация для ЭВМ.Линейка сжатой информации - пакетф 1-разрядных комбинаций на все сочетания, сжатий в линейку со значительно меньшим числом разрядов, чем впакете. Пакеты состоят из одно-, двухи И -разрядных комбинаций на всесочетания. Для каждого пакета комбинаций имеется соответствующая линейка сжатой информации.,Так, например, для пакета четырехразрядных комбинаций на все сочетания0 1 2 3 4 5 б 7 8 9 10 11 12 13 14 15 0000000011111111 00001111000 О 1 1 1 1 00110011001 1 00101010101010101 имеется линейка сжатой информациииз девятнадцати разрядов1 1 О 1 0 0 1 1 В лИнейке сжатой...

Буферное запоминающее устройство

Загрузка...

Номер патента: 985827

Опубликовано: 30.12.1982

Автор: Оржевский

МПК: G11C 19/00

Метки: буферное, запоминающее

...памятисодержит триггеры 3-10, входы С которых объединены и подключены к шиневвода, Блок 2 управления содержит алемент И 11 первой группы, элемент И 12 20второй группы, триггер 13, элемент И 14первой группы, элемент И 15 второйгруппы, триггер 16. Кроме того, устройство содержит формирователь 17 сигналов, формирующий сигнал окончания 25сдвига и включающий в себя элементИЛИ 18, элемент И 19, триггер 20, атакже тактовый генератор 21,Устройство работает следующим образом, зоВ исходном состоянии триггеры блокапамяти и блока управления выключены,а триггер 20 включен, Ввод информациии сдвиг ее из разряда в разряд блокапамяти происходят по заднему фронту 35импульса записи. При выводе информациииз блока 1 памяти сигналом Считывание" триггер 20...

Регистр

Загрузка...

Номер патента: 987681

Опубликовано: 07.01.1983

Автор: Кочергин

МПК: G11C 19/00

Метки: регистр

...1 Фазы выглядит так: Аргументы л-л лф л 0 0 0 1102 4 л 5 60е Ч 11 Ч 10 Ч 10 -лЧ, = О 1 М О Оч 1 О = 65 1(11 фф ф%-ъч Фф Фе ъч (4г+Уф Вл+1ч ., (Ъ)ь ""ф"фф+йфф-ъФл ФАЙФ и т.д,Число элементов И с двумя входами в выражениях (1)"(Э) графически представлено соответственно на фиг.2 а 2 в, где слева и справа от сигналов щ записываются в строгой последовательности номеров фаз сигналы, числокоторых равно 2 М - 1., Если в этой последовательности должны быть сигналы с номером фазы больше Кф то они заменяются ь)нверсными сигналами Фаэ начиная с первой Фазы(Ч, Чф ее.). Если в этой последовательности должны быть сигналы Фаз с номером меньше 1, то они заменяются инверсныииф сигналами фаз начкнаЯ с К (Ч 4 к .ф)П едлагаеьиюй гистр работает р це30...

Запоминающее устройство

Загрузка...

Номер патента: 991511

Опубликовано: 23.01.1983

Автор: Суслов

МПК: G11C 19/00

Метки: запоминающее

...5 запуска и фиксатора 9 экстремального значения Функции, В АЦП 1 входной сигнал в такт споступающими импульсами от генератора 7 преобразуется в последовательность дискретных отсчетов, взятыхчерез равноотстоящие промежутки вре мени и представленных в двоичном коде. Отсчеты функции в цифровом виде поступают в основной регистр 2, через которыи они продвигаются с входа на его выход с помощью генератора 7 тактовых импульсов и блока ,8 синхронизации.На выходе основного регистра 2 отсчеты появляются с задержкой,равной времени прохождения одного отсчета через все ячейки памяти регистра 2.Задержанная последовательность цифровых отсчетов поступает на вход дополнительного регистра 4 и в зависимости от работы блока запуска 5 и блока б управления или...

Буферное запоминающее устройство

Загрузка...

Номер патента: 991512

Опубликовано: 23.01.1983

Авторы: Гусынин, Олеринский

МПК: G11C 19/00

Метки: буферное, запоминающее

...р, р триггеров 2,р элементов ИЛИ 3 первой группы,Рэлементов ИЛИ 4 второй группы,элементы И 5 первой группы, р элементов И 6 второй группы, р -1 зле" Звментов ИЛИ 7 третьей группы, рэлементов ИЛИ 8 четвертой группы, 2 р элементов ИЛИ 9 пятой группы, рэлементов И 10 третьей группы, инвертор 11 дополнительный ргитр 12 фдополнительный триггер 13, первыеинформационные входы 1 М, вторые информационные входы 15, вход 16 записи, вход 17 записи, вход 18 тактовыхимпульсов, вход 19 считывания, инФормационные выходы 20.Устройство работает следующим образом,На вход 18 постоянно поступаюттактовые импульсы, частота которыхне ниже частоты записи информации,Запись информации в буферное запоминающее устройство может производиться через первый...

Буферное запоминающее устройство

Загрузка...

Номер патента: 993333

Опубликовано: 30.01.1983

Авторы: Мелешко, Трофимов

МПК: G11C 19/00

Метки: буферное, запоминающее

...сигнал записи (один раз за преиод обращения счетчика 4), поступающий на вход 34 записи накопителя 1. Так как фазовые состояния счетчика 2, являющегося адресным, и счетчика 4, работающего при записи, после воздействия сигнала начальной установки одинаковые и коэффициенты счета их равны, то первь-й информационный знак записывается по первому адресу. После окончания действия импульса записи по входу 7 формирователь 6 вырабатывает одиночный импульс вычитания, запрещающий прохождение адреоного импульса первого такта через элемент И 8, при этом фаза счетчика 4 и,счетчика 30 изменяется на один шаг по сравн(Вию с фазой счетчика 2. При постуилении слецуюшего информационного знака, сопровождаемого сигналом записи, происходит запись...

Буферное запоминающее устройство

Загрузка...

Номер патента: 995123

Опубликовано: 07.02.1983

Авторы: Рябцов, Светников

МПК: G11C 19/00

Метки: буферное, запоминающее

...элемент- И 46, второй типа назначения означает, что дан"элемент ИЛИ 47, второй и третий эле- ное сообщение достаточно выдать вменты задержки 48 и 49. один из блоков обработки, которымКоличество входов элемента 42 ИЛИ в коде назначения соответствуют "едисоответствует количеству блоков об" ница", а нулевой признак типа назнаработки в устройстве. чения означает, что данное сообщеПервый разряд. регистра 27 подклю- ние должно быть выдано в каждый изчен к первому, входу блока 2. %дини- указанных блоков обработки.ца" в некотором разряде регистра 27 Входное информационное слово заявляется признаком наличия информа- писывается тактовым импульсом в перции в соответствующей ячейке памяти вую ячейку памяти, а признак налиблока 1, а "ноль" -...