G11C 19/00 — Цифровые запоминающие устройства со ступенчатым движением информации, например сдвиговые регистры

Страница 4

Сдвигающий регистр

Загрузка...

Номер патента: 478363

Опубликовано: 25.07.1975

Автор: Климов

МПК: G11C 19/00

Метки: регистр, сдвигающий

...импульса, поступившего на вход 6 ключа 2, осушествляется на выход 7 ключа 2. При вы Ь соком уровне напряжения на входе управления 5 ключа 2 коммутация импульса,поданного на вход 6 ключа 2, осушествляется на выход 8 ключа 2. Изменение сигнала на входе управления 5 ключа 2 во 20 время действия импульса на входе коммунции 6 не оказывает влияния на коммуташ 1 с,Для осушествления сдвига вправо кода,записанного в триггерах сдвигающего регистра, на вход Й схемы следует подать ф 5 импульс (или уровень напряжения), Импульс:может быть любой формы, например, синусоидальной, и любой длительности, Основное требование к импульсу - его амплитудадолжна превышать порог срабатывания ключа 10 по входу 9.5Импульс, поданный на вход 9, коммутируется...

Сдвигающий регистр

Загрузка...

Номер патента: 482814

Опубликовано: 30.08.1975

Автор: Климов

МПК: G11C 19/00

Метки: регистр, сдвигающий

...51 П 1 Н производится подачей импульса ца ишиу 6 сброся, при этом все триггеры 1 устяпявли 1 яются в пулевое состояние. Занесение инф 1)рмяцш в сдвигающий регистр осуществляется по входам 7.Для сдвига занесенной в устройство иц)ормяции иа шину 4 подается импульс. Этот импульс поступает на вход 8 коммутации ключа 2 каждого касЯдя и В сгу 1 Яе, если ця входе 9 управления кпоча 2 имеется едииишый сигнал, коммутируется на выход этого клк)- ча и ия псрвый вход 1 О логической схемы 3, Зяте 10 в)смя действия и)Пульса подготовки сдвига, иа шину 5 сдвига и следовательно на второй вход 11 логической схемы 3 подаот импульс сдвига. Этот импульс осуществляст перск.т 10 чеиие кяКДОГО т 1)и ГГсря 11 состояние триггера предыдущего разряда.482814...

Дискретный накопитель импульсных сигналов

Загрузка...

Номер патента: 484564

Опубликовано: 15.09.1975

Авторы: Липовецкий, Осипенко, Проценко, Хоменко, Чекалкин

МПК: G11C 19/00

Метки: дискретный, импульсных, накопитель, сигналов

...разрешающиесигналы регистров сдвига могут не совпадатьс сигналом порогового устройства, что приводит к цеВОзмокцости Оонаружеция сигналов вО отдельные моменты времени и снижению точности накопления. Таким образом, недостатком известных накопителей является низкаяточность накопления.Целью изобретения является повышение5 точности накопления,Цель достигается тем, что накопитель содержит элементы 11 Л 11, причем вход дополнительного разряда каждого регистра сдвигасоединен с выходом предпоследнего разряда,О а выход - с одним из входов элементовИЛИ, второй вход которого соединен с выходом данного регистра сдвига, выходы элементов ИЛИ соединены со входами ло еской схемы, один из входов которой соед н25 с выходом порогового...

Регистр сдвига

Загрузка...

Номер патента: 485502

Опубликовано: 25.09.1975

Автор: Ящук

МПК: G11C 19/00

Метки: регистр, сдвига

...элементов 7"и первыми входами элесментов 8 данного разряда. Вторые входыэлементов 8 и счетный вход триггера 1первого разряда соединены с шиной 9 сигнала отрицательной цифры кода числа, а выходы элементов 8 - со счетными входами триггеров 1 данного разряда. Работа устройства происходит следую щим образом.Сдвиг кода числа на один разряд осуществля ется путем подачи импульса сдвига на шину 4, При этом триггеры 1 через элементы 2 ил 3, подготовленные к срабатыванию сигнала ми с нулевого или единичного выходов триггера 1 предыдущего разряда, устанавливаются соответственно в нулевое или единичное состояние.Занесение цифр О" или 1" кода числа60 4Ь триггер 1 первого разряда осуществив-" ется соответственно путем подачи импуль Ьа занесения на...

Буферное запоминающее устройство

Загрузка...

Номер патента: 486378

Опубликовано: 30.09.1975

Авторы: Вешняков, Корнейчук

МПК: G11C 19/00

Метки: буферное, запоминающее

...19, 20, выключенных в цени прямого и обратного счета счетчика 10 заполне 1 ния. Вторые входы вентилей соединены с блоком управления по ценям 21 и 22. Входной регистр 23 имедет О-ю установочную цепь, подключен,ную к а-му выходу дешифратора 2, выходы 24 для передачи инфор,мации в первые разряды (числовую линейку) регистров 1 сдвига.Устройство работает следующим образом.В начальном состояниями счетчик 3 находится в О, а счетчик 10 - в состоянии т - 1, во все разряды регистров 1 заносятся О, сканал на выходе дешифратора 2 отсутсмвует. Когда в блюке 11 вырабатывается команда на зались, по церни 6 на счетчик 3 импульсов (подготовленный по цепи 4 к сложению) поступают счетные импульсы. При этом с выходов дешифратора 2 снимается временная...

Программный кольцевой сдвигающий регистр

Загрузка...

Номер патента: 486379

Опубликовано: 30.09.1975

Авторы: Иванов, Мамонтов

МПК: G11C 19/00

Метки: кольцевой, программный, регистр, сдвигающий

...подается на логическую схемуИ - НЕ 13, на второй вход которой одновременно поступает сигнал с триггера 3, иобеспечивает непрерывное пропускание сигнала от триггера 3 на схему ИЛИ - НЕ 12.20 Этим достигается непрерьввное включениетриггера 3 через схему ИЛИ - НЕ в программный кольцевой регистр сдвига, На схему И - НЕ 14 сигнал с уровнем 1 подается с второго выхода дешифратора25 (фиг, 2,з),Отсутствие сигнала с уровнем 1 в течение интервала времени 11 - 12 вызывает отсутствие сигнала на выходе схемы И - НЕ20 и исключает на данный интервал времениз 0 триггер 10 из работы .програмоаного коль3цевого регистра сдвига, Аналогично на интервал времени 1 - 1, прекращается работа триггеров 9, 10 и т. д.Таким образом, число трипгеров в программном...

Буферное запоминающее устройство

Загрузка...

Номер патента: 487422

Опубликовано: 05.10.1975

Авторы: Гриц, Светников, Чибисов

МПК: G11C 19/00

Метки: буферное, запоминающее

...необходимого быстродействия при большом количестве регистров из-за многократных последовательных передач между регистрами.Цель изобретения - повышение быстродействия и увеличение объема известного БЗУ.Эта цель достигается за счет того, что предложенное устройство содержит узел поиска старшего из свободных регистров, входы которого соединены с выходами маркерных разрядов каждого регистра, а выходы - с одними управляющими входами узлов управления перезаписью. Входы одноименных разрядов регистров объединены и соединены с одноименными входами устройства и друузлов управления перезарегистра, кроме первого.считыванием устройства угим управляющим входам я перезаписью всех регист. ХапееваТираж СоставительТсхред Корректор Н. Ау...

Реверсивный распределитель

Загрузка...

Номер патента: 488344

Опубликовано: 15.10.1975

Авторы: Грехнев, Павлюченков

МПК: G11C 19/00, H03K 17/76

Метки: распределитель, реверсивный

...3. Тараненк Корректор Т. Миронова кова елактор Т. Полписнов СССР Изи. М 1889 Госу,тарствеинсго когкитста Сов по делам изобретений и от Москва, Я(-35, Раушская наб,1 5 ака ппография, нр Сапунова является сигнал, равный логическому нулю, который разрывает триггерную связь между элементами И - НЕ 2 и 9, т. е. на выходе элемента 2 появляется сигнал, равный логической единице, Следовательно, сигнал с выхода элемента 14 устанавливает триггер второго разряда в состояние единица, т. е. на нулевом выходе триггера второго разряда (элемент И - НЕ 4) появляется сигнал, равный логическому нулю, который окончательно устанавливает триггер первого разряда в состояние нуль.Поскольку выход элемента 14 заведен на элементы И - НЕ 9 и 15, то на выходах...

Устройство для сдвига

Загрузка...

Номер патента: 490186

Опубликовано: 30.10.1975

Автор: Заровский

МПК: G11C 19/00

Метки: сдвига

...регистра 2, а выходы - с входамп одноименных триггеров регистра 1. 1(роме того, в уст ройство введены управляющие вентили 5 и 6и элементы ИЛИ 7. Прямые и инверсные выходы четных триггеров регистра 1 подключены к первым входам вентилей 4, вторые входы которых соединены соответственно с 25 выходами первого и второго управляющихвентилей 5 и 6 . 11 ервыс входы вентилей 5 и 6 присоединены соответственно к инверсному и прямому выходам псрвого триггера регистра 1, а пх вторые входы -- к шпнс 8 сдвига.30 Выходы вентилей 4, входы которых подклю490186 б 48 ПодписноекомитетаСРрытийнаб д 4 5 пография, и апунова чсны к выходам трпггсра рсгистра 1 с номеро.п 2 д, подсоединены к входам элементов ИЛИ 7, а выходы этих элементов ИЛИ - к входам триггеров...

Триггерный регистр с использованием сигналов несоответствия

Загрузка...

Номер патента: 491131

Опубликовано: 05.11.1975

Автор: Триханов

МПК: G06F 11/00, G11C 19/00

Метки: использованием, несоответствия, регистр, сигналов, триггерный

...с выходом схемы несовпадения 10, со входами которой соединены выходы левого триггера 7 и через элементы памяти 3 и 4 - выходы правого триггера. Один вход семы И 9 связан с выходом схемы ИЛИ 2, другой через элемент задержки 5 - с шиной сдвига. Выход схемы И 8 соединен со счетным входом левого триггера 7, с одним из входов схемы ИЛИ 2 и со входом задержки 6.Устройство работает следующим образом.Если значения соседних разрядов не совпадают, на втором (верхнем) входе схемы И 8 появляется сигнал. Схема открывается, и сигнал сдвига проходит на счетный вход ле: ого триггера 7. Если из-за сбоя в работе левого триггера его состояние не изменяется, схема И 8 открывается второй раз и пропускает задержанный сигнал изменения состояния триггера. На...

Буферное запоминающее устройство

Загрузка...

Номер патента: 493805

Опубликовано: 30.11.1975

Авторы: Воробьев, Трофимов

МПК: G11C 19/00, G11C 8/06

Метки: буферное, запоминающее

...состояние счетчика. С приходом информации 1 по шине 4 она поступает на вход устройства 2 ввода. Одновременно по шине 14 записи приходит сигнал записи, он воздействует на формирователь 13 одиночных импульсов, который вырабатывает один импульс, синхронизированный с импульсами второго такта по шине 16.Этот импульс, пройдя элемент ИЛИ 12, поступает на вход счетчика 10, изменяя его фазовое состояние, по отношению к нулевому. Теперь оба разряда 24, 25 переходят в единичное состояние через три импульса первого такта (четвертый импульс - это импульс формирователя). При переходе разрядов 24, 25 в состояние 1 срабатывает элемент И 9 и сигнал с его выхода поступает на входы элементов И 7 и 8. На другие входы этих схем подаются сигналы из блока...

Запоминающее устройство

Загрузка...

Номер патента: 496604

Опубликовано: 25.12.1975

Авторы: Мальцева, Сакун, Сасковец, Шелков, Якушский

МПК: G11C 19/00

Метки: запоминающее

...в нулевое состояние. Схема 3 выработки сдви 1 га через схемы сборки 5 начинает выда5вать импульсы на цепь 6 разрядов регистра 7 на вход счетчика 8,Первый тактовый импульс произведетодин сдвиг регистра 7 влево на один разряд ь установит счетчик 8 в состояниеОО 1-1". и далее через схему ИЛИ схемывыработки сигнала 13 опросит выходныецепи счетчика 8 и реверсивного счетчика 1 Х,Таким образом, в кодовые шины адреса,поступит код адреса ф 1;, в числовые шиныпоступит соответствующее этому адресучисло ф 1 ф. Следующий тактовый импульспроизведет еше один сдвиг регистра влево.Если крайний слева в данный момент разрядрегистра 7 находился в единичном состоя,нии, то при сдвиге регистра 7 с его выхода также выделится импульс, аналогично предыдущему...

Однотактный регистр сдвига

Загрузка...

Номер патента: 497637

Опубликовано: 30.12.1975

Автор: Рувинский

МПК: G11C 19/00

Метки: однотактный, регистр, сдвига

...И - Нтриггера 4 ивыход второго элемента И - Нг.триггера 5 предыдущего разряда соединены с входами второго элемента 11 - НЕ 2 триггера Ф данного разряда.Входы первого элемента И - НЕ 1триггера 3 каждого разряда регистра соединены с шинами б установки регистра в начальное состояние, а входы второго элементаИ - Н 1. 2 триггера 3 каждого разрядасоединены с шинамизаписи информациипараллельным кодом, Вход элемента И -Н 2 триггера 4 и вход элемента И -Нь 1 триггера 5 первого разряда соединены с шинами 8 записи информации последовательном кодом. Вход элемента И - НЕ2 триггера 4 и вход элемента И - НЕ 1триггера 5 каждого разряда регистра соединены с шиной 9 тактовых импульсов сдвига,Регистр сдвига работает следующим образом.После подачи на шины б...

Запоминающее устройство

Загрузка...

Номер патента: 497638

Опубликовано: 30.12.1975

Авторы: Аврамова, Копко, Корнейчук

МПК: G11C 19/00

Метки: запоминающее

...счетчик текущего адреса 7. Второй вход 0 представляет собой замкную схему регистры сдвига 21 исостоит из групп 22 в конце каждой из которых содержится строка с обновлением информации 23. Каждая строка с обновлением информации 23 соединена с выходом дешифратора адреса 16, коммутатором 18 и блоком управления 24. С блоком управления 24 соединены также регистр адреса 1, регистр слова 19, элементы блока выборки группы и строки 11, элементы блока анализа адреса строки 4,Устройство работает следующим образом.В регистр адреса 1 через информационные входы 2 поступает адрес слова, которое необходимо считать или записать. Адрес слова состоит из трех частей: А 1 - адрес слова в строке; А 2 - адрес группы, где находится слово; АЗ - адрес слова в...

Буферное запоминающее устройство

Загрузка...

Номер патента: 499587

Опубликовано: 15.01.1976

Автор: Ярослав

МПК: G11C 19/00

Метки: буферное, запоминающее

...контрольный блок, один из входов которого соединен с выходом блока усилителей мощности, второй - с выходом блока управления, 10 а остальные - с соответствующими выходами регистра адреса, один из выходов контрольного блока через контрольный регистр соединен с соответствующим входом блока управления, а остальные - с соответствующими 15 входами оперативного запоминающего блока.Предложенное устройство изображено начертеже, где 1 - оперативный запоминающий блок, 2 - схема совпадения, 3 - блок временной развертки, 4 - блок усилителей 20 мощности, 5 - регистр адреса, 6 - контрольный регистр, 7 - блок управления, 8 - блок выборки, 9 - контрольный блок.Устройство работает следующим образом.Из цифровой вычислительной машины в 2 Б оперативный...

Устройство памяти импульсных сигналов

Загрузка...

Номер патента: 499676

Опубликовано: 15.01.1976

Авторы: Арбенин, Виницкий, Шейман

МПК: G11C 19/00

Метки: импульсных, памяти, сигналов

...которых подключены к выходу расширителя 10. Выход бланк-каскада 8 соединен с выходом 13, а выход строб-каскада 11 соеди нен с первым входом элемента 5, второй входкоторого подключен к входу 2, третий вход - к выходу бланк-каскада 9, а выход - через линию 7 к сигнальному входу бланк-каскада 9, управляющий вход которого подсоединен к 30 входу 3. Выход линии 7 соединен с входомЗаказ 449/20ЦНИИП Изд.2127 т осударственного комитета Совпо делам изобретений и отк 3035, Москва, Ж, Раушская аж 1029а Министров ССытийаб., д. 4(5 одписн ипография, пр. Сапунова,коммутатора 12, первый выход которого подключен к другому входу элемента 4, а второй к выходу 14.Устройство работает следующим образом.На входы 1 и 2 поступают опорный и контрольный...

Буферное запоминающее устройство

Загрузка...

Номер патента: 506909

Опубликовано: 15.03.1976

Авторы: Анурьев, Грибок, Костин, Стоянов

МПК: G11C 19/00

Метки: буферное, запоминающее

...которых соединены с шинами адресного опроса 26, выходные шины 27 накопителя 20, подключенные через усилители считывания 28 к выходному регистру 29, и управляющую шину 30 подключенную к выходу не избыточных выборок решающего блока 1.Выход элемента ИЛИ 12 подключен ко бходу счетчика 13 и через элемент задержки 4 - ко входу 15 блока 6, а входы - к выхоам элементов И 9 и 10, одни входы которых соединены с выходами 7 и 8 блока 6, а 5 другие входы - с управляющими шинами 11 и 30.Из решающего блока 1 по командам блока синхронизации 2,в буферное запоминающее устройство 3 поступают все выборки, вне за висимости являются они избыточными или же нет. Выборки записываются на входной регистр 4. Если выборка неизбыточна, то на шину 30 почается...

Регистр сдвига

Загрузка...

Номер патента: 509890

Опубликовано: 05.04.1976

Авторы: Донецкая, Рыбакова

МПК: G11C 19/00

Метки: регистр, сдвига

...регистре,Импульсы первой пачки, сэдержашие какое-тэ числоимпульсов, с шины 8 черезэлементы 3 подаются на триггеры 1 и последовательно сдвигают единицу. При этомк моменту окончания пачки в состоянии "1"оказывается лишь триггер 1 -гэ разряда, блэк не разрешает сброс единицы в григгерах 1. Импульс сброса переводит в состоя" ние "1 " триггер младшего разряда. После этого оказывается, что на входы блока выявления единицы 4 поданы две единицы,команда на выходе блока 4 отсутствует, и блэк разрешения сдвига 5 разрешает сдвиг "1 "от триггера младшего разряда (1 ) доо1 -гэ (1 ). Если число,/ импу льсов вто. 1 О рэй исследуемой пачки ) ( , то к мэменту окончания этой пачки в регистре оказываются "единицы" в триггерах 1 и 1 после окончания сброса -...

Регистр сдвига

Загрузка...

Номер патента: 509891

Опубликовано: 05.04.1976

Авторы: Донецкая, Рыбакова

МПК: G11C 19/00

Метки: регистр, сдвига

...в регистре. Выходы всех триггеров 1, кроме младшего, и выход триггера 4 35соединены со входом блока разрешениясдвига 6, который выполнен таким образом,что разр шает сдвиг "единицы" лишь в части регистра с весами, меньшими, чем весстаршей единицы, записанной в регистре 40перед началом анализа текущей пачки. Число триггеров 1 должно быть хотя бы наединицу больше, чем число импульсов в минимальной пачке,Регистр сдвига работает следующим образом,Перед началом работы по шине 7 подается импульс, который устанавливает в состояние "1 " триггер 1 младшего разрядаи триггер 4 и в состояние "О" все остальные триггеры регистра. После этого пошине 9 подаются импульсы анализируемыхпачек, отделенных друг от друга импульсами сброса, подаваемыми...

Буферный регистр

Загрузка...

Номер патента: 511631

Опубликовано: 25.04.1976

Авторы: Горин, Шанин

МПК: G11C 19/00

Метки: буферный, регистр

...с прямого выхода триггера 4 блокировки подготавливает одноименные элементы 2 для приема данных, то есть В 3триггеры 1 буферного реистра деблокяруются,Прием информации буферным регистромв виде параллельного импульсного кодаосуществляется через одноименные элементы 2. При этом импульсы отрицательнойполярности с выхода одноименных элементов 2 устанавливают соотвегствуюшиеЙ 8 -триггеры 1 буферного регистра в"единичное" состояние и одновременно по 5ступают на входы многовходового логического элемента 3."Единичный" сигнал на выходе многовходового элемента 3 сформируется в момент появления первого информационного 1 вимпульса и будет существовагь до момен,,та окончания импульса, имеющего максимальную задержку в линии связи. При этомна...

Буферное запоминающее устройство

Загрузка...

Номер патента: 515154

Опубликовано: 25.05.1976

Авторы: Гвоздиков, Шрайбман

МПК: G11C 19/00

Метки: буферное, запоминающее

...к входам дешифратора адреса 13.Устройство работает следующим образом,При поступлении одного из сигналов У5У код с выхода соответствующего счетчика поступает на дешифратор адреса 13, выходы которого соединены с адресными шинами матрицы оперативной памяти 5, Привозбуждении соответствующих адресныхшин матрицы обеспечивается обращение кк матрице 5 по выбранному адресу.Генератор импульсов 2 непрерывно вырабатывает последовательности импульсов15записи и считывания, частотой Р и Р( Г 1= Г ), разнесенные по времени,Блок управления 1 формирует сигналы1 5 20Операции записи и считывания осуществляются асинхронно по сигналам ЗП и СЧ,постуыющим от источника и приемника сообщений соответственно (на чертеже не показаны). 23Совмещение во времени...

Устройство для обмена информацией между регистрами

Загрузка...

Номер патента: 515155

Опубликовано: 25.05.1976

Авторы: Иванов, Клубков, Корягин, Новожилов

МПК: G11C 19/00

Метки: информацией, между, обмена, регистрами

...дешифратора соединены с магистралью записи 8Пои считывании информации с какого- либо регистра 2 на магистраль информа 15 ци 5 по коду, выдаваемому из устройства упрправления в магистраль считывания , открывается соответствующий управляемый коммутатор питания 4 и группа 1 элементов И-НЕ данного регистра оказывается 0 подключенной к источнику питания. Одновременно с выдачей кода на магистраль считывания 3 устройство управления выдает стробируюший импульс на группу элементов И-НЕ, по которому происходит счи тывание информации с регистра на магистраль 5.Для осуществления записи информациив регистр в этом же такте работы ЦВМ, ф устройство управления по магистрали записи 8 выдает код (номер регистра)., декодируемый соответствующим...

Запоминающее устройство

Загрузка...

Номер патента: 517052

Опубликовано: 05.06.1976

Авторы: Габбасов, Невольниченко, Скрипко, Толшин

МПК: G11C 19/00

Метки: запоминающее

..."пус той", т.е, во всех разрядах данной выборки.символы нулей. Такая выборка в регистрах 2 на записывается, и на выходе элемента "ИЛИ" 4 сигнала нет.При этом тактовый сигнал ТИ проходит через,элемент "Запрет" 6 на его выход и поступает надругой вход триггера 7, который перебрасывается,и иа его выходе появляется сигнал. Он проходитчерез элементы ".ИЛИ" 10 считывает код числа изсчетчика 8. Признак значимости из блока 11(код 1) поступает иа управляющий вход коммута.тора 12 в качестве сигнала продвижения, На выходекоммутатора 12 появляется сигнал, и код 1101 за.писывается в разрядах первого регистра 3. Сигнал с выхода триггера 7 поступает также через элементзадержки 14 блока 11.Одновременно с выхода элемента "Запрет" 6сигнал через...

Запоминающее устройство

Загрузка...

Номер патента: 519761

Опубликовано: 30.06.1976

Авторы: Смирнов, Софийский

МПК: G11C 19/00

Метки: запоминающее

...разрядные шины 7, дешифратор 8, сумматор 9, элементы И 10 по количеству ячеек 2. Входы сумматора 9 подключены к выходам счетчика 4 и шинам 5, выходы - к входам дешифратора 8, а вы ходы дешифратора - к управляющим входам соответствующих элементов И 10, входы которых соединены с ячейками 2, а выходы - с блоками 6.Работает устройство следующим образом.15 В случае отсутствия обращений к запоминающему устройству информация, записанная в запоминающих ячейках 2 кольцевых сдвиговых регистров 1, потактно сдвигается со скоростью, определяемой частотой работы ге нератора 3.При обращении к запоминающему устройству код адреса, поступающий по шинам 5, складывается с текущим значением счетчика 4 при помощи сумматора 9. Полученный сум марный код...

-разрядный регистр сдвига

Загрузка...

Номер патента: 527744

Опубликовано: 05.09.1976

Авторы: Крылов, Кулешов, Лазер, Шубарев

МПК: G11C 19/00

Метки: разрядный, регистр, сдвига

...формирователь ГТИ работает за группу дополнительных выходных каскадов, каждьй из которых тактирует группу разрядов регистра. Выходные каскады ГТИ могут вносить неодинаковые задержки в цепи распространения тактовых импульсов, Это приводит к сбоям в работе регистра, вызванных опасными состязаниями сигналов в его цепях 11.Известен М - разрядный регистр сдвига, построенньй на логических элементах "И - ИЛИ - НЕ ", каждьй из разрядов которого содержит два триггера. Выход первого триггера соединен с соответствующими входами второго триггера. Тактовые входы и разрядов регистра подключены к выходу первого выходного каскада генератора тактовых импульсов, а тактовые входы остальных разрядов регистра - к выходу второго выходного каскада генератора...

Асинхронный регистр сдвига

Загрузка...

Номер патента: 528612

Опубликовано: 15.09.1976

Авторы: Астановский, Варшавский, Мараховский, Насибуллин, Песчанский, Розенблюм, Стародубцев, Финкельштейн

МПК: G11C 19/00

Метки: асинхронный, регистр, сдвига

...входах элемента 15 сигналы равны О, на инверсном выходе триггера устанавливается О, а на прямом - 1, так как на всех входах элемента 18 сигналы равны 0, Это справедливо для дополнительного триггера 14 в том случае, когда на вход 20 элемента 19 подается сигнал 0, если же он равен 1, то на прямом выходе установится сигнал О. Если все триггеры, подключенные к дополнительным триггерам, хранят информацию, то на всех входах элемента 18 сигнал равен 1. Поэтому 5 10 15 20 25 30 35 40 45 50 па прямом выходе дополнительного триггера в этом случае установится сигнал 0, а на инверсном - 1, госкольку на половине входов элемента 15 сигналы будут равны О. Значение сигнала на входе элемента 19 в данном случае безразлично. Элементы 16 и 17 служат для...

Регистр сдвига

Загрузка...

Номер патента: 534793

Опубликовано: 05.11.1976

Автор: Захаров

МПК: G11C 19/00

Метки: регистр, сдвига

...с этих усилителей возможно два ва-рианта рассогласования сигналов синхронизации, поступающих на разные части ре. гистра сдвига.Если синхросигнал С ,(+ 1) -горазряда задержан относительно синхросигнала С(фиг. 2), то на выходе согласующего триггера 5 информационный сигнал Я с появляется с учетом времени переходбОных процессов в согласующем триггере 5,4на заднем фронте синхросигнала 6 .Поэтому синхросигнал осуществляет надежную%запись в ( 1 + 1)-й разряд регистра, Ес-; ли синхросигнал С ( (фиг. 3)-го раэ 1 ряда задержан относпельно синхросигналд С. + (+ 1)-го разряда, то на выходесогласующего триггера 5 истинное знач . ние информационного сигнала Яс сохраняется на интервале от заднего фронта сифхросигнала С до заднего фронта...

Буферное запоминающее устройство

Загрузка...

Номер патента: 542245

Опубликовано: 05.01.1977

Авторы: Глыбин, Дормидонтов, Костецкий

МПК: G11C 19/00

Метки: буферное, запоминающее

...отсутствие информации во всех регистрах 1, кроме первого; на выходе первой ячейки 4 и на входе первой ячейки 2 имеется сигнал, разрешающий запись, на выходах остальных ячеек 4 и всех ячеек 5 сигналы отсутствуют,При поступлении на вход устройства информа.ционного слова оно через первую ячейку 2 записывается в первый регистр 1. Одновременно изменяется состояние первой ячейки 3, Ее сигналы подготавливают первую ячейку 5 к трансляции сигнала обра.щения к устройству ло считыванию на вход первого регистра 1. Сигнал занятости первого регистра 1 с первой ячейки 3 поступает также на второй вход второй ячейки 4. Так как второй регистр 1 еще не заполнен информацией, то с первого выхода второй ячейки 3 на первый вход второй ячейки 4...

Ячейка памяти для регистра сдвига

Загрузка...

Номер патента: 546938

Опубликовано: 15.02.1977

Автор: Спасибухов

МПК: G11C 19/00

Метки: памяти, регистра, сдвига, ячейка

...состояниях, 11 ри этом единичный сигнал, поступающий по входу 11 на один из входов элемента 7, и нулевой сигнал, поступающий по входу 12 на один из входов элемента 8, обеспечивают поступление сигналов с единичного (вход 9) и нулевого (вход 10) выходов основного триггера соседней ячейки на входы элементов 5 и 4 соответственно. Поэтому сигнал с шины сдвига, прохождение которого через элемент б разрешено сигналом с единичного выхода вспомогательного триггера данной ячейки, поступает на установку основного триггера в состояние, в котором находился основной триггер соседней ячейки. При нулевом состоянии,вспомогательного триггера соседней ячейки на один из входов элемента 7 подается нулевой сигнал. Он поступает по входу 11 ячейки памяти и...

Сдвигающий регистр

Загрузка...

Номер патента: 547838

Опубликовано: 25.02.1977

Автор: Грехнев

МПК: G11C 19/00

Метки: регистр, сдвигающий

...и 12 во втором разряде препятствует появлению на выходах этих элементов лож п ного сигнала в момент, когда триггеоь 1памяти первого разряда изменяют свое состояние. Таким образом, единица переписывается из первого разряда во второй, причем происходит исправление ошибки. В 45 случае, если в первом разряде регистра записан логический нульф, то на выходах элементов И-НЕ 1, 3 и 5 первого разряда - "логическая единица", следовательно, на выходах элементов И-НЕ 10, 11 и 12 вто рого разряда - "логический нуль", а на выходе И-НЕ 8 ф- логическая единица. Пусть теперь под действием помехи один из триггеров изменил свое состояние, например второй дополнительный триггер пер вого разряда. В этом случае на вь.".ходе элемента И-НЕ 1 логический нуль",...