G11C 19/00 — Цифровые запоминающие устройства со ступенчатым движением информации, например сдвиговые регистры
Регистр для аналого-цифрового преобразователя поразрядного уравновешивания
Номер патента: 674103
Опубликовано: 15.07.1979
Автор: Кузнецов
МПК: G11C 19/00, H03K 5/156
Метки: аналого-цифрового, поразрядного, преобразователя, регистр, уравновешивания
...вход - спервой шиной, четвертый вход - с соотЬетствующей тактовой шиной, содержитД-триггер и элемент 2 И, первый вход которого соединен с инверсным выходомД-триггера, второй вход - со второй шиной, выход - со вторым входом последнего разряда регистра, первый выход ко 1торого соединен со входом Д-триггера,причем первый вход первого разряда соединен с его вторым выходом. Каждыйразряд регистра содержит й триггерна элементах 2 ИЛИ-НЕ, прямой выходкоторого соединен с первым входом элемента ЗИ, инверсный выход - с первым:входом первого элемента 2 И, вход сброса - с выходом второго элемента 2 И,вход установки - с первым входом разряда, второй вход разряда соединен со 45вторыми входами элемента ЗИ и первогоэлемента 2 И, третий вход разряда...
Резервированный сдвигающий регистр
Номер патента: 693439
Опубликовано: 25.10.1979
МПК: G06F 11/20, G11C 19/00
Метки: регистр, резервированный, сдвигающий
...между разрядами резервируемых регистров в ин теграпьно в полнении позволяет применить косвенный контроль, Количество контрольных триггеров каждого разряда кратно весу разряда Для резервирования ОснОВных разрядОВ используются резерв ные разряды. Триггер основного 4-го (старшего разряда) резервируется тремя триггерами 15-17, триггер 3-го разряда резервируется двумя триггерарезервируется Одним триггером 20, триггер 1-Го разряда не резервируется, Количество резервных триггеров также кратно весу разряда, Таким образом, предлагаемый резервированный регистр сохраняет работоспособность при отказе типа "ложный 0" ряда элементов,Резервированный сдвигающий регистр работает следующим образом, В режиме записи информация поступает с шины входной...
Устройство для параллельного сдвига информации
Номер патента: 700865
Опубликовано: 30.11.1979
Авторы: Заика, Калатинец, Кобылинский, Сабадаш
МПК: G06F 7/00, G11C 19/00
Метки: информации, параллельного, сдвига
...выходы дополнительных элементов700865 3И соединены со вторыми входами элементовИЛИ первой группы.На чертеже показана функциональная схемаустройства (даны только шесть разрядов).Устройство содержит элементы И 1 - 24 иИЛИ 25 - 30, входящие в первые группы разрядов, элементы И 31 - 42 и ИЛИ 43 - 48, входящие во вторые группы разрядов, информационные шины 49 - 54 устройства, выходы 55 - 60устройства, шины 61 - 66 управления сдвигом. 0Устройство для параллельного сдвига инфор.мации работает следующим образом,Необходимое число сдвигов достигается пу.тем подачи соответствующих управляющих сиг.налов на шины 61-66 управления сдвигом,Пусть, например, на информационные шины49-54 подается число 110101. Необходимо выполнить модифицированный сдвиг в...
Буферное запоминающее устройство
Номер патента: 705517
Опубликовано: 25.12.1979
Авторы: Гриц, Пономарев, Светников, Серов, Чибисов
МПК: G11C 19/00
Метки: буферное, запоминающее
...регистра 7. Кроме этого, БЗУ сойер- :," из этой зоны,жит блок 12 управления, первый и второйТакая структура БЗУ позволяет сокравходы которого подключены к выходам эле . тить количество оборудования, Особенноментов И 9 и И 1 О, первый его выход соеди- в это сказывается при использовании интегнен с входом счетчика 4 и с другим входом ральных схем малой и средней степени интегсчетчика 6, второй выход в .с входом счетрации, так как необходимость управлениячика 5 и третьим входом счетчика 6, тре . перекосами счетчиков адресов не позволялатий выход - свторым входом регистра 7, использовать схемы среднейинтеграции. "четвертый выход -с третьим входом дешиф- и Вместе с упрощением структуры узла анаратора 3, а пятый выход" - с накопйтелем...
Регистр сдвига
Номер патента: 705522
Опубликовано: 25.12.1979
Авторы: Брайловский, Крылов, Лазер
МПК: G11C 19/00
...на выходе 40, Переключение сигнала 5 в состояние логического нуля вызовет переключение первого и второго триггеров 8 и 9, при этом на выходе 14 устанавливается сигнал логического нуля, а на выходе 25 - логической единицы. В следуюшем такте происходит установке на выходе 14 сигнала логической единицы, а на выходе 24 - сигнала логического нуля. Затем сигнал логической единицы на входе 5 вызывает переключение триггера 26 (на выходе 41 появляется сигнал логического нуля). После чего сигнал логи-. ческого нуля на входе 5 вызывает переключение второго триггера 9 (на выходе 25 появляется сигнал логической единицы) и т. д. Сигнал логического нуля на первом выходе 39 триггера 26 подготавливает переключение первого триггера 8 в состояние...
Буферное запоминающее устройство
Номер патента: 711631
Опубликовано: 25.01.1980
МПК: G11C 19/00
Метки: буферное, запоминающее
...с шинами 13 и выходами элементов И 4. Входы дешифратора 7подключены к контрольным выходам накопителя 1, а выходы - к одним из входов элементов И 4. Входы шифратора 6соединены с шинами 11, а выходы - сконтрольными входами накопителя 1,Устройство работает следующим образом.Информация от источников сообщения,например телеграфных аппаратов, поступает на шины 10. Ввод информации внакопитель 1 осуществляется через элементы И 3 по сигналам разрешения записи, поступающим на шины 11 и на входы элементов И 3. Одновременно сигналыразрешения записи поступают на входышифратора 6, который преобразует позиционный код в двоичный код. Двоичный1631 5 1 О 15 20 25 30 40 55 формула изобретения Буферное запоминаюшее устройство,содержащее...
Устройство для передачи информации
Номер патента: 714494
Опубликовано: 05.02.1980
МПК: G11C 19/00
Метки: информации, передачи
...байтовосновного регистра 1, кроме старшего, черезэлементы 3 переводится во вспомогательныйрегистр 2, а в старший байт этого регистразаносится ноль из блока 8, Во втором полу.такте через открытые элементы И 4, элементыИЛИ 6 в младшую тетраду основного регистра1 вводится информация с блока 9 (зона знака), а в остальные тетрадй младшей частиосновного регистра 1 переводится содержимоемладших тетрад всех байтов кроме старшеговспомогательного регистра 2. Если число состоит менее чем из (И - 1) цифры;"то н вто-.ром полутакте первого такта элементы И 4закрыты, а часть элементов И 4 открыта. Производится обычный сдвиг информации основного регистра 1 на один байт"вправо, йриэтом старший знаковый байт в сдвиге неучаствует, а в освободившиеся...
Буферное запоминающее устройство
Номер патента: 716063
Опубликовано: 15.02.1980
МПК: G11C 19/00
Метки: буферное, запоминающее
...Этот перепад поступаетна первую группу входов элемента И-ИЛИ,куда поступает и входной сигнал, Такимобразом, управляющая ячейка сработаеттолько после окончания входного сигнала,фпри этом на выходе ееустановится уровень 1, который разрешает запись следующего информационного сигнала, поступающего в устройство, в запоминающуюячейку предыдущего каскада,Запись в остальные ячейки проводитсяаналогично, Уровень 1" на выходе управ- .ляющей ячейки первого каскада указывает на окончание записи информации во всеустройство, По окончании обработки информации, поступившей в устройство, по шине подготовки устройства к приему подается отрицательный импульс, и устройствоустанавливается в исходное состояние.Предлагаемое буферное запоминающееустройство...
Сдвигающий регистр
Номер патента: 716066
Опубликовано: 15.02.1980
МПК: G11C 19/00
Метки: регистр, сдвигающий
...34 ло 40гический нуль поступает сразу на обавхода вспомогательного триггера третьего разряда, то сразу нв оба входа вспо-:могательного триггера 18 третьего разряда то и на выходе элемента Й-ЙЕ 12945и на выходеэлемента И-НЕ 3.3 будетсигнал, равный логической единице. Аналогично сигнал, равный логической едини-це, будет и на выходе элементов И-НЕ4, б, 8, 9, образующих вспомогательныетриггеры первого и второго разрядов ре-,50гистраеС приходом сигнала по шине сдвиге 3,Равного логическому нулю, ийформацйя иаосйовного триггера выводитсяиз регистБра. Через время, равное времени переключения трех йосдедоватедьно соединенныхинверторов 34-36, на выходе ййвертсра34 появляется сигнал, равный логической 6 4единице, и информация из основного триг...
Буферное запоминающее устройство
Номер патента: 720507
Опубликовано: 05.03.1980
Автор: Трофимов
МПК: G11C 19/00
Метки: буферное, запоминающее
...элементы 4, 5 И, инвертор б, триггер 7, формирователь 8 пачек импульсов, счетчик 9 чисел, входные 10 и выходные 1 кодовые шины, тактовая шина 12, шина 3 записи, шина 14 считывания.Блок памяти может быть построен настатических регистрах сдвига с целью циркуляции и управляемыми переключателями информации на входах регистров сдвига или на статических оперативных запоминающих устройствах, адресные входы которых подключены к выходам адресного счетчика.Предположим, что блок памяти выполненна четырехразрядных регистрах сдвига (М=4).Работа предлагаемого накопителя происходит следующим образом.После сигнала начальной установки счетчик 9 чисел, состоящий в данном случае из двух разрядов, и триггер устанавливаются в исходное состояние, например,...
Однотактный регистр сдвига
Номер патента: 723683
Опубликовано: 25.03.1980
Авторы: Варшавский, Мараховский, Песчанский, Розенблюм, Стародубцев, Филиппов, Цирлин
МПК: G11C 19/00
Метки: однотактный, регистр, сдвига
...7 и 8 обоих разрядов равны1., а в триггерах, в полненныхна элементах 1-8 обоих разрядов,хранится сдвигаемый код, причем значения на выходах элементов 1 и 6, 2и 4, 4 и 7, 3 и 8 совпадают, Послетого, как сигнал управления сдвигомТ становится равным 0, на выходах,элементов 13 и 14 появляются единицы. Затем на выходе одного из каждойпары элементов 9 и 10, 11 и 12, появляется О, причем на выходахэлементов 9, 10 в каждом разрядеустанавливаются значения, совпадающне со значечиями на выходах противоположных плеч вспомогательноготриггера предыдущего разряда, не по -казанного на чертеже, С элементовИ-НЕ информация записывается в элементы 1 и 2 своего разряда, причемв случае совпадения значений на выходах элементов 9 и 10 со значениями на выходах...
Регистр сдвига
Номер патента: 726587
Опубликовано: 05.04.1980
Автор: Воробьев
МПК: G11C 19/00
...соответственно, выходЭМриг" гера каждою разряда соединен 6 о"втофймвходом элемента И-НЕ последуюшеЬ раз- оряда, а выход элемента И-НЕ в каждомразряде"соединен с 3 -входом ЭК-триггера,На чертеже представлена функциональ 25 87 в каждом разряде соединен с Э -входомК -триггера,ная схема предлансенного устройства,Ойо "содержит атементы И-НЕ 1-5, д 0 йжйнтельный элемент И-НЕ 6, .В триггеры 7-11, шины установки фО и ф 1 ф 12, 13, входные шины параллельного када 1418, шины записи 19 и шину "сийхроимпульсов 20, На чертеже показаны Пять разрядов регистра сдвига.Устройство работает следующим обраПо шине установки фОф" осущесграве35 ся установка Ъ -триггеров 7-11 регистра в исходные (нулевые) состояния сигнвлом, соответетвующим логическому нулю,...
Асинхронный регистр сдвига
Номер патента: 728161
Опубликовано: 15.04.1980
Авторы: Варшавский, Мараховский, Песчанский, Розенблюм, Стародубцев, Цирлин
МПК: G11C 19/00
Метки: асинхронный, регистр, сдвига
...разряд регистра содержиттроичный триггер 1 и вспомогательныйэлемент И-НЕ 2, Троичный триггер содержитэлементы И-НЕ 3,4 и 5,Выходыэлементов 3 и 4 - информационныевыходы триггера, а выход элемента5 = -управляющий выход. Выход элемента2 каждого разряда соединен с входомэлемента 5 своего разряда и с входамиэлементов 2 предыдущего и последующего разрядов, Выход элемента 3 (4)каждого разряда соединен с входамиэлементов 4,5 (3,5) своего разряда,элемента 3 (4) последующего разряда и элементов 2,3,4 предыдущегоразряда. Выход элемента 5 каждогоразряда соединен с входами элемен"тов 3;4 своего разряда и элемента2 последующего разряда. Асинхронный регистр сдвига работает следующим образом.Состояния троичного триггера 1(значения на выходах...
Буферное запоминающее устройство
Номер патента: 733017
Опубликовано: 05.05.1980
МПК: G11C 19/00
Метки: буферное, запоминающее
...номера зоны записи. По нулевому состоянию третьего счетчика 8 осуществляется запись следующей зоны записи, При формировании номера зоны записи с помнцью блока 7 формирования номера зоны записи каждый кадровый импульс добавляет 1 в сумматор блока 7 формирования номера зоны записи, где и формируется номер очередной зоны записи, который подается на третий счетчик 8, работающий на вычитание. Нулевое состояние третьего счетчика 8 дешифруется блоком 10 управления, который управляет триггером 11 разрешения записи. Сигнал с триггера 11 разрешения записи поступает на коммутатор 2 и разрешает запись информации очередной зоны записи в накопитель 6.Например, в третьем счетчике содержится 1, когда имеется разрешение для записи очередной зоны...
Буферное запоминающее устройство
Номер патента: 733018
Опубликовано: 05.05.1980
Авторы: Бодня, Камалов, Мамонов
МПК: G11C 19/00
Метки: буферное, запоминающее
...3, первые элементыИЛИ .4, причем запоминающие регистры1 выполнены на триггерах 5, второйэлемент ИЛИ 6, распределитель импульсов 7, вторые элементы И 8, третьиэлементы ИЛИ 9, формирователи импульсов 1 О, третьи элементы И 11 и четвертый элемент ИЛИ 12.В исходном состоянии регистры 1 и3 сброшены и первые элементы И 2 первого запоминающего регистра 1 открытыдля приема запроса, а поступление запроса на последующие запоминающие регистры 1 запрещено сигналами с прямыхвыходов регистра управления 3, которыезапрещают и работу распределителя импульсов 7 через элемент ИЛИ 6. Посту-пивший запрос, изменив состояние управляющего регистра 3 через первые элементы ИЛИ 4, тем самым разрешаетпоступление следующего запроса на сле,дующий запоминающий...
Реверсивный сдвигающий регистр
Номер патента: 734809
Опубликовано: 15.05.1980
Автор: Смирнов
МПК: G11C 19/00
Метки: реверсивный, регистр, сдвигающий
...элемента 6 при сдвиге влево подаются тактовые импульсы Т,. Подача на входы элементов 5, 6 входного сигнала или Т, Т+ в режиме реверсирования может осуществляться, например, с помощью электронного коммутатора.При записи в разряды регистра одинаковой информации (одних О или 1) О и 1 на выходах элементов чередуются и каждая 1 на выходе элемента поддерживается двумя О на его входе с выходов двух соседних элементов, Поэтому подача О поочередно на входы Т, Т, Тз, Т приводит к изменению информации на выходе только на время воздействия тактового импульса, так как О по входу тактовых импульсов переводится в 1 только один из О, удерживающих 1 на выходе; По окончанию воздействия ФО по входу тактовых импульсов на входах элемента установятся 1, а на...
Двухтактный сдвигающий регистр
Номер патента: 736172
Опубликовано: 25.05.1980
Автор: Крохин
МПК: G11C 19/00
Метки: двухтактный, регистр, сдвигающий
...65 Записанная информация хранитсяв ячейках регистра до поступлениятактовых импульсов. Сдниг информацииосуществляется двумя тактовыми импульсами 11 и 12 уровня 1 иливышепоступающим на регистр поочередно.Съем информации производится в интервалах между тактовыми импульсами12В отсутствие тактовых импульсовМОП-транзисторы 9,б и 7 заперты,Первый тактовый импульс 11 открывает МОП-транзистор 9 на время, достаточное для заряда или разряда емкостицепи затвора МОП-транзистора 5до уровня, близкого к уровню входногосигнала по шине 8. В дальнейшемнапряжение на затворе МОП-транзистора 5 изменяется с постоянной времени, которая для МОП-транзисторовобычно составляет несколько сотенмикросекунд или больше, Интервалмежду тактовыми импульсами по шинам11, 12...
Ячейка памяти для регистра
Номер патента: 737991
Опубликовано: 30.05.1980
МПК: G11C 19/00
Метки: памяти, регистра, ячейка
...с выхода триггера 4,,с выхода элемента 1 И-НЕ (на входеего логический О импульсной последовательности С но время большее 1) и инверсия РР. Таким образом,на входе Р-триггера 3 состояние не 4изменяется до тех пор, пока не приходит второй счетный импульс С(время 1 ) . С приходом этого импульса " "снимаетсяединица с соответствующеговхода 2 элемента 2 И-ИЛИ-НЕ, а на выходеэтого элемента появляется.единица и подготавливает триггер 3 к пе.ребросу. С приходом строб-импульса(время 4) триггер 3 перебрасываетсяи подготавливает к перебросу триггер4, который, в свою очередь, перебрасйвается с приходом очередного такта(время 14). Дальше цикл повторяется,1начиная со времени.В режиме записи информации ячейки памяти работает следующим образом. 60С...
Буферное запоминающее устройство
Номер патента: 739645
Опубликовано: 05.06.1980
Автор: Грехнев
МПК: G11C 19/00
Метки: буферное, запоминающее
...нулю, а на выходах элементов И-НЕ 41-48 сигнал, равный логической единице. Следовательно,элементы И-НЕ 9-14, 16-2123-28 и 30-35 открыты, и первое двоичное слово с информационных шин 1-6 записывается сначала в регистр 15, затемв регистр 22 и т.д, Таким образом, однимимпульсом записи информация сразу жезаписывается в последний информационныйрегистр. По заднему фронту импульса записипроисходит сдвиг информации влево врегистре 49. При этом триггер 65 регистра 49 установится в единичное состояние сигналом, равным логическому нулю, закроет элемент И-НЕ 40 и на еговыходе появляется сигнал, равный логической единице. Поскольку импульс считывания на шине 8 отсутствует, то на выходеэлемента И-НЕ 44 сигнал также равенлогической единице, а...
Парафазный сдвигающий регистр
Номер патента: 739654
Опубликовано: 05.06.1980
МПК: G11C 19/00
Метки: парафазный, регистр, сдвигающий
...1" ипи нупевой вход фОф и вход сопровождающихимпульсов (вход "СИ") открывается соответствующий эпемент И-НЕ 8 или 9 и допопнительный элемент 1 памяти на триггереустановится в соответствующее положение О или "1". Например, при поступпении импульса йа вхдд "1" и сопровождающего импульса на вход СИ триггер 45дополнительного элемента 1.памяти устновится в попожение ф 1 ф. В этом спучаена информационный вход сдвигающего регистра будет поступать соответствующийуровень с нулевого плеча названного50триггера. Поспе установки триггера дсьпопдительного элемента 1 памяти в ссьстояние "1 ф разрешается прохождениесигнапа через элемент И-НЕ 7, на второй вход которого через инвертор 3 по- .55ступает сигнал с единичного входа тригера. В этом случае...
Сдвигающее устройство
Номер патента: 741322
Опубликовано: 15.06.1980
Автор: Соколов
МПК: G11C 19/00
Метки: сдвигающее
...через элементы И 3 переписывается во входной регистр 1. При этом выходы формирователя кода поразрядного сброса 6 и переключатели 9 отключены, а выходной регистр 2 обнуляется. После прохождения импульса Запуск через элемент задержки 12 срабатывает триггер 13, который отключает элемент И 11 и тем самым ограничивает импульс Запуск по длительности, После этого подключаются выходы переключателей 9, которые все установлены в положение передачи информации из старшего в соседний младший разряд, и подключается только схема обнуления первого разряда формирователя кода поразрядного сброса 6, так как единица, записанная в первый разряд входного регистра 1, закрывает все схемы обнуления старших разрядов формирова 5 10 а 1 и зо зя ао 45 теля 6,...
Буферное запоминающее устройство
Номер патента: 743028
Опубликовано: 25.06.1980
МПК: G11C 19/00
Метки: буферное, запоминающее
...посылки. В нашем примере таких позиций 5,.Импульсы, сформированные счетчиком 3. появляются на четвертой позиции (см. фиг. 2 в), импульсы, сформированные счетчиком 4, на второй позиции (см. фиг. 2 е). Позиция, на которойпояваяются импульсы на выходе счетчика 3 или 4, зависит от его установкии может изменяться блоками 7 и 8,Осуществляющими добавление. или вы 5 10 15 20 25 30 35 40 читание импульсов в тактовой последовательности.Импупьсы (см. фиг. 2 8 ), сформированные на выходе счетчика 4 записи, поступают на вход ключа 5, На время длительности импульса ключ5 соединяетвход 9 устройства со входом первойячейки памяти 2, 1 и тем самым разрешает запись информационной последовательности (см. фиг. 2 О) в первуюячейку памяти 2.1. В промежутке...
Устройство сдвига цифровой информации
Номер патента: 743036
Опубликовано: 25.06.1980
Авторы: Куванов, Кузьмин, Миролюбский, Редченко
МПК: G11C 19/00, H03K 5/156
Метки: информации, сдвига, цифровой
...и второго элементов И, а вход сброса - с шиной сброса, подключенной к входу сброса Т-триггера,На чертеже представлена функциональная схема устройства.Устройство содержит регистр сдвига 1 на Д-триггерах 2, первый 3 и второй 4 элементы И, элемент ИЛИ 5, Т-триггер 6, параллельный регистр 7 на Д-триггерах 2, первую 8 и вторую 9 парафазные входные шины, шину сброса 10. Выходом устройства являются выходы Д-триггеров 2 параллельного регистра 7.Перед началом сдвига на шину сброса 10 подается импульс, который устанавливает в исходное состояние регистры 1 и 7 и Т-триггер 6, характеризующиеся высоким уровнем на инверсном выходе Т-триггера 6 и низкими уровнями на инверсных выходах Д-триггеров 2 регистра сдвига 1.При поступлении единичной...
Двухтактный регистр сдвига
Номер патента: 744732
Опубликовано: 30.06.1980
Автор: Фойда
МПК: G11C 19/00
Метки: двухтактный, регистр, сдвига
...йй".йхвходах тактовых импульсов, зачерчены.Единица на выходе элемента 2 не изменяет состояние элемента 3,. так как навход элемента 3 в это время поступает ноль щс выхода элемента 4. Аналогично не изменяется состояние элемента 8.Единица на выходе элемента 2 изменяет состояние элемента 1 в моментЮна нулевое, которое устанавливает выходэлемента 3 в момент 1 в единиц, кото.рая изменяет состояние элемента 1 в момент в на нулевое, что устанавливает выходэлемента 3 в момент 1 т в единицу.В момент 1 в заканчивае;.я действйе но 3ля на шине 5, что вызывает появление единиц на выходах элементов 2,2 и 9 в момент 1 эВ момент 11 о ноль на шине 6 вызываетпоявление на выходах элементов 4 и 4"единиц в момент 11, что изменяет состо.яние элемента 3 в...
Буферное запоминающее устройство
Номер патента: 746720
Опубликовано: 05.07.1980
Авторы: Бочин, Мошиченко, Сатышев
МПК: G11C 19/00
Метки: буферное, запоминающее
...(в направлении от старших запи сью информации и младших регистров регистров к младшим).д ое может в старшие. егистр сд. Р 3 двига выполнен Общее количество слов, котор реверсивным и предназначен для определе- зо хранить устройство, равно й ния числа незанятых регистров хранениячисел, а аспределитель импульсов 4- Информация с выходо в 10 1-10 М подля оргаганимции сдвига информации после ступает к абоненту, где происходит еесчитьвание. При этом сигнал, которым ее считьвания.Устройство работает следующим обра- З 5 абонент считывает информацию, подаетсяна шину 12 считывания устройства, СигЗОМ.В исходном состоянии в реверсйвном . нал считьвания через элемент ад р6 з е жкис е 3 сдвига установлен код 111 поступает на вход распределителя 4 и за...
-разрядный регистр сдвига
Номер патента: 746734
Опубликовано: 05.07.1980
Авторы: Крылов, Лазер, Овсищер, Шубарев
МПК: G11C 19/00
Метки: разрядный, регистр, сдвига
...входами с 1-го по (К - 1)-ыйразрядов. Выход каскада 12 соединен с управляющими входами с К-го по Х-ый разрядов. К-ый разряд содержит коммутационные КЯ-триггеры 13 - 14 на элементах И-НЕ(ИЛИ-НЕ) 15 и 16 и 17 и 18 соответственнои запоминающий КЬ-триггер 19 на элементах И-НЕ (ИЛИ-НЕ) 20 и 21, Передача 4 фмежразрядной информации между (К 1) -ымразрядом и К-ым осуществляется соединением единичного выхода коммутационногоКЬ-триггера 1 (элемент 3) и нулевого выхода второго коммутационного КЬ-триггера 2 (элемент 5) с нулевым входом КЬтриггера 14 (элемент 17) и соединениемединичного выхода КЯ-триггера 14 (элемент 17) и соединением выхода триггера 2(элемент 6) с нулевым. входом КЬ-триггера13 (элемент 16). Кроме того, регистр содер-...
Буферное запоминающее устройство
Номер патента: 746735
Опубликовано: 05.07.1980
Авторы: Бривин, Овчинников
МПК: G11C 19/00
Метки: буферное, запоминающее
...в каждом регистре (в том числе и регистре 2 адреса) равно количеству кодограмм, которое буфер хранит в данном конкретном случае. При поступлении кодограммы формирователь 5 синхронизирует момент записи и сдвига в регистрах 1, - 1 по своему выходу 12; при этом единнца, свидетельствующая о поступлении кодограммы, поступает в регистр 2 адреса (по входу записи), и содержимое регистра 2, так и содержимое регистров 1, - 1, сдвигается на один разряд вправо.При поступлении на вход 9 устройства запроса на выдачу очередной кодограммы из буфера формирователь 5 синхронизирует этот сигнал и сигналом с выхода 13 сдвигает содержимое (единицы поступивших кодограмм) регистра 2 назад, влево (по входу реверса), одновременно опрашивая формирователь 6,...
Буферное запоминающее устройство
Номер патента: 746736
Опубликовано: 05.07.1980
Автор: Гусев
МПК: G11C 19/00
Метки: буферное, запоминающее
...часть кода позиции Р с первого выхода регистра 1 поступают на дешифратор 2, образуя код номера информационной группы в смысловой строке воспроизведения.Код Р поступает на дешифратор 11, откуда в соответствии с этим кодом на блок записи-считывания 4 в соответствующий разряд поступает единица позиционного кода. По сигналу записи из блока управления 6 она записывается в информационную группу, определяемую кодом. Описанный процесс повторяется для кода каждого символа, подлежащего воспроизведению в одной смысловой строке.Таким образом, за М циклов обращения к устройству (Я - число позиций воспроизведения) входная информация не только принимается на хранение (функция сокращения времени связи с источником данных), но и подготавливается к...
Буферное запоминающее устройство
Номер патента: 748509
Опубликовано: 15.07.1980
МПК: G11C 19/00
Метки: буферное, запоминающее
...второй вход которого подключен к шине 9 записи информации, :а выход подключен к входу "Ч" триггера б, вход фТ" которого соединен с шиной 8 тактовых сигналов и третьими входами нечетных схем 3 управления перезаписью, и через инвертор 12 с третьими входами четных. схем 3 управления перезаписью. Выход триггера б являет О ся.входом управления сумматора 7 по модулю два.ФУстройство работает следующим образом.65 В исходном состоянии триггеры 2и счетный триггер б находятся в нулевом состоянии.На шину 8 постоянно поступают такговые сигналы, частота которых не неже частоты записи ийформации. Длязаписи информации в запоминающееустройство на шину 9 поступает запросна запись.Информация со входов переписывается в первый регистр 1 по переднему...
Реверсивный распределитель сигналов
Номер патента: 750564
Опубликовано: 23.07.1980
Авторы: Грехнев, Павлюченков
МПК: G11C 19/00, H03K 5/15
Метки: распределитель, реверсивный, сигналов
...разряда, пятый и шестой ьха 1 Оды первого элемента подключены к выхсдам первых элементов соответственно предыдущего и последующего разрядов, третий вход третьего элемента подключен квыходу второго элемента предыдущего 15разряда, третий аход четвертого элемента подключен к выходу второго элементапоследующего разряда. На чертеже представлена функциональная схема четырехраэрядного реверсивного распределителя сигналов, выполненного согласно данному изобретению.Реверсивный распределитепь сигналов содержит элементы И-НЕ 1-16, шину на 25 чальной установки 17, шины сдвига 18,19.Входы и выходы элементов И-НЕ, обозначенные на чертеже одинаковыми символами, соединены между собой.зоЧисло разрядов реверсивного распреде литвпя сигнапов может быть...