Буферное запоминающее устройство
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
Союз СоветскикСоциапистическикРеспубпик ОП ИСАНИЕИЗОБРЕТЕНИЯК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ и 942139(23) Приоритет 1 ЬеударетеанаыХ квинтет СССР вв делам нзабретеннХ н ютерытнХ(53) УДК 681.Зг 7,6 (088, 8) Дата опубликования описания 07, 07. 82(71) Заявитель С 54) БУФЕРНОЕ,ЗАПОИИНАОЦЕЕ УСТРОЙСТВО 1Изобретение относится к техникесистем передачи данных и может использоваться в центрах коммутациисообщений,Известно буферное запоминающее5устройство (БЗУ), которое может использоваться для накопления и промежуточного хранения сообщений, представляющих собой законченные в смысловом отношении блоки данных. Устрой оство содержит блок управления 1 генератор импульсов, входной регистр,эле"менты И, матрицу оперативной памяти,выходной регистр, сэетчики адресовзаписи и сэитывания, элемент ИЛИ и 1 юдешифратор адресов 1.Недостатком известного устройстваявляется его сложность.Наиболее близким к предлагаемомупо технической сущности является 20БЗУ, содержащее регистр входного слова, входные элементы И, счетчики адресов, дешифратор адресов, матрицыпамяти, элементы ИЛИ, регистр выходного слова и узел управления. Источник сообщений сопровождает входное слова синхроимпульсами записи ЗП. Если сво" бодна первая матрица памяти, то в нее осуществляется запись. Входное слово записывается в регистр входного слова. Сигнал управления, поступающий на управляющие входы первых входных элементов И, разрешает перезапись содержимого регистра входного слова в первую матрицу памяти.После заполнения первой матрицы памяти узел управления вырабатывает сигнал занятости уведомляющий приемник сообщений о наличии в БЗУ сообщения. Одновременно начинается. запись поступающего на вход БЗУ нового сообщения во вторую матрицу памяти, если она свободна. Сигнал управления, поступающий на управляющие входы вто" рых входных элементов И, разрешает перезапись содержимого регистра входного слова в вторую матрицу памяти. Последовательная выборка адресов мат 9112139 4риц памяти осуществляется с помощьюсчетчиков адреса и дешифраторовадресов.Считывание информации из БЗУ осуществляется при поступлении от приемника сообщений синхроимпульсов СЧ,Сигнал управления, поступающий науправляющие входы первых выходныхэлементов И, разрешает прохождениеслова из второй матрицы памяти черезэлементы ИЛИ на входы регистра выходНОГО СЛОВа,Если приемник сообщений своевременно реагирует на сигнал занятости,запись в БЗУ осуществляют практически непрерывно благодаря поочередному освобождению матрицы памяти, 8 противном случае БЗУ заполняется полностью и узлом управления вырабатывается сигнал, уведомляющий о том,что дальнейшая запись сообщений вБЗУ невозможна.8 процессе передачи в сообщенияхмогут возникать искажения сбои)информации. Способы обнаруженияи исправления как одиночных, таки групповых сбоев текстовой частисообщения достаточно известны. Однако,"возможны сбои синхронизации,ведущие к искажению структуры и даже формата сообщения. Их восстановление в процессе обработки в реальном масштабе времени практчиески невозможно. Характерным. признаком подобных сбоев является отсутствиев последнем слове сообщения кодовой,комбинации маркера конца сообщения 2,Недостатком известного устройства является воэможность накопления им и передачи на обработку невосстановимых в дальнейшем сбойныхсообщений, Кроме того, в устройствезапоминается кодовая комбинация последнего слова сообщения, котораяявляется Фиксированной для всех сообщений, что приводит к увеличениюоборудования и снижению достоверности считываемых сообщений, Так, например, в результате сбоя в последнейячейке любой из матриц памяти БЗУсообщение может быть в дальнейшемснято с обработки,Цель изобретения - упрощениеустройства и повышение достоверности считывания.Поставленная цель достигается тем,что в буферное запоминающее устрой 5 1 О 20 25 30 35 40 4 50 55 Буферное запоминающее устройствосодержит регистр 1 входного слова,элементы И 2 первой группы, элементы И 3 второй группы, первый счетчик 4, первый дешифратор 5, первый накопитель б, второй накопитель 7,второй дешифратор 8, второй счетчик 9, элементы И 10 третьей группы, эле менты И 11 четвертой группы, группу элементов ИЛИ 12, регистр 13 выходного слова. Блок 14 управления, третий дешифратор 15, элемент 2 ИИЛИ 16.Слова сообщения, сопровождаемые синхроимпульсами записи ЭП, поступают параллельно-последовательно от истоц" ника сообщений на информационные входы регистра 1 входного слова,Блок 14 управления формирует из синхроимпульсов ЗП сигналы У 0, У 1, У 3, если запись осуществляется в накопитель 6, или сигналы У 0, У 2, У 4, если запись осуществляется в накопитель 7. По сигналу У 0 входное слово20 записывается в регистр 1, Сигнал У 1 разрешает перезапись входного слова из регистра 1 в накопитель 6, а сигнал У 2.- в накопительПоследовательная выборка адресов 25 накопителей 6 и 7 осуществляется со - ответственно с помощью счетциков 4,9 и дешифраторов 5 и 8. Выборка адреса разрешается сиг налом У 3 для накопителя б и сигналом У 4 для накопителя 7. Изменение . состояния счетчика 4 осуществляется по заднему фронту сигнала У 3, а сцетцика 9 - по заднему фронту сигнала У 4.Каждому состоянию любого иэсчетчиков соответствует определенная ячейка связанной с ним матрицы памяти эа исключением последнего состояния, поскольку ячейка для последнего слова сообщения в матрицах памяти отсутствует. Таким образом, последнее слово сообщения в БЗУ не записывается.45При записи в регистр 1 входного слова, содержащего кодовую комбинацию маркера конца сообщения, дешифратором 15 формируется сигнал МКС, поступающий в блок 14 управления.Совпадение сигнала МКС с соответствующими из сигналов А 2 и, формируемых дешифраторами 5 и 8 при записи информации, свидетельствует о наличии кодовой комбинации маркера конца55 в последнем байте сообщения и вызывает появление на выходе блока 14 управления потенциального сигнала занятости 2.1, уведомляющего о налиции в БЗУ сообщения. Сигнал 2,1 присутствует на выходе БЗУ до тех пор, пока в БЗУ имеется хотя бы одно сообщение.После заполнения обеих матриц памяти БЗУ формирует сигнал Х 2,уведойляющий о том, что запись сообщенийв БЗУ невозможна,Бсли в результате сбоя в сообщении, записываемом в матрицу памяти,отсутствует слово с кодовой комбинацией маркера конца сообщения, топосле окончания записи эта матрицапамяти считается не заполненной. Приэтом БЗУ не Формирует сигнал Х 1,еслидругая матрица памяти свободна, атакже сигнал 2.2, если другая матрица памяти заполнена,Таким образом, на входе БЗУ осуществляется ликвидация сообщений сискаженной структурой или Форматом. Считывание слов сообщения иэ БЗУ осуществляется синхроимпульсами считывания С 4, поступающими от приемникасообщений. При этом блок 14 управления Формирует из синхроимпульсов СЧ сигналы У 3, У 5, У 7 во время сцитыватйвания сообщения из накопителя 7.Сигналом У 7 осуществляется записьвыходного слова в регистр 13.Бсли любой из счетчиков 4 и 9,работающий на считывание, находитсяв последнем состоянии, то на выходеАу соответствующего дешифратора появляется сигнал, прохождение которого на установочный вход регистра 13 разрешается сигналом У 5 при считывании сообщения из накопителя 6, и сигналомУ 6 - при считывании сообщения иэ накопителя 7.Поступление сигнала на установочный вход регистра 13 обеспечиваетм появление на его выходах кодовои комбинации маркера конца сообщения,Предлагаемое изобретение позво" ляет повысить достоверность считываемого последнего слова сообщения эа счет исключения возможности возникновения сбоев в процессе записи и хранения этого слова в БЗУ и одновременно упростить конструкцию БЗУ, уменьшив количество ячеек в каждой матрице памяти, так как не надо записывать и хранить слово, содержащее фиксированную кодовую комбинацию; Кроме того, из потока проходящей через БЗУ информации исключаются со 942139общения с искаженной структурой илиФорматом,Формула изобретенияБуФерное запоминающее устройство, содержащее первый и второй накопители, информационные входы которых подключены к выходам элементов И соот в ветственно первой и второй групп, адресные входы первого и второго накопителей подключены к выходам соответственно первого и второго дешифраторов, управляющие входы которых под ключены к соответствующим выходам бло. ка управления, информационные входы первого и второго дешифраторов подключены к,выходам соответственно первого и второго счетчиков, управляющие 26 входы которых подключены к соответствующим выходам блока управления, информационные выходы первого и второ го накопителей подключены к одним входам элементов И соответственно тре тьей и четвертой групп, другие входы которых подключены к соответствующим выходам блока управления, выходы элементов И третьей группы подключены к одним входам элементов Зв ИЛИ группы, другие входы которых подключены к выходам элеЙентощ И четвертой группы, одни входы элементов И первой и второй групп подключены к выходам первого регистра, управляющий вход которого подключен к соответствующему выходублока управления, другие входы элементов И первой и второй групп подключены к соответствующим выходамблока управления, выходы элементовИЛИ группы подключены к информацион"ным входам второго регистра, первыйуправляющий вход которого подключенк соответствующему выходу блокауправления, о т л и ч а ю щ е е с ятем, что, с целью упрощения устройства и повышения достоверности считывания, оно содержит третий дешифратор и элемент 2 И-ИЛИ, одни входы которого подключены к соответствующимвыходам первого и второго дешифраторов, а другие входы - к соответствующим выходам блока управления,выход элемента 2 И-ИЛИ подключен ковторому управляющему входу второгорегистра входы третьего дешифратораподключены к выходам первого регистра, выход третьего дешифратора и соответствующие выходы первого и второго дешифраторов подключены к входам блока управления. Источники информации,принятые во внимание при экспертизе1, Авторское свидетельство СССРИ 515154, кл. С 11 С 9/00, 1974,2. 0 двухоперационной буферации"Приборостроение". Изд-во Ленинградского института точной механики иоптики, Ленинград, Ю 1, 1974 (прототип).92139 Составитель С.Шустенкодактор М.Голаковски Техред Т. Маточка .Корректор Г,Решетник За 6 сн род, ул. Проектная П "Пате или 51/ф 5 Тира НИИПИ Государственно по делам изобре 13035, Москва, Ж, комнийаушс Подета СССРоткрытийя наб., д
СмотретьЗаявка
3007680, 19.11.1980
ПРЕДПРИЯТИЕ ПЯ В-8751
ШРАЙБМАН ВАЛЕРИЙ АРОНОВИЧ, ЗАИЧЕНКО НАТАЛЬЯ ВИТАЛЬЕВНА
МПК / Метки
МПК: G11C 19/00
Метки: буферное, запоминающее
Опубликовано: 07.07.1982
Код ссылки
<a href="https://patents.su/5-942139-bufernoe-zapominayushhee-ustrojjstvo.html" target="_blank" rel="follow" title="База патентов СССР">Буферное запоминающее устройство</a>
Предыдущий патент: Устройство для записи и считывания информации в трансформаторных накопителях
Следующий патент: Оперативное запоминающее устройство
Случайный патент: Стекловолокнистый пресс материал