G11C 19/00 — Цифровые запоминающие устройства со ступенчатым движением информации, например сдвиговые регистры

Страница 21

Буферное запоминающее устройство

Загрузка...

Номер патента: 1807522

Опубликовано: 07.04.1993

Авторы: Куренной, Пахомов

МПК: G11C 19/00

Метки: буферное, запоминающее

...и н выходе элемента 4 - низкий уровень и, сле довательно, чтение запрещено.Запись высоким уровнем на выходе эле мента 8 разрешена.При приходе импульса записи счетчик изменяет свое состояние и на выходе схем 7 - нйзкий уровень, который разрешает запись, и считывание. При количестве чте ний, равном количеству записей, чтени опять запрещается, В ситуации, когда чте ние отсутствует, а происходит только запись. т.е, буфер заполняется при появлении на выходе схемы 7 высокого уровня, происходит запрет записи высоким уровнем с прямого выхода триггера 11. В остальном функционирование аналогично прототипу. Таким образом, при сохранении функционирования устройства схемная реализация проще. чем в прототипе.Формула изобретения Буферное запоминающее...

Буферное запоминающее устройство

Загрузка...

Номер патента: 1807523

Опубликовано: 07.04.1993

Авторы: Куренной, Пахомов

МПК: G11C 19/00

Метки: буферное, запоминающее

...адреса считывания, счетчик адреса записи счетчик адреса считывания, счетчик управле ния, первый и второй элементы И, первый и второй блоки сравнения, 1 ил,высокого, разрешающего запись уровня. Таким образом разрешается запись в блок памяти. При приходе записывающих и считывающих импульсов счетчик 4 следит за тем, чтобы его состояние не было равно "0" (буфер пуст) или все разряды не были равны ОО "1", что указывает на переполнение буфера, (, при этом срабатывает блок 8, вырабатывая на выходе низкий уровень запрета записи. уТаким образом, при сохранении Функционального назначения буферное запоминающее устройство имеет более простуюсхемную реализацию,180 Н 23 рого соединены с соответствующими входами дешифратора считывания, выходы...

Буферное запоминающее устройство

Загрузка...

Номер патента: 1807524

Опубликовано: 07.04.1993

Авторы: Куренной, Пахомов

МПК: G11C 19/00

Метки: буферное, запоминающее

...разряды счетчика, обьединенные через элемент ИСКЛЮЧАЮЩЕЕ ИЛИ, формируют разрешающий сигнала на запись, а старший разряд запрещает считывание (буфер пуст), При приходе импульса записи счетчик 4 устанавливается в нулевое состояние, при котором разрешается считывание (и запись), если следующим импульсом будет считывание, то после него счетчик 4 установится в состояние, при котором считывание будет запрещено старшим оазрядом, д запись разрешена. Рассмотрим ситуацию, при которой все разряды счетчика 4,кроме старших, установлены в "1". Еслипридет импульс записи, то счетчик 4 перейи+1дет в состояние, когда 2 - разряд установится в "1", и запретит запись(буфер полон),В остальном функционирование аналогичнопрототипу,Таким образом, при сохранении...

Реверсивный регистр сдвига

Загрузка...

Номер патента: 1817135

Опубликовано: 23.05.1993

Авторы: Варшавский, Кравченко, Красюк, Мараховский

МПК: G11C 19/00

Метки: реверсивный, регистр, сдвига

...1, так как элементы И - НЕ 5, 6 осуществляют хранение парафазного кода одного двоичного разряда (х,х). На выходах регистрах 17, 72 и 18, 80 сигналы имеют значение логического нуля. На выходах 66,76 блока местного управления 21 выдаются единичные сигналы, Положим, что на входы 62, 63 регистра подается сигнал (к,Р) = (1, 0). Для определенности считаем, что в регистре хранится нулевое информационное слово, т.е. элементы И-НЕ 5, 6 всех ячеек памяти находится в состоянии (х, х) = (1, 0), Сигнал г Ф Г на входах 62, 63 приводит к сбросу в нулевое значение сигналов на выходах 48 и 66 блока местного управления 21, что соответствует сбросу в 0 значений переменных запуска сдвига вправо г = 0 и инверсной части входного парафазного кода Р= О....

Буферное запоминающее устройство

Загрузка...

Номер патента: 1824651

Опубликовано: 30.06.1993

Автор: Веселовский

МПК: G11C 19/00

Метки: буферное, запоминающее

...на вход элемента 21 И в качестве сигнала разрешения,При установке триггера 70 блокировки в состояние единицы сигналом по входу 49 на входы элементо= 67, 68 И подается запрещающий сигнал. В результате на выходе 35 элемента 71 ИЛИ формируется сигнал запрещения, который блокирует элемент 21 И. В результате обмен данными с БЗУ по первому каналу блокируется.Работа БЗУ в третьем режиме осуществляется следующим образом.Режим устанавливается установкой триггеров 69 и 14 в состояние единицы сигналами на входах 48, 51 соответственно, предварительно загружаются блоки регистров 3, 4 сигналами на входах 45, 46, а затем в регистр 5 номера устройства заносится номер БЗУ, которое надо заблокировать (выключить иэ работы),Код номера устройства может быть...

Буферное запоминающее устройство

Загрузка...

Номер патента: 1833918

Опубликовано: 15.08.1993

Авторы: Горбель, Остроумов, Сидоренко, Тарасенко

МПК: G11C 19/00

Метки: буферное, запоминающее

...и синхронизации регистров блока 5 синхро 25 30 35 40 45 50 55 низации синхроимпульсов, поступающих на блоки 1,2,3 памяти и обеспечивающих их синхронизацию, Блок 8 определения координат светового пятна ПЗС-матрицы отключен нулевым сигналом на входе задания режима и в приеме информации о засветке не участвует. После завершения записи результата обработки первого информационного слова в блоки 1,2,3 памяти на выходе синхронизации адреса блока 5 синхронизации формируется импульс, поступающий на вход синхронизации адреса блока 4, по которому на первом, втором и третьем выходах адреса устанавливается очередное значение адресов для соответствующих блоков памяти, Далее по каждому очередному импульсу на входе 22 тактовых импульсов устройства...

Многостабильный триггер

Загрузка...

Номер патента: 1826798

Опубликовано: 10.06.1996

Автор: Деев

МПК: G11C 19/00

Метки: многостабильный, триггер

...шине появится сигнал,что будет означать, что на выходе устройствапоявилась цифра 2, В каждый последующий Многостабильный триггер, содержащий элементы задержки и группы элементов И, отличающийся тем, что, с целью повышения быстродействия триггера, первые входы соответствующих элементов И групп, кроме последнего и предпоследнего, объединены и являются информационными входами триггера, первые входы предпоследних элементов И групп объединены и являются входом запрещения записи триггера, первые входы последних элементов И групп объединены и являются входом сброса триггера, вторые входы элементов И первой группы объединены и являются входом запуска триггера, первые выходы соответствующих элементов И групп, кроме последнего и...

Буферное запоминающее устройство

Номер патента: 1602243

Опубликовано: 10.10.1999

Автор: Тарутин

МПК: G11C 19/00

Метки: буферное, запоминающее

Буферное запоминающее устройство, содержащее блок памяти, информационный входы и выходы которого являются информационными входами и выходами устройства, отличающееся тем, что, с целью упрощения устройства, в него введены блок регистров, сумматор-вычитатель и мультиплексор, выходы которого подключены к адресному входу блока памяти, вход задания режима которого является одноименным входом устройства, вход синхронизации блока памяти соединен с входом записи блока регистров и является входом синхронизации устройства, выход блока регистров соединен с информационным входом сумматора-вычитателя и первым информационным входом мультиплексора, второй информационный вход которого соединен с выходом...

Радиотелеметрическое устройство

Номер патента: 1517627

Опубликовано: 27.11.1999

Авторы: Дворников, Дудник, Зильберталь-Глобус, Панин

МПК: G08C 19/28, G11C 19/00

Метки: радиотелеметрическое

Радиотелеметрическое устройство по авт. св. 1421142, отличающееся тем, что, с целью повышения быстродействия устройства, в него введены блок инверторов, дешифратор и регистр сдвига, третий вход переключателя через блок инверторов соединен с третьим выходом второго хронизатора, выход блока оперативной памяти связан с информационным входом регистра сдвига, вход записи которого через дешифратор подключен к выходу блока инверторов, один из входов которого соединен с тактовым входом регистра сдвига, выход которого является выходом устройства.