G06F 7/52 — для умножения; для деления

Страница 7

Устройство для деления частоты следования импульсов на неправильную дробь

Загрузка...

Номер патента: 679979

Опубликовано: 15.08.1979

Авторы: Воробель, Попов

МПК: G06F 7/52

Метки: деления, дробь, импульсов, неправильную, следования, частоты

...И, Поэтому частота Р на выходе элемента ИЛИ определяется выражениемГ 2= РХ И(5)45 50 откуда жения, второй вход которого связан с. выходом блока 7 вычитания, второй вход. которого соединен с выходом эле" мента ИЛИ 5 и входом счетчика 1, соединенного разрядами через группы элементов И 2 и 3 с входами элементов ИЛИ 5 4 и 5 соответственно.Устройство для деления частоты сле" дования импульсов на неправильную дробь работает следующим образом.Входная частота Го поступает на первый вход блока б вычитания, на второй вход которого поступает частота с выхода элемента ИЛИ 4, поэтому частота Р на выходе блока б определяется выражением 15Гэ = Ро (1)С выхода блока б вычитания часто" та Р поступает на первый вход блоЭка 8 сложения, на второй вход...

Устройство для умножения последовательностей импульсов

Загрузка...

Номер патента: 686031

Опубликовано: 15.09.1979

Авторы: Бессмельцев, Бурнашов, Воробьев, Гудков

МПК: G06F 7/52

Метки: импульсов, последовательностей, умножения

...5 (диаграмма 1). С каждым импульсом, появляющимся на выходе блока синхронизации 2, происходит алгебраическое суммирование содержимого реверсивного счетчика 3 значения длины волны в сумматоре б (диаграмма 6). Выход переноса и знаковый выход сумматора б соединены со входами реверсивного счетчика 7, Таким образом, величина перемещения индицируется блоком индикации 6, подключенным к реверсивному счетчику 7. При изменении длины волнына второй информационный вход устройства Вхср поступает импульс(диаграмма Вх ) Внапример с выхода рефрактометра), знак которогоопределяется сигналом, подаваемымна управляющий вход устройства Вх . Этот импульс привяэываетсяф блоком синхронизации 4 к импульсам с выхода б генератора 5(диаграмма 5 б), сдвинуться на...

Устройство для деления

Загрузка...

Номер патента: 690480

Опубликовано: 05.10.1979

Авторы: Демешкина, Карпов, Ролич

МПК: G06F 7/52

Метки: деления

...в состоя и цз а крыто,Сиги.о пуск по шине управленияустдцдвливдотея:в с откх делимого и делителя 12коэффициенты деления, равные А и В соответствешо;- распределитель импульсов 10 - в состояние, обеспечивающее подключение выхода сцетццкд делителя 2 ко входу сцрцегоразряд; 8 сцетццкд частного 8;к. к 1 е в ОЙ эем е гг 5 - в сост о 5 н неоткрьто.11 рц этом импульсы генердторд имцульсов 6 проходят через ключевой элемент 5и дс 11 ыв;ются сцетццкдмц делимого иделителя 1 и 2. 11 ри поступлении на вход 4счетчика делимого 1 М = аА импульсовсигнал переполнения с выхода делителя частоты 7 закроет ключевой элемент 5. Так какна вход счетчика делителя 2 за это времятакже поступит М импульсов, то он переполнится п = - - раз и, следовательно,с,Ап -...

Частотно-импульсное множительноделительное устройство

Загрузка...

Номер патента: 691852

Опубликовано: 15.10.1979

Авторы: Безыменко, Карманова, Першин

МПК: G06F 7/52

Метки: множительноделительное, частотно-импульсное

...второго элемента ИЛИ, выход которого соединен со входом второго счетчика, выход которого че. рез второй формирователь импульсов подключен ко второму входу второго триггера и к управляющим входам элементов И третьей труппы, выходы элементов И первой и третьей групп через группу элементов ИЛИ подключе; ны к разрядным входам второго счетчика, пеРвый вход третьего триггера подключен к выходу первого формирователя импульсов, нулевой выход третьего триггера соединен совторым входом третьего элемента И, нулевой выход второго триггера подключен ко входу реверса первого счетчика.На чертеже показана функциональная схемаустройства. 5 1 О 15 20 25 Зо 35 40 45 50 55 4Устройство содержит пять элементов И 1-5,триггеры 6 - 8, элементы ИЛИ 9. 10,...

Цифровой умножитель частоты

Загрузка...

Номер патента: 691853

Опубликовано: 15.10.1979

Авторы: Волошин, Чеботарев

МПК: G06F 7/52

Метки: умножитель, цифровой, частоты

...сбрасывается, запрещая поохождение импульсов с генератора 4 на счет.691853 чаются только к выходам старших разрядовсчетчика 11, Время, в течение которого про..исходит коррекция воздействия М путем соот.ветствующего суммирования или вычитания5 импульсов с выхода генератора 4 в счетчике11, регулируется сбросом триггера 6 черезэлемент ИЛИ 19 сигналом с первого выходаосновного дешифратора 12 или сигналом с выхода счетчика 14,Для нормального функционирования без режима автоколебаний в установившемся состоянии в умножителе с помощью основного дешифратора 12 искусственно создается зона нечувствительности, которой соответствует сигнална первом выходе дешифратора 12.-Выходные импульсы 2 живых с выхода управляемого делителя 10, возникающие...

Устройство для деления

Загрузка...

Номер патента: 693372

Опубликовано: 25.10.1979

Автор: Губницкий

МПК: G06F 7/52

Метки: деления

...окончания (К+1) импульсапереноса с выхода счетчика 4 делите"ля, который через элемент ИЛИ 18 5проходит на второй вход триггера10 и возвращает его в исходное состояние, Это количество импульсов равно В-С.Число, которое останется записанным в счетчике 2 остатка (как упоми"налось выше, в нем до прихода указанных импульсов былц записано числоВ), будет равно В-(В-С)кС - остаткучисла.15Таким образом, в указанный вышепромежуток времени происходит запись в счетчик 2 остатка числа С.Для того, чтобы в этот промежутоквремени входные импульсы через элемент И 11 и импульсы переноса с выхоОда счетчика 4 делителя через элемент И 14 не проходили на делитель1 и счетчик 8 соответственно, этиэлементы на данный промежуток вре"мени блокируются стробом с...

Цифровой умножитель частоты

Загрузка...

Номер патента: 693373

Опубликовано: 25.10.1979

Автор: Чеботаев

МПК: G06F 7/52

Метки: умножитель, цифровой, частоты

...быть компенсирована изменением коэффициента деления ( ) управляемого делители 10 частоты, т.е. ее можно выразить как т =пг А, (3)20 из (2) и (3) можно выразить требуемоедпя компенсации ошибки изменение коэффициента деления ( ) управляемого дели-.телю 10 частоты Если изменение коэффициента делении ( Ь ) определяется только величиной рассогласования (ЬИ), в общем случае не30 зввисишей от входной частоты.(2 Х х 1,% то с приходом каждого импульса частоты (2 Е 51 происходит коррекпия по частоте. Относительный шаг коррекции можно выразить квквт,",,+т.е, при изменении входной частоты (нх точность умножения будет разной нз-заПХ 4 О непостоянства относительного шага коррекции рпя различных входных частот,квк видно из (5), Постоянство...

Множительное устройство

Загрузка...

Номер патента: 696453

Опубликовано: 05.11.1979

Авторы: Бордыков, Буторин

МПК: G06F 7/52

Метки: множительное

...счетчиков 2.Выходы элементов И 4 соединенысо входами счетчиков 10, а выход элемента 3 задержки соединен со вторыми,входами триггеров 11 и элементов И 12,причем выходы счетчиков 10 соединеныс первыми входами триггеров 11, выходы которых соединены с первымивходами элементов И 12. Выходы элементов И 12 соединены со вторыми входами счетчиков 10.Триггеры 11 и элементы И 12 образуют схемы переноса импульсов переполнения между разрядами выходногорегистра 9,Количество состояний счетчиков 2,7 и 10 равно оснонанию выбраннойсистемы счисления.Работа устройства заключается вследующем,В исходном состоянии триггеры 3,5, 11 имеют на выходах запрещающиепотенциалы, в счетчики 7, 10 записано нулевое значение, в счетчики 2записано значение множимого в...

Вероятностное устройство для деления чисел

Загрузка...

Номер патента: 726529

Опубликовано: 05.04.1980

Авторы: Добрис, Кавалец, Яковлев

МПК: G06F 7/52, G06F 7/70

Метки: вероятностное, деления, чисел

...первый 3 и второй 4 элементы И,первый 5 и второй 6 счетчики, схема 7сравнения, триггер 8, пусковой вход 9триггера.Вход синхронизации 2 соединен суправляющими аходами схемы сравнения7 и преобразователя 1 и с вторым входом элемента. И 4, выход которого соединен с аходом счетчика 6. Разрядныеаходы преобразователя 1 соединены сразрядными шинами ахода делителя (А),а выход преобразователя подключен квторому входу элемента И 3, выход ко 40торого соединен с входом счетчика 5.Разрядные выходы счетчика 5 соединеныс вторыми входами схемы сравненйя 7,первые аходы которой подключены к разрядным шинам входа делимого (В). Выход схемы сравнения 7 соединен с вхо 45дом сброса триггера 8, установочныйвход которого соединен с пусковымвходом 9, а выход - с...

Устройство для умножения

Загрузка...

Номер патента: 729587

Опубликовано: 25.04.1980

Авторы: Задубовский, Рейхенберг, Шевченко

МПК: G06F 7/52

Метки: умножения

...сомножителя у, младшиеФормула изобретения Эакар 12 б 1/4Подписное Патент, Проектная, 4 Филиалужгор разряды (вторая половина) которого подаются по входу 9 на первый вход блока памяти 5 и второй вход блока памяти 3.Сумматор 1 может быть выполнен в виде многоразрядной комбинационной схемы. Каждый блок памяти представляет собой одностороннее запоминающее устройство, объем памяти которого равен 2" слов, где и - число двоичных разрядов одного из сомножителей (для слу чая, когда разрядная сетка делится пополам).Умножение в устройстве .осуществляется следующим образом.Половина разрядов одного и половина разрядов другого сомножителя вмес те являются адресом для считывания значения иэ блоков памяти 2-5. Через один такт (время обращения к...

Делитель частоты следования импульсов

Загрузка...

Номер патента: 731437

Опубликовано: 30.04.1980

Автор: Годин

МПК: G06F 7/52

Метки: делитель, импульсов, следования, частоты

...фрд 10 р:1 ля, выхо котороГО соедцнсн с ю 5-ВхОд 03 .РГгс 1 д, .1 с хо О. Вт 0130 го переключателя, д:3 ход -- с Выходом третьего с Стчпка 3 пульсов, вход которого соеди- СН С В 110:03 3 ОРОГО С 1 СТЦ 1 КД .1 ПУЛЬОв.11 д чертеже цзобрджсна структуридя эгси ГрСскдя схема .Сгцтсл 51 час Оты следования им:ульсов.Е,1:1 Г 1 СОДЕРжиТ УМ НОЖ ЦТЕЛэД СТО- ть 1 С гст 111 , .), 4 ИМГуЛЬСОВ, ВЫПОЛНСН- :ые -ычтаюп;пмц, дсшифраторы 5, 6 нуля, псрсключдтс,; 7, 8, программные, Й 5-триго73,1437 Формула изобретения 5 импульсы На выходе дешифратора следуот с частотойвх К,и.К К30 Составитель О. КружилинаТсхред А. Каиышникова Корректор И, Осиповская Редактор Е. Караулова Заказ 367/583 1 Лзд.266 Тираж 772 Г одпнсн осЛПО Г 1 опск Государственного комитета...

Следящий умножитель частоты

Загрузка...

Номер патента: 732866

Опубликовано: 05.05.1980

Авторы: Мотин, Чеботаев

МПК: G06F 7/52

Метки: следящий, умножитель, частоты

...изменяется каждый раз на один шаг только при определенном рассогласовании по частоте (хЬ 1 доп ), При соответствующем выборе величины шага можно подучить требуемую инерционность устрой ства (желательно близкую к инерционности изменения Х, если такую предвари- ( тельно можно оценить).В общем случае для обеспечения качественного слежения за изменением час тоты ., инерционность устройства должна быть не больше инерционности процесса изменения входной частоты. В измерителе 1 рассогласования сравниваются15 частоты % вьвГ гв 1 хВхвх и Разность частот Ь измеряется заполнением разности периодовь 1= -20аимпульсами постоянной (высокой) частоты с выхода генератора 6 импульсов.На реверсивном счетчике 3 за время д,"=Ь.1-СЯ) (где Г - время, оп...

Устройство для умножения

Загрузка...

Номер патента: 732867

Опубликовано: 05.05.1980

Авторы: Ескин, Малеханова, Швецов

МПК: G06F 7/52

Метки: умножения

...Р, Выходы счетчика 4 соединен .со входами двоично-десятичного дешифра:тора 5, на импульсный вход которого поступают импульсы с частотой Р, . Навыходах декады дешифратора 5, соединен"ной с младшей декадой счетчика 4, будетравномерная последовательность импульсовс частотоЯ Р, на выходах следующейдекады. импульсы с частотой Р, /10и т,д. Импульсы с выходов дешифратора5 поступают на входы блока 6 умноже":.ния частоты,Этот блок разделен на подблоки входы каждого из которых соединены с опаэдЕленной декадой дешифратора 5, Управляющие входы блока 6 подключены к д=.сятичному датчику числа й (в цифроги-"вольтметрах, например, датчиком чисг;Ч, являются непосредственно декадыдешифратора счетного блока прибора),Число К можно представить...

Устройство для деления п-раздельных чисел

Загрузка...

Номер патента: 732868

Опубликовано: 05.05.1980

Авторы: Лысиков, Цесин, Шостак

МПК: G06F 7/52

Метки: деления, п-раздельных, чисел

...матрицы взаичосвязанн-:.х50 55 сумматоров, Здесь также предполагаетсячто во всех вычитателях и сумматоре используются пели ускоренного формирования заема и переноса, Коммутатор 8 остатка может быть реализован на алемен тах И-ИЛИ.Устройство работает следующим о разом,По шинам 14 и 12 поступают в прямом коде без знака Г 1 -разрядные дели мое и делитель (для определенности предполагается, что система счисления двоичная), В счетчике 1 лринудптельного округления делителя производится добавление К ( К +2) старшим разрядам делителя единицы в их младший разряд. Этим самым устраняется возможность получения в шифраторе 6, в котором производится деление (К +2) старших разрядов делимого на (К+2) разряда делителя, частного с избытком на выходе...

Устройство для умножения

Загрузка...

Номер патента: 732869

Опубликовано: 05.05.1980

Авторы: Брюхович, Карцев

МПК: G06F 7/52

Метки: умножения

...разности содержимого старшей и младшей половин разрядов множимого, поступают на первую группу входовблока 6 формирования частичных произведений, а с выходов регистра 4-сигналы,соответствующие разности содержим огомладшей и старшей половин разрядов мно-З 5жителя, поступают на вторую группу входов блока 6 формирования частичных произведений.Одновременно с выходов регистров 1и 2 сигналы, соответствующие значениям 40множимого и множителя, поступают навходы блока 5 формирования частичныхпроизведений. С выходов блока 6 сигналы,соответствующие результату умноженияразности содержимого старшей и младшей 45половин разрядов множимого на разностьсодержимого младшей и старшей половинразрядов множителя, поступают на входыблока 8 суммирования...

Стохастический функциональный преобразователь

Загрузка...

Номер патента: 732892

Опубликовано: 05.05.1980

Автор: Морозевич

МПК: G06F 7/52, G06F 7/544, G06F 7/70 ...

Метки: стохастический, функциональный

...элементаИ 6 подключен к первому а входу первого ключа переключателя 7, выходй которого подключены ко,входам сумматора4, а вторые в входы - к выходам ряда 45элементов Запрет" 8, прямой и инверсный (блокирующий), входы которых подключены ко входу и выходу соответствукьщего элемента И 6. Информационныйвход регйстра 5 сдвига подключен к выходу первого ключа 9, первый а входкоторого подключен к выходу первогоключа 9, первый а вход которого подключен к выходу преобразователя 1и входу элемента НЕ 10, выход которогоподключен ко второму в и третьему свходам ключа 9 и первому входу элемента И 11, выход которого подключен ктретьему с входу второго ключа 12,7328 10 представления информации целесообразно представить в видеРЬ=, ГЩ , (1) где...

Дискретный умножитель частоты

Загрузка...

Номер патента: 736099

Опубликовано: 25.05.1980

Авторы: Алиев, Салаев

МПК: G06F 7/52

Метки: дискретный, умножитель, частоты

...вход блока 12управления. Эа время поступленияв блок 12 импульсов Гоп в этом блокевырабатываются последовательно трисигнала, первый из которых обнуляетрегистры 7 и 8, второй сигнал, снимаемый со второго выхода блока 12, поступает на первые входы групп элементов И 9 и 10, осуществляя перенос прямого кода из делителя 1 частоты в регистр 7 памяти и переносиливыл, Ку,Предлагаеоповысить точность умножения эа счетуменьшения погрешности от неравномерности следования импульсов выходной последовательности до возможногодля дискретных умножителей предела.Эта погрешность равнапри уск60 ловии, что погрешность заполненияделителя 1 составляет + один импульс опорной частоты,Формула изобретения1. Дискретный умножитель частоты,65 содержащий коммутатор,...

Стохастическое устройство для деления и умножения

Загрузка...

Номер патента: 741275

Опубликовано: 15.06.1980

Автор: Ерухимович

МПК: G06F 7/52, G06F 7/70

Метки: деления, стохастическое, умножения

...счетчика 8.Устройство работает следующимобразом. 45С помощью и-разрядного сдвиговогорегистра с обратной связью генерируется периодическая последовательностьи-раэрядных псевдослучайных чисел сравномерным с погрешностью порядка 2 ) распределением вероятностейих появленря, т,е. разряды регистра1 порождают двоичные псевдослучайныепоследовательности, математическоеожидание которых равнокоэфФициентвзаимной корреляции, равный нулю, ипериод, равный 2"-1 тактов.указанными свойствами обладаюттакже двоичные последовательности навыходах группы 2 сумматоров по модулюдва, подключенных к разрядам сдвиго- б 0вого регистра 1. Следовательно, навыходах и сумматоров группы 2 по модулю два может быть образована последовательность и-разрядных...

Устройство псевдоделения

Загрузка...

Номер патента: 742931

Опубликовано: 25.06.1980

Авторы: Байков, Чуватин

МПК: G06F 7/52, G06F 7/544, G06F 7/58 ...

Метки: псевдоделения

...ускоренная реапизация выражения (5) для (.= тта+М., и.+22 ть В Р=зультате и регистре 1 оказывается чаотичный остаток Я, представленный в2 ттт.двухрядном коде.В конце второго этапа выполняетсяг 2оцна заключительная итерация ск --=К -Я по пп. 2 - 620 г 1 чосновной процедуры первого этапа. ЗдесьК - конечный частичный остаток опеКрации псевдодепения на втором этапе,представленный в двухрядном коде в регистре 1. Йк передается из регистра 1в сумматор 5. В сумматоре 5 происходит распространение переносов на и. разрядов, т.е. на выходе сумматора 5 оказывается частичный остаток операциипсевдоделения К к, представленный вобычном однорядйом двоичном коде. Крассмотренным.Вычисления прекрашаются, как толькономер итерации ь достигает...

Множительное устройство

Загрузка...

Номер патента: 744565

Опубликовано: 30.06.1980

Авторы: Виксна, Смильгис

МПК: G06F 17/18, G06F 7/52, G06F 7/70 ...

Метки: множительное

...случаеВ ф (1-фхДф легко убедиться, что причем это отношение р только при = 1,Это свойство используется в предлагаемом устройстве, в котором используется только один ВДЭ.Цель изобретения - повышение точности и упрощение устройства."Поставлейная цель достигается тем, что в множительное устройство, содержащее вероятностный двоичный элемент, "группа информационных входов которого является входами первого множителя устройства, выход вероятностного двоичного элемента соединен с Первым входом элемента И, выход которого соединен со входом счетчика результата, введены последовательно соединенные буферный регистр, входы которого являются входами второго " множителя устройства., счетчик и дешифратор, выход которого подключен ко второму входу...

Умножитель частоты

Загрузка...

Номер патента: 744569

Опубликовано: 30.06.1980

Авторы: Галас, Староверов, Ширяев

МПК: G06F 7/52

Метки: умножитель, частоты

...9 переключается с приходом подряд двух одноименных импульсов,т, е, с изменением знака фазового рассогласования, Таким образом, триггер 4 определяетвеличину, а триггер 9 выявляет знак фазовогорассогласования,В установившемся режиме широтно-импульсный сигнал с выхода триггера 4 подается с помощью элемента 7 И на вход элемента 10 И,где суммируется с постоянным по длительное. ти сигналом одновибратора 14, который запускается каждым импульсом А входной частоты, Кроме того, инвертированные широтно. импульс. ный иодновибратора сигналы суммируются элементом 12 И, Суммарные сигналы с выхода элементов 10 И и 12 И подаются на прямой и инверсный входы интегратора 15 соответственно, Сложение этих сигналов поясняется вре. меиной диа;раммой (фиг....

Устройство для умножения на три

Загрузка...

Номер патента: 744570

Опубликовано: 30.06.1980

Авторы: Беляев, Корниенко, Ткаченко

МПК: G06F 7/52

Метки: три, умножения

...входам триггеров 1 и 2, управляющуюшину 9 для формирования результатаумножения. Выход триггера 1 соединенсо вхоДом элемента нераннозначности3 и с входом аналогичного элемента( - 1)-го разряда (на чертеже непоказан) .Выход триггера 2 соедийен со входом элемента нераннозначности 4 и сдругим входом элемента йеравнозначности 3. Другой вход элемента неравнозначности 4 соединен с выходом триггера (1 + 2) -го разряда. Выходы элементов нераннозндчности 3 и 4 соедийены с прямыми входами элементовзапрета 5 и 6 соответственно. Выходэлемента запрета б соединен с запрещающим входом элемента запрета 5 и с.первым входом элемента И 1-го разряда.35Выход элемента запрета (1 + 2)-горазряда (на чертеже на показан) соединенс эапрещаюшйм входом элемента...

Дискретный умножитель частоты следования импульсов

Загрузка...

Номер патента: 746514

Опубликовано: 05.07.1980

Автор: Цыбин

МПК: G06F 7/52

Метки: дискретный, импульсов, следования, умножитель, частоты

...генератор 5 импульсов опорной" -частоты соединен- последоватетьно со вторым счетчиком 6, логическим блоком 7,выходным блоком 8, блоком 4 совпадений. 15Выход блока 4 совпадений - с установочными входами второго счетчика 6. Входпервого счетчика .2 соединен с входомблока 3 памяти.Устройство работает следующим обра озом,При поступлении разрешающего потенциала входной часточы, подлежащей умножению на установочный вход первогосчетчика 2, происходит заполнение послед./него счетными импульсами генератора 1.По окончании разрешающего потенциалапроисходит запись полученного кода вблок 3 памяти. С ,.блока 3 памяти кодпараллельно поступает в блок 4 совпадения, который состоит из набора двух кодовых элементов И, первые входы которых соединены...

Анализатор фазоманипулированных сигналов

Загрузка...

Номер патента: 746542

Опубликовано: 05.07.1980

Авторы: Егоров, Ким, Степаненко

МПК: G06F 7/52

Метки: анализатор, сигналов, фазоманипулированных

...блок управления, блок оперативной памяти, управляемый генератор тактовых импульсов, источники постоянного и линейно изменяющего во времени напряжений, электронно-нлучевой индикатор, фиксированную линию задержки, полярный коррелятор. Автокорреляционная функция получается при воспроизведении с изменяющейся частотой тактирования на полярном корреляторе с фиксированной линией задержки предварительно записанного в оперативную память процесса. При попытке анализа узкополосных фазоманипулироваи1 О 5 7485 На выходе коррелятора 5 сформируется оценка автокорреляционной функции сигнала Х Произведя восстановление временного масштаба времени сигнала, получают оценку автокорреляционной функции процесса Х (Ф ) с аргументом юе,формула изобретения...

Устройство для определения функции плотности вероятностей

Загрузка...

Номер патента: 746551

Опубликовано: 05.07.1980

Автор: Шюша

МПК: G06F 17/18, G06F 7/52

Метки: вероятностей, плотности, функции

...стробируемых компаратора, выполненные, например в виде триггеров на тунельных диодах, одному из которых задается уровень срабатывания 0,1; другому О 4+ ЬО 4, а иэ их выходных сигналов Х и А логическим элементом И формируется выходной сигнал М . В соответствии с укаэвнной функцией каждый из кввнтоввтелей осуществляет отбор импульсов, соответствующих попаданию исследуемых сигналов в амплитудные окна анализа ЬО на уровнях О 4, заданных для каждого кввнтователя 1 и 2 выходными сигналами преобразователей код-напряжение 85 1 О 15 26 25 Устройство для определения функции плотности вероятностей, содержащее первый амплитудно-временной квантователь, первый вход которого является первым входом устройства, второй вход подключен к выходу...

Устройство для умножения на -разрядов множителя

Загрузка...

Номер патента: 750487

Опубликовано: 23.07.1980

Автор: Скрипицина

МПК: G06F 7/52

Метки: множителя, разрядов, умножения

...множителя, выходы т 1 разрядов которого соединены со входами блока 4 Р управления, с блоков произведения мнажимого на константы (2 ря+1) (гдеа -гпО 1 ь (г" ", 2, К 3, Е - О -К, рт 0,1, , Ч, -1, причем выходы-го блока произведения мнякимогоф 5 Источники информации принятые во внимание при экспертизе 1. Авторское свидетельство СССР М 255648, кли 6 06 Г 7/54 1968 и 2. Заявка М 2495731/18-24 кл. б 06. Г 7/39 1977, 5 750487 ьна константу (2 +1), (где 10-2"1-1) соединен с информацношььшвходами блоков выдачи в сумматор произведения множимого на константу со сдвигом на 2 разрядов влево и без сдвига,выходы которых соединены со входамисумматора, о т л и ч а ю щ е е с ятем, что с целью расширения областиприменения путем выполнения...

Множительное устройство

Загрузка...

Номер патента: 752335

Опубликовано: 30.07.1980

Авторы: Кондратьев, Ленкова

МПК: G06F 7/52

Метки: множительное

...начале операции вычисляются кратные множимого А. Так, для кратного 2 А множимое А подается на первый 2 и второй 5 входные регистры (с первой 3 и второй б входных шин устройства) и складываются в сумматоре 4. Результат с выхода сумматора 4 записывается в определанную ячейку памяти кратных, а выходной перекос, если он появится, запомнится в реверсивном счетчике 13 (предварительно сброшенном в 0), и оттуда записывается в соответствующую ячейку узла 12 хранения старших разрядов кратных, представляющего собой группу адресуемых регистров (ячеек). При вычислении кратного ЗА, кратное 2 А считывается из памяти 1 кратных и узла 12 хранения старших разрядов, Разряды кратного, считанные из памяти 1 кратных, подаются на первый входной регистр 2, а...

Устройство псевдоделения

Загрузка...

Номер патента: 752336

Опубликовано: 30.07.1980

Авторы: Байков, Чуватин

МПК: G06F 7/52

Метки: псевдоделения

...А на 2; разрядоввправо, в результате на его выходахобразуется код поразрядных сумм величины 2А;, который поступает на,вторые входы второго сумматора 4.Во втором узле 8 сдвига происходитсдвиг кода переносов величины А;,поступившего на его входы, на 2;разрядов вправо, в результате наего выходах образуется код переносов величины 2А;, который поступает на четвертые входы второго сумматора 4. В первом сумматоре 3 взависимости от значения величиныпроисходит операция сложения иливычитания величины А, и величиныВ;, представленных в двухрядномкоде, и на его выходах образуетсявеличина (А, в ЦВ). Посколькуцепи сумм и переносов первого сумматора 3 разделены, то на выходахсумм, первого сумматора 3 образуетсякод поразрядных сумм величины(А; - ;...

Устройство псевдоделения

Загрузка...

Номер патента: 752337

Опубликовано: 30.07.1980

Автор: Чуватин

МПК: G06F 7/52

Метки: псевдоделения

...узле 8 сдвига происходит сдвиг кода переносов величины В; на 2; разрядов вправо. В результате на выходах второго узла 8 сдвига образуется код переносон величины 2 ф В;, который поступает на четвертые входы второго сумматора 4. В первом сумматоре 3 н зависимости от значения неличины ); происходит операция сложения и вычитания величины А; и В,представленных н двухрядном коде, и на выходах первого сумматора 3 образуется .величина (А; - Ф В;), т.е. на7выходах сумм первого сумматора 3 образуется код поразрядных сумм величинь (А; в ) В;), а на выходах переносов первого сумматора 3 образуется код переносов величины (А - Ц, В;), Код поразрядных сумм величины (А- Ц, В;) с выходов сумм первого сумматора 3 поступает со сдвигом влево на один разряд...

Анализатор функций плотности распределения

Загрузка...

Номер патента: 752354

Опубликовано: 30.07.1980

Авторы: Боброва, Зеликман, Киселев

МПК: G06F 7/52

Метки: анализатор, плотности, распределения, функций

...х; анализируемого процесса х(1), единица. Специфика политрона такова, что электронный пучок в зависимости от уровня напряжения, приложенного к горизонтально-развертывающим пластинам, оказывается между соответствующей парой функциональных пластин, Если, например, в момент 1, анализируемый процесс имеет значение х;Ц), электронный пучок смещен под функциональную пластину, номер которой соответствует данному уровню, Условно можно считать ее 1-й пластиной, Но если анализ ведется для уровня х;, на 1-й пластине выставлен нулевой потенциал и с выхода анализатора снято нулевое напряжение, и лишь при х(1) =х; сигнал на выходе будет не нулевым. Сигнал на выходе интегратора 9 пропорционален времени нахождения анализируемого сигнала в данном...