Патенты с меткой «процессор»
Процессор обработки изображений
Номер патента: 1532949
Опубликовано: 30.12.1989
Авторы: Вариченко, Вишневский, Дедишин, Лапшинов, Попович, Раков, Сварчевский, Томин, Тывонюк, Яковлев
МПК: G06T 1/20
Метки: изображений, процессор
...Х дальнейшие действия в блоке ах +Ь в данном такте работы процессо ра не производятся.При записи операнда У производится его умножение на ранее записанный операнд Х в блоке 28 умножения. Получаемое 16-разрядное произведение 30 дополняется н старших разрядах нулевыми значениями. Вход 391 эадает - является ли умножение умножением чисел со знаком или без знака.Получаемое таким образом в блоке ,умножения 20-разрядное слово посту,пает на вход коммутатора 30. На этот ,же коммутатор поступают 20-битовыеданные с входа 37 блока ах + Ь. Вход 39, определяет какое из этих 40 двух чисел подается на вход нторого слагаемого арифметико-логического 33 блока. На вход первого слагаемого этого блока поступает число с выхода. У 1 регистра 36, записанное в...
Матричный процессор
Номер патента: 1534466
Опубликовано: 07.01.1990
МПК: G06F 15/173
Метки: матричный, процессор
...109. При наличии неравнозначности хотя бы в одной паре текущего и предыдущего значений во всей группе ок 153 ййббрестностных элементов результат сравнения фиксируется в аккумуляторе,образованном триггером 72 (триггеромрезультата распознавания) и элементом ИЛИ 71, и сохраняется до концапроцедуры распознавания. При этомдля предотвращения записи в аккумулятор недостоверного значения результата сравнения, возникающего в момент1 Опоступления первого элемента окрестности 107, триггер 72 памяти результата распознавания удерживается наэто время в исходном состоянии уровнем 111 сброса. После завершения вы 15полнения процедуры распознавания приемопередатчик 68 переводится в состояние приема зйачения результата распознавания, Таким образом, блок...
Процессор полупроводниковой внешней памяти высокопроизводительной вычислительной системы
Номер патента: 1539789
Опубликовано: 30.01.1990
Авторы: Захаров, Иванников, Мисюрев, Митропольский, Усан, Шнитман
МПК: G06F 15/16
Метки: внешней, высокопроизводительной, вычислительной, памяти, полупроводниковой, процессор, системы
...информационным выходом блока управления, вход загрузки команды которого соединен с информационным входом. буферного регистра команд, вход сигнала вывода буферного регистра команд соединен с выходом сигнала совпадения схемы сравнения адресов, первый вход которойсоединен с выходом данных счетчикаадресов команд, входом буферногорегистра адресов команд и являетсявыходом адреса команд блока управления, выход данных буферного регистра адресов команд соединен с вторымвходом схемы сравнения адресов, выход сигнала несовпадения которойсоединен с входами записи буферногорегистра адресов команд, схемы управления локальной памятью и буферного регистра команд, выход данныхкоторого соединен с информационнымвходом регистра команд, вход разрешения...
Процессор для мультипроцессорной системы
Номер патента: 1541626
Опубликовано: 07.02.1990
Авторы: Антонюк, Омельчук, Присяжнюк, Терещенко
МПК: G06F 15/16
Метки: мультипроцессорной, процессор, системы
...в блок 26, который сравнивает считанную информацию с информацией, хранимой в регистре 71.После завершения операций записии чтения со сравнением узел 25 устанавливает сигнал высокого уровняналинии 28, отключая тем самым блок26 от резидентной магистрали, и передает по линии 17 импульс освобождения, Этот импульс разрешает блоку 7продолжить использование резидентной магистрали, В следующем такте35 узел 25 устанавливает сигнал сбросана линии 30, которым снимается блокировка регистров 70 и 71 блока 26и фиксатора 44 узла 27, Если передаваемая информация идентична эталонной,40 то операция контроля информации "прозрачна" для блока 7.При несовпадении передаваемой инФормации блок 26 сравнения устанавливает сигнал немаскируемого преры 45 вания,...
Управляющий процессор
Номер патента: 1541628
Опубликовано: 07.02.1990
Авторы: Бобырь, Григорьев, Гультяев
МПК: G06N 7/06
Метки: процессор, управляющий
...представляет собой, как указано, ключ поиска требуемых значений характеристик решения (или егопараметров). Пос 1628 6тупивший ключ сравнивается на схемах 28 сравнения всех ячеек 25 памяти всех блоков 7 с ключами, записанными в соответствующих регистрах 26ключа. В тех ячейках, в которых произошло совпадение ключей, на выходах схем сравнения Формируется единичный сигнал, который поступает навход триггера 31, переводя его в единичное состояние, Поскольку все триггеры 3 режима на данный момент находятся в нулевом состоянии,на третьем входе второй группы 30 элементов Итакже присутствует единичный сигнал,что обеспечивает выдачу содержимогосоответствующего регистра 27 (искомого значения характеристики решения) на выход блока 7 и далее на...
Процессор программируемого контроллера
Номер патента: 1550515
Опубликовано: 15.03.1990
МПК: G06F 9/22
Метки: контроллера, программируемого, процессор
...микрокоманде код адреса обрабатываемого бита, поступающий из регисра 10 кода обрабатываемого бита идбшифратора 12 маски обрабатываемогобита, читается из магистрали 16 вАФБ 13, где и формируется управляющеевоздействие на выход.По микрокоманде формата Р 11 осущЕствляется установка йлагов в блокВ 6 хранения флагов, который состоитив группы Э-триггеров 49-54 и входной логики на элементах И 43-48.В зависимости от значения разрядов 45магистрали микрокоманд 15 (ММКООМИК 11) устанавливается или сбрасывается тот или иной флаг. Состояниефлагов анализируется блоком 7 анализа обрабатываемого бита и условий.Макрокоманды йорматов РО и Р 17 являются резервными,На фиг. 2 приведена система микрокоманд процессора программируемогоконтроллера.55Алгоритм...
Микропрограммный процессор
Номер патента: 1553984
Опубликовано: 30.03.1990
Авторы: Дрель, Мугинштейн, Шварц
МПК: G06F 11/26, G06F 15/00
Метки: микропрограммный, процессор
...42 сдвига с выхода блока 7 и их хранение до следующего приема. С момента приема запросана выходе блока 15 приоритета находится зашифрованный код запроса. Подуправлением сигнала с выхода элемента И 43 блок 15 приоритета выдает навыход сигнал, определяющий момент.начала обработки запроса.Микропрограмма выполнения любойкоманды предполагает в последней ми: микрокоманце анализ запросов, и вслучае их,"наличия производится ветвление микропрограммы по коду зап" роса с выхода блока приоритета с переходом в начало микропрограммы обработки соответствующего запроса, приэтом следующая команда невыполняется, а ее адрес хранится в одном из регистров операционного блока 1Поокончании обработки запроса ввода(вывода) или группы запросов производится...
Аналоговый ранговый процессор
Номер патента: 1571627
Опубликовано: 15.06.1990
Метки: аналоговый, процессор, ранговый
...сигналы,Выходы репейных элементов 9 в каждом сопроцессоре подключены к (и)" входовому сумматору 10. На выходе сумматора имеет место следующая Функция: Б,=Е1(х -х ), 1 Фп т,е, отношение Б;/Е равно количеству сигналов, для которых х(х где щс 1,2п ). Сигнал Б подается1на элемент 12 допускового контроля, который сравнивает напряжение Б, с допусковыми напряжениями Ц и У по 1 1 ф данными соответственно на входы 4 н 5, Напряжения Ни У выбирают следующим образом. Если необходимо выбрать сигнал с рангом Ч тогдаЭ=(Ч -1/2) Е и 13=(Ч + 1/2) Е. Сигнал х, обладает заданным рангом, если выполняется неравенство 1При выполнении этого неравенства на выходе релейного элемента 12 появляется сигнал, подаваемый на вход 2, При невыполнении этого...
Аналого-цифровой нелинейный процессор
Номер патента: 1575194
Опубликовано: 30.06.1990
Авторы: Мироновский, Трахтенберг, Шор
МПК: G06F 15/00, G06F 17/17
Метки: аналого-цифровой, нелинейный, процессор
...10 и 11 останутся в нулевом состоянии. По следующему импульсу с гене ратора 1 в регистры 4 и 5 занесутся коды х и счетчика 2, затем.из кода счетчика 2. вычитается единица и компараторы 10 и 11 установятся соответственно в единичное и нулевое состояние, блокируя при этом выход генератора 1 на счетный вход счетчика 2 В связи с тем что триггер 8 установлен в нулевое состояние, муль. - типлексор 7 подключен к входам блока 6 памяти и цифроаналогового преобразователя 20 счетчик 2 и установятся каэйфиииеитыаа,аай и индекс пй(Я), соответствующие первому участку аппроксимации. Блок 9 перейдет в режим слежения и воспроизведения фуНкции в соответствии спервым. участком аппроксимации.На остальных участках аппроксимации аналого-цифровой...
Микропрограммируемый векторный процессор
Номер патента: 1594557
Опубликовано: 23.09.1990
Авторы: Вейц, Денисенко, Дятчина, Жуков, Криворучко, Левертов, Малюгин, Прангишвили, Соколов, Сперанская, Шевцов
МПК: G06F 15/00
Метки: векторный, микропрограммируемый, процессор
...управления кон вейером, выход 25 управления направлением обмена, седьмой выход 252 кода адреса, выход 353 чтения, выход 354 записи, выход 355 записи, выход 356 чтения, управляющий выход 357, выход 358 записи, выход 359 чтения, выход 360 записи, выход 361 чтения, первый 362 и второй 363 управляющие выходы, первые информационные входы-выходы 364-367, вторые информационные входы-выходы 368-371, третьй информационные входы-выходы 372 и 373, четвертые информационные входы- выходы 374 и 375, шестнадцатый выход 376 управления конвейером, пятые информационные входы-выходы 377-380, информационные входы-выходы 381-384, первый вход 385, второй вход 386, г третий вход 387, входы 388-391 чтения входы 392-399 записи, входы 400-403 чтения, управляющие...
Процессор быстрого преобразования хартли-фурье вещественных последовательностей
Номер патента: 1594562
Опубликовано: 23.09.1990
Авторы: Мельник, Яцимирский
МПК: G06F 17/14
Метки: быстрого, вещественных, последовательностей, преобразования, процессор, хартли-фурье
...счетчика 25, вычитая из его содержимого единицу, проходит через элемент ИЛИ-НЕ 24 и записывает в счетчик 25 из блока 21 постоянной памяти код, равный количеству выполняемых ,на втором этапе тактов, а также устанавливает триггер 27 в состояние Н 1 иСигнал с выхода триггера 27 переключает коммутаторы 6 и 7, пропуская на их выходы информацию с коммутаторов 10 и 11.На втором этапе (фиг.2) на сумматоре 22 и вычитателе 23 выполняются базовые операции алгоритма БПХФ первого вида с тактом Т,. Данные считываются из блоков 13 и 14, записываются в регистры 15 и 16, .а после выполнения операций по тем же адресам результаты снова записываются в блоки 13 и 14, Таким образом производится обработка и на третьем этапе.1На четвертом этаге на...
Процессор матричной вычислительной системы
Номер патента: 1603395
Опубликовано: 30.10.1990
Авторы: Бутузов, Садовникова, Хрусталев
МПК: G06F 15/173, G06F 7/00
Метки: вычислительной, матричной, процессор, системы
...сигнал с выхода элемента И 52 поступает на коммутатор 19 и разрешает выдачу инйормации из младше" го разряда регистра 3 первого операнда через коммутатор 19 на выход 23 первого операнда.Если на инверсный вход элемента И 52 поступает единичный сигнал с выхода элемента ИЛИ 18, то выполнение микрокоманд записи информации в регистр 3 первого операнда с входа 29 или 30 блокируется. В этом случае этот единичный сигнал поступает на первый вход элемента И 54, на второйего вход поступает единичный сигнал 10 15 20 25 30 35 40 45 50 55 с выхода элемента ИЛИ 66. В результате на выходе элемента И 54 формируется единичный сигнал, который разрешает прохождение инйормации на выход 23 первого операнда с входа 29 или 30 в зависимости от кода...
Потоковый параллельный процессор
Номер патента: 1608682
Опубликовано: 23.11.1990
Автор: Александров
МПК: G06F 15/00
Метки: параллельный, потоковый, процессор
...данных, исключая их запись к 3, что позволяет увеличить одействие процессора и сокраобъем памяти, занимаемый проой.каждом такте работы процессора руется на выходах регистров 9 Т 1 групповой пакет результата, ый по Т 9 переписывается в реги-14, по Т 2 в блок 3 записываданные с выхода регистра 9 по у, содержащемуся в регистре ибо по ТЗ формируется группоакет данных на выходах регист-22, который в следующем такТ 4 передается н блок 2 для отки, либо если это невозможно, прос с выходов регистров 12 ступает в конец очереди блока Т 6, а первый из очереди запрос пает в регистр 5 по Т 9.еменные диаграммы тактовых имов представлены на фиг.10, где время задержки одного логиче элемента, "; - длительность работы устройстваРаботу схемы...
Систолический процессор для двумерного дискретного преобразования фурье
Номер патента: 1608688
Опубликовано: 23.11.1990
МПК: G06F 17/14
Метки: двумерного, дискретного, преобразования, процессор, систолический, фурье
...результатов (в этом случае Я= сопят), или симметрировать одномерный спектр путем домножения на фазовый множитель 20 вида:,2 р ехр -1 - (И) (и+1 с) - при не- Бчетном Ненр -3(нтск) - при четном М 25 На каждом следующем такте результаты обработки в операционном блоке 11 вида с() = С(е) Я(е) поступают в первый регистр 16 группы 15 и на 30 вход группы 13. На другой вход одновременно поступают с входа 12 весовые (поворачивающие) множители вида 1 где 1 - номер строки коэффициентов 1 одномерного ДПФ матрицы Х 1."При этом группа 13 и группа 15 сдвиговых регистров повторяют описай- ный выше процесс вычислений с той лишь разницей, что накопление частичных сумм в дополнительном операцион ном блоке 11 и в операционных блоках 14 осуществляется...
Систолический процессор для вычисления полиномиальных функций
Номер патента: 1608689
Опубликовано: 23.11.1990
Авторы: Кухарев, Павловский, Тропченко
МПК: G06F 17/14, G06F 19/00
Метки: вычисления, полиномиальных, процессор, систолический, функций
...вычетов по модулю Р ф Рйф Ръ производится В соответствии с принципами табличной арифметики посредством обрацения к секциями 20-22 трехсекционного ПЗУ 19.В каждой с(с С 1 3) секпии данногоПЗУ хранятся остатки от деления (вычеты) всех возможных произведенийувход пх по модузгю Р. Аналогичныефункции выполняет трехсекционное ПЗУ1608689 26, только в каждой 1 с-й секции которого записаны остатки от деления(вычеты) всех возможных сумм видас( (У 1 ох Ы ьх ) тос 1 Р я + х ) шос 1 Р.Через (И) такт с начала второго этапа будут сформированы результаты у Ььх у Юьи уЗ в Х на вь37-39 соответственно последнего операционного блока 5. С указанных выходов результаты поступают на выходсистолической матрицы 4 и далее навходы 47-49 блока 6 восстановления.В...
Цифровой процессор спектрометрических импульсов
Номер патента: 1610445
Опубликовано: 30.11.1990
Автор: Сибиряк
МПК: G01T 1/36
Метки: импульсов, процессор, спектрометрических, цифровой
...спрямого выхода четвертого триггера 24разрешает прохождение импульса с первого выхода дешифратора 20 через второй элемент И 33 и второй элементИЛИ 26, По переднему фронту этого импульса накопленная сумма из первогорегистра 6 сдвига переписывается вовторой регистр 11 сдвига. Одновременно начинается новый цикл измерениябазовой линии, Импульс с второго выхода дешифратора 20 проходит черезтретий элемент И 34 и третий элемент ИЛИ 27 и сбрасывает первый регистр 6 сдвига. Одновременно импульсс выхода третьего элемента ИЛИ 27,пройдя через третий элемент 42 задержки с временем задержки, равнымТ 1, и седьмой элемент ИЛИ 31, сбрасывает четвертый триггер 24, 1610445После того, как на выходе ЗЧП 1появляется сигнал, амплитуда которогопревышает порог,...
Систолический процессор дискретного преобразования фурье
Номер патента: 1615741
Опубликовано: 23.12.1990
МПК: G06F 15/00, G06F 17/14
Метки: дискретного, преобразования, процессор, систолический, фурье
...из регистра в регистр данного второго Яла35, с выхода последнего регистра"36данного узла поступают на первый выход 3 блока 8, а дальше на,третийвход 19,соответствующего блока 5 сис.1 ятолической матрицы 4 (при 1 ) 2) илина третий вход 19 блока 2 (при 1=1).В течение следующих М тактов работты процессора в блоке 2 нли в блоке5 с номером (1-1)(У 1 Е 2, М) систолической матрицы 4 формируются окончательные результаты в соответствии свыражениями (1) и (2). Каждый результат Споступает при этом уже в первую секцию узла 34 соответствующего1 блока 8, таккак на (М)М-м тактеработы вторым дешифратором 52 счетчи.ка 50 Формируются управляющие сигналы у = 0 и у = 1, которые сохраняются до такта 1 = ММ с начала обработки данных х; в...
Систолический процессор для вычисления четырехточечного дискретного преобразования фурье
Номер патента: 1621043
Опубликовано: 15.01.1991
Авторы: Кухарев, Новоселов, Тропченко
МПК: G06F 15/332
Метки: вычисления, дискретного, преобразования, процессор, систолический, фурье, четырехточечного
...блока "01", а второго блока - "00". Таким образом, входной операнд хо во втором блоке, проходя через коммутатор 26 (управляющие сигналы "00") умножается на +1, в первом блоке во втором такте происходит сложение входного операнда х с накопленным х и запись хо + х в регистр "5. В третьем такте (фиг.5) включается в работу третий блок 3, при этом с учетом задержки счетного импульса состояние счетчиков первого, второго и третьего вычислительных блоков "10" "01", "00. В этомА 2такте в цером блоке 2 в регистре 15 зацисыается сумма (х о + х+ + х ), о втором блоке 3 входной операнд х, проходя через коммутатор (управляющие сигналы 01) умножается на "1, складивается с х и результат записывается в регистр 15, в третьем блоке 2 в этом такте...
Специализированный процессор для цифровой фильтрации
Номер патента: 1631558
Опубликовано: 28.02.1991
Авторы: Глотов, Замский, Козьяков, Тяжев
МПК: G06F 15/353
Метки: процессор, специализированный, фильтрации, цифровой
...с блоком 11 дополнительно формирует сигналы записи на (М/4 - 1), (й/2 - 1) и (Зй/4 - 1) шагах и чтения на (й/4+3), (М/2+3) и (ЗМ/4+3) шагах для регистра 1, на (К/4+1), (й/2+1), (ЗК/4+1) шагах - сигнал записи для регистра 5. Кромс того, регистр 7 переключается в режим "Хранение" на (Е/4+ 3), (М/2+3) и (ЗИ/4.3, шагах, чтобы исключить передачу выходного отсчета одного фильтра на вход другого. Так реализуются четыре РЦФ из И/32 звеньев. Рассмотрим работу специализированного процессора в режиме нерекурсивного цифрового фильтра. Порядок фильтра определяется коэффициентом пересчета счетчиков б и 8 и равен г,: 1, Входы управления режимом работы в этом сл.;чае подключены к нулевому потенциалу, т.е. С 1 = С 2 = СЗ = О.Выходной отсчет У(п...
Процессор для быстрого преобразования фурье
Номер патента: 1633426
Опубликовано: 07.03.1991
Авторы: Анищенко, Стальной, Шуцко
МПК: G06F 15/332
Метки: быстрого, преобразования, процессор, фурье
...обрабатывать три комплексных числа, выполняя базовуюФормула изобретения 40 45 50 55 операцию вычисления БПФ с прореживани. ем по частоте. С выходов 52 - 55 арифметического блока 42 результаты вычислений в виде комплексных чисел А и В последовательным кодом соответственно записываются в регистры 46 - 49, причем в регистры 46 и 49 записываются реальные части, а в регистры 47 и 48 - мнимые. Количество тактовых импульсов, необходимых для записи чисел А и В, равно разрядности этих чисел,С приходом с выхода 10 блока 7 сигнала записи эти числа записываются поочередно в блок 9 памяти, число В за 1 исывается по адресу (В+Ь 1), затем число А - по адресу (А+а 1). Затем с выхода 14 блока 7 поступает сигнал установки нуля и через элемент ИЛИ...
Процессор для обработки и анализа сигналов
Номер патента: 1635194
Опубликовано: 15.03.1991
Авторы: Баранов, Будников, Солдатов, Федотовский, Фельдман, Фидельман
МПК: G06F 15/332
Метки: анализа, процессор, сигналов
...(4) и (1) в матричной форме:Б = ехр - - Г Я(1)1Кеехр - - )хх%(6) откудар е,К: - ех р ( -- )Е ,Я ) ) Е ц- -К)еи )ЕеЕ Кц)Аналогично, домножая последнее вы+ражение на тГ, получим): -и ( т )е(в )г х)т,Можно показать, что дляехр х2х (1 - шп размером И (2 М+1) псевдоМ иобратной будем матрица - ехр(- - шпСуществует вариант представления для энтропии Нл Е = -1 п 8,ь-о Применение метода Лагранжа дает из (1) и (2) 1.(9) -. (."., -К К и) =-ИСвойство сопряженности корреляционной функции К) делает целесообразным использование в выражениях (3),551635194 суммы не только с нулевыми, но и сненулевыми нижними значениями, т.е,(8) Вычисления в предлагаемом устройстве осуществляются следующим образом15 На вход блока 1 по входу 2 подаются...
Процессор дискретного преобразования фурье
Номер патента: 1635195
Опубликовано: 15.03.1991
Авторы: Белоус, Бондарь, Гриневич, Демидов, Подрубный, Седухин, Семашко
МПК: G06F 15/332
Метки: дискретного, преобразования, процессор, фурье
...вычислений элемен ты вектора С 0, (и,) = (1, Я Я Ьр ) р вр ее ф Я, ), причем ца вход 10 подаетсяо первый элемент Ы, = 1, на вход 10 5 второй элемент Я, и т.д. Каждый элемент 9 группы 8 (фиг.3)10 15 20 25 30 35 10 45 50 55 реализует следующие Функции:0)вых = (й) вх р2 рых (= 2 вхвьх= ьхвх + 2 вк причем элементы Увх поступают на вход 24 и ца регистр 28 элемента, элемент (0 в - ца вход 25 и на регистр 27, элемент 2 вх - ца вход 2 б и на регистр 29.С выходов 32, 33 и 34 выдаются соответственно элементы Увыхр СЗ р 2 врхвьор т;игвйцй ) стопбец тй = О, и -7) промежуточной матрицы 2(п,п ) потактнопоступает ца информационный вход первого регистра 7 и ца входы группы 8,цачи):ая с 2, -го элемента. Проходя через строки элементов 9 группы 8,...
Когерентно-оптический процессор для обработки сигналов антенной решетки
Номер патента: 1075843
Опубликовано: 23.03.1991
Авторы: Визнер, Есьман, Пилипович
МПК: G06E 3/00
Метки: антенной, когерентно-оптический, процессор, решетки, сигналов
...преобразователя 16 и демультиплексора 18, информационный вход которого подключен к выходу аналого-цифрового преобразователя (АЦП),16. Выходы демультиплексора 18 подключены к входам соответствующих ре"версивных цифровых накопителей (РЦН)19, выхрды которых через соответствующие преобразователи код-напряжение подключены к соответствующим усилителям 21. Вход одноканального фотоприемника 14 связан с лазером .1 через светоделитель 2, Поляриэационный анализатор 6 выполнен в виде призма Глана с незачерненной второй гранью, оптический выход которой связан оптически с второй линейкой фотоприемников 10 фРаботает устройство следующим образом.Сигналы с элементов антенной решетки поступают в блок преобразования частоты 22, где осуществляется их...
Систолический процессор обобщенного дискретного преобразования
Номер патента: 1651295
Опубликовано: 23.05.1991
Авторы: Золотой, Мачнев, Садыхов
МПК: G06F 15/332
Метки: дискретного, обобщенного, преобразования, процессор, систолический
...как на второй вход сумматора 9 поступает "0" с выхода регистра 11) и записывается в регистр 11 тактовым импульсом с выхода элемента 6 задержки. Задержка на элементе 6 необходима для того, чтобы вычислительный процесс в сумматоре 9 оканчивался раньше, чем осуществится запись результата в регистр 11, Таким образом, за первые М тактов (М = 4) происходит вычисление суммы произведений С 1 соответствующих элементов первого столбца исходных данных ап и первого столбца значений двумерной функции Ь 1. Вычисление тяп в соответствии с (1) осуществляется теперь следующим образом;: : С 1.(6)1 - 1где,1 - номер столбца.С каждым последующим тактовым импульсом происходит вычисление последующих сумм произведений остальных столбцов исходных данных и...
Процессор быстрого преобразования фурье
Номер патента: 1667101
Опубликовано: 30.07.1991
Авторы: Магрупов, Поваренкин
МПК: G06F 17/14
Метки: быстрого, преобразования, процессор, фурье
...счетчиков соответственно 45, 46 и 43сигналов с их выходов переноса и с входаблока 3 управления. Таким образом, в дан45 совместно с сигналами с информационноговыхода счетчика 44 используются для управ-.ления формирователем 5 (фиг,1),Арифметический блок 1 обеспечивает вычисление коэффициентов Фурье по базовым формулам алгоритма БПФ: 50 ЯеА = ЯеА+ (ЯеВ- ЯеЯ - пВ-пдй),(1) пА= вА+(ЯеВ пдЯ+ п ВЯеВ),(2) ЯеВ = ЯеА;- (ЯеВ,- ЯеИ/ - ЬВ-дВ),(3) пВ = ЬА- - (ЯеВ 1- пдЯ+ ЬВ- ЯеЧ/,(4)55 ной реализации блока 3 внешнее управляющее устройство имеет возможность установить все счетчики блока 3 в исходноесостояние, подав сигнал логической "1" науправляющий вход процессора, т,е. на вход 5блока 3 управления.Сигналы с выходов 501 и 502 регистра...
Параллельный процессор хаара
Номер патента: 1667103
Опубликовано: 30.07.1991
Авторы: Агаян, Галантерян, Геворкян, Мелкумян
МПК: G06F 17/14, G06F 19/00
Метки: параллельный, процессор, хаара
...блока 6 синхронизации, запоминая информацию на один такт работы сумматоров-вычитателей. На первом такте при поступлении на синхронизирующие входы 10 коммутаторов 20 - 2 з сигнала от делителя 8 частоты блока 6 синхронизации они устанавливаются в первое состояние и подключают к входам сумматоров-вычитателей 30 - Зз 1 О-Й группы первые восемь информационных входа процессора: Хсих 1 - 30 Х 2 иХЗ - ъ 31,Х 4 и Х 5 -32,Х 6 и Х 7 -Зз.ВычисляютсЯ суммы (ХО + Х 1), (Х 2 + Хз), (Х 4+ Х 5) (Х 6+ Хт) и разности (Хо-Х 1), (Х 2 - Хз), (Х 4-Х 5), (Х 6-Х 7), Суммы поступают на блоки 40, 42, 44, 46 задержки и запоминаются в них, а разности- на блоки 41,4 з,45,47. На втором такте по сигналу от блока синхронизации коммутаторы 20-2 з устанавливаются во...
Лингвистический процессор для обработки диагностической информации
Номер патента: 1672417
Опубликовано: 23.08.1991
МПК: G05B 23/02
Метки: диагностической, информации, лингвистический, процессор
...терм-значением является второе терм-значение (01); при коде 0100 - соответственно - второе и первое и т,п, При этом имеется в виду, что терм-значения упорядочены согласно их смысловому значению. Например, для входного значения вибрации терм-значения упорядочены следующим образом: "очень низовая", "низкая", "средняя", "высокая", "очень высокая", а терм-значения, характеризующие изменения входного значения, упорядочены так; "уменьшается быстро", "уменьшается", "не меняется", "растет", "растет быстро".С помощью четвертого блока 14 памяти осуществляется ассоциативная связь междуполученными терм-значениями параметров и терм-значениями их изменения, с одной стороны, и каждой из и возможных альтернатив (диагностических решений), с другой...
Процессор для обработки семантических сетей
Номер патента: 1672462
Опубликовано: 23.08.1991
МПК: G06F 15/16
Метки: процессор, семантических, сетей
...правила 1 производится пе рестройка структуры сети путем изменения связей между элементами и вводавершинных элементов пирамид, соответствующих пересечениям множеств,а в процессе выполнения правила 2сеть достраивается путем объединенияв пирамиду объекта возбужденныхэлементов. Функционирование процессоров в составе мультипроцессорной однородной вычислительной системы при построении ПС н соответствии с приведенными правилами происходит следующим образом, Причем считается, что каждый процессор представляет собой один элемент сети (рецепторный или ассоциативный) со всеми его связями,1672462 Применение правила 2 Ввод описаний последующих объектов Применение правила 1 Вызвать через сдвиговыйрегистр ввода/выводасвободный процессор...
Процессор для мультипроцессорной системы
Номер патента: 1688252
Опубликовано: 30.10.1991
Авторы: Белицкий, Городецкий, Дряпак, Зайончковский, Носова, Палагин
МПК: G06F 13/36, G06F 15/00, G06F 15/78 ...
Метки: мультипроцессорной, процессор, системы
...39 по(триггер 34 находится в единичномпереднему фронту сигнала ОТВ на вхо- состоянии), происходит возврат к неде 43 при любом (своем/чужом чтении прерывному слежению эа состояниемили записи) обращении к системному 45 триггера 33, который предварительноЗУ. Процессор в команде ОЗС или в ре- Устанавливается в "1" путем обнуленияжиме слежения производит чтение сема- триггера 32, Затем триггер 32 долженфора н режиме чтение-модификация быть установлен в единицу для разре(пауза) - запись. Поэтому после чте- шения аппаратного слежения. Если сения семафора процессор, приступая к 50 майор при чтении оказался свободным,его анализу, не освобождает системную то процессор захватывает его и вышину, а удерживает ее низким уровнем ключает механизм...
Потоковый параллельный процессор
Номер патента: 1691845
Опубликовано: 15.11.1991
Автор: Александров
МПК: G06F 15/00
Метки: параллельный, потоковый, процессор
...такте управляющих сиг- . налов в соответствии с формулами:БЛ (Сч 4 к+1 Сч 41 " Сч 4 г. ф Сч 4 к"55 "Сч 4 к+1 х, где К=1 одгр;"0" при х РЕГГА = х( % пвект .= "00") ПН 1П Ннннг П Рьп ЖЛ )П = х ГОГОТх ) ГД " йОВТ "ПБЛ);где ПОВН 1" при х(% ПОВТ НВ; ПБЛ);1,"0" при х ПОВТЧТ = х( х ЗП СЧ 4,Сч 4 гКСч 4 к+1;У 1- х(ГОТ- Я);У 2 = (ГДу ПОВТ х;УЗ=1" при КПвект="01 "1 НВуПОБРь 1);0" при х ПОБРУ 4 = Пвект.= "01") НВ)У 5= х(НВ" ПОБР);У 6 = НВ;У 7 = т(НВ ПОБРь 1);У 8 = ПОВТУ 9= х ГОТ;ПОБР = УЧ,На фиг, 4 представлены временные диаграммы синхронизирующих сигналов. Длительность такта работы блока 1 обозначена,блока 2 - Т.Формула изобретения1. Потоковый параллельный процессор,содержащий блок обработки, первый блокобработки команд, первый коммутатор,причем...