Патенты с меткой «процессор»
Программируемый процессор спектральной обработки сигналов
Номер патента: 744603
Опубликовано: 30.06.1980
Авторы: Грибков, Кошелев, Мошков, Мусатов, Степукова
МПК: G06F 17/14
Метки: программируемый, процессор, сигналов, спектральной
...на основе элементарных операцийдвухточечногопреобразования Фурье,четырехточечного преобраэовайияФурье и т.п. Формулы для двухточеч.ного преобразования Фурье имеютвидх1 л = Х . - Х е / 2 йкп 2"Оп 21 ехгде 1 - номер итерации (1О, 1, 2, од 2(И - 1),Сама элементарная операция выполняется на блоках умножения и сумматоре 3, а также с использованиемпервого блока 1 регистров и под управлением блока 5, Все передачимежду указанными блоками выполняются по первой магистрали данных.В первом блоке 1 регистров хранитсяисходная информация, записываемаяв них иэ блоков 8 оперативнойпамяти, константы, выбираемые из блока,результаты четырехточечного преобразования, которые из регистров заносятся в блоки 8,Все пересылки между любым блоком 8, 9 памяти...
Логический процессор
Номер патента: 746531
Опубликовано: 05.07.1980
Автор: Петрухин
МПК: G06F 15/00
Метки: логический, процессор
...мультиплексоры 7 на функции связи разрядов дополнительных регистрови одновременно подключают выходы определенных регистров 6 к информвционЗОным входам блока памяти через мультиплексоры 4 для записи информации издополнительных регистров в блок памятипри поканвльных прерываниях. Запись обрабатываемой информации осуществляет 35ся в регистры 6 через первый дополнительный регистр 6, выходы которого являются выходами устройства, Таким образом, дополнительные регистры образуют общий регистр сдвига, выходные разря 40ды которого могут быть соединены непосредственно или между каждым из нихможет быть включено от одного дою разрядов через мультиплексоры 7 , Чтение информации при прерываниях осущест 45вляются из разрядов +,...
Микропрограммный процессор
Номер патента: 752341
Опубликовано: 30.07.1980
Авторы: Запольский, Самарский, Шкляр, Яцевич
МПК: G06F 15/00
Метки: микропрограммный, процессор
...грамму. В команде ВМ имеется поле кода операции, поле начального адреса подпрограммы в основной оперативной памяти 1 и поле длины подпрограммы.Команда ВМ, как и все другие команды, выполняется микропрограммно под управлением блока 2.обработки данных.Команда ВМ считывает из основной оперативной памяти 1 идентификатор загружаемой микропрограммы и сравнивает с идентификаторами микропрограмм, размещенных в зонах дополнительной управляющей памяти 4, В случае совпадения идентиФикатора загружаемой микропрограммы с одним из идентификаторов зон дополнительной управляацей памяти 4 загрузка этой,. микропрограммы не производится, а управление непосредственно передается микропрограмме в дополнительной управляющей памяти 4. При несовпадении...
Микропрограммный процессор с самодиагностикой
Номер патента: 763902
Опубликовано: 15.09.1980
Авторы: Аверьянов, Елисеев, Ленкова, Лиокумович
МПК: G06F 11/22
Метки: микропрограммный, процессор, самодиагностикой
...неисправного блока. Это обусловлено тем,что компаратор 5 данных разрешаетвыполнять запись информации в основную память 9 только при совпадениисигналов на выходах первого 3 и второго 4 блоков обработки данных.Кроме этого, в момент обнаруженияотказа исправные блок обработки данных и локальная память содержаткорректную информацию, соответствующую данному моменту обработки. Присрабатывании компаратора 5 данных(обнаружен отказ) для адресации микропрограммной памяти 15 формируется И)начальный адрес микропрограммы обработки отказа узлом 13 формированияадреса,Адрес микрокоманды, которая должна была выполняться следующей, если 65 бы отказ не был обнаружен, запоминается в регистре 14 возврата. Кроме того, в основную память 9 выдается сигнал,...
Микропрограммный процессор
Номер патента: 765809
Опубликовано: 23.09.1980
Авторы: Барбаш, Тимонькин, Ткаченко, Харченко
МПК: G06F 15/00
Метки: микропрограммный, процессор
...микрокоманд 12 и осуществляется либо прием информации из региСтра 26, либо установка регистра адреса 10 в нуль соответственно, Для возбуждения сигналов на выходах 18 и 19 операционного блока 17 используются Фиксированные значения кодов ветвления. Контроль микропрограммы осущест-вляется следующим образом, В начале линеной микроподпрограммы в счетчик 40 записан код числа микрокоманд в последовательности, который затем уменьшается на единицу с каждой следующей микрокомандой. В предпоследней микрокоманде последовательности в счетчике 40 записана единица, Если следующей выполняется микрокоманда ветвления, что подтверждается единицей в разряде 16 регистра микрокоманд 12, то сигнал сбоя отсутствует. При любом другом порядке появления...
Процессор с микропрограммным управлением и динамическим ветвлением
Номер патента: 773624
Опубликовано: 23.10.1980
Авторы: Елисеев, Жаворонков, Кондратьев, Петушков
МПК: G06F 15/00
Метки: ветвлением, динамическим, микропрограммным, процессор, управлением
...сформированных блоком 14 обработки статических признаков и блоком 15 обработки динамических признаков.В начале каждого рабочего такта на первый адресный вход каждого из и блоков 2 управляющей памяти 1 поступают старшие адресные раэрядыо управляющей памяти 1, сформированные блоком 3 Формирования старшего адреса. Таким образом выполняется одновременное считывание группы из и микрокоманд иэ и блоков 2 управляющей памяти 1.Для Формирования старшего адреса, блок 3 Формирования старшего адреса использует данные адресного поля текущей микрокоманды, заносимые во вторую группу 8 разрядов регистра б микрокоманд, а также используются данные из других источников (например с пульта управления, Фиксированный адрес прерываний и пр.). Параллельно с...
Периферийный процессор для телефонной коммутационной системы
Номер патента: 777653
Опубликовано: 07.11.1980
МПК: G06F 13/10, G06F 9/50
Метки: коммутационной, периферийный, процессор, системы, телефонной
...подключен к третьему входублока выбора шин связи.Это позволяет сократить число,информационных шин и общее число приемников в периферийном оборудовании.На фиг. 1 представлена структурная схема ППР, а на фиг. 2 - упрощенная схема регистровой структуры устройства обработыи, поясняющая принцип работы ППР вцелом.Как,показано на фиг. 1, периферийныйпроцессор 1 содержит устройство 2 обработки, соединенное двусторонними связями с 101520Зо тов изменений, счетчика константы сканирования;- регистры 19, 20, 21, которые используются при сканировании,и в которые заносится из периферии информация текущего сканирования (21), а из запоминающего устройства информация,предыдущего скапировання 119) и результат изменений (20).Регистры 19, 20 и 21...
Процессор
Номер патента: 783795
Опубликовано: 30.11.1980
Авторы: Журавлев, Зайцев, Лаврешин, Середкин, Тиханович, Цакоев, Чернов
МПК: G06F 15/00
Метки: процессор
...межрегистровой магистрали. Одновременно сигналсбоя с выхода элемента И 8 поступает в блок б прерываний, далее в блок5 микропрограммного управления ипроцессор переключателя на микропрограмму обработки сбоя.Иикропрограмма обработки сбоя начинается с диагностирования харатера ошибки Исбой или отказ), для этоо используется микропрограмма, организующая повторное выполнение команды Иили группы команд),В случае сбоя при повторном выполнении команды Иили группы омацдпроцессор переключается на тжропрограмму диагностирования и локализации неисправности, алгоритм которыйпредставлен ца Фиг.З. Эта микропрограмма включает следующие действия",диагностирование межрегистровоймагистрали на отсутствие короткогозамьиания информационньж разрядовна 0 или...
Процессор быстрого преобразования фурье
Номер патента: 788114
Опубликовано: 15.12.1980
МПК: G06F 17/10, G06F 17/14
Метки: быстрого, преобразования, процессор, фурье
...номера гармоник, расположенных во 2 и4 кнадрантах. Если код одного из этихадресов появится на регистре 4 илина регистрах 4 и 12 однонременно, то 5 на втором выходе блока 11 образуется сигнал запрета арифметическихопераций и происходит выборка следукщих отсчетов. При появлении указанных кодов только на регистре 12, на 1 О первом выходе блока 11 возникаетсигнал, по которому устройство образования дополнительных кодов 10 формируют адреса памяти н дополнительном коде.Рассмотрим работу процессора на 15 примере 0=32 отсчетов. Согласно гра"фу БПФ для 0=8 порядок формированияадресов обращения к ОЭУ и ПЗУ показан по 4 итерации в таблице.Иэ таблицы видно, что коды каждой 2 О пари адресов ОЗУ, необходимых длявыполнения элементарной...
Процессор ввода-вывода
Номер патента: 798782
Опубликовано: 23.01.1981
Авторы: Абражевич, Верига, Витер, Овсянников, Яловега
МПК: G06F 3/04
Метки: ввода-вывода, процессор
...регистра 10 заносится в регистр 9.При необходимости каналу 14 принять передать) данные, он устанавливает сигнал запроса, который через шину 23 поступает в блок 5 и, если в данный момент времени не выполняется более приоритетной микропрограммы и нет более приоритетного запроса, производится переключение на микропрограмму обслуживания запроса аналогично тому, как описано выше.При одновременном поступлении сигналов запросов на приостановку приоритет их выполнения следующий: передача данных канала. обслуживание канала, обслуживание команды центрального процессора.Если же в данный момент времени нет запросов на приостановку, то процессор ввода-вывода находится в состоянии ожидания. Так как в процессе выполнения одной приостановки может...
Процессор с реконфигурацией
Номер патента: 798853
Опубликовано: 23.01.1981
Авторы: Гарин, Елисеев, Кондратьев
МПК: G06F 15/00
Метки: процессор, реконфигурацией
...вто- рой 29 и третий 30 элементы ИЛИ, триггер 31 управления, синхровход 32 устройства.Процессор с реконфигурацией работает следующим образом, 20По каждому синхроимпульсу на синхровходе 32 блок 22 формирования синхроимпульсов формирует один из трех синхроимпульсов.(Блок 22 Форми" рования синхроимпульсов может быть 5 реализован с использованием, например, трехраэрядного сдвигового регистра). Каждый иэ трех выходов блока 22 Формирования синхроимпульсов соответствует одному иэ вырабатываемых им синхроимпульсов, Третий выход блока 22 формирования синхроимпульсов через пятый 26 и шестой 27 элементы И, управляемые, соответственно,нулевым и единичным выходами триггера 31 управления, циклически заведен,соответственно, на второй и третий...
Процессор ввода-вывода с коррек-цией ошибок
Номер патента: 849221
Опубликовано: 23.07.1981
Авторы: Абражевич, Аверьянов, Верига, Овсянников, Погодаев, Яловега
МПК: G06F 11/14
Метки: ввода-вывода, коррек-цией, ошибок, процессор
...При этом процессорввода-вывода сигнализирует центральному процессору о завершении запускаоперации ввода-вывода путем установки триггера 26. Начиная с этого момента, процессор авода-вывода отключается от центрального процессора иработает самостоятельно. Операцияввода-вывода осуществляется с помощью набора микропрограмм, хранящихся в постоянной памяти 31, по которым производится обмен данными междууСтройством и каналом микропрограмма обслуживания передачи данных, считывание управляющих слов канала- микропрограмма обслуживания команды центральйого процессора; завершение операции ввода-вывода-микропрограмма обслуживания каналаВозникающие в процессе работы запросы на обслуживание процессор делит по приоритетности и при наличии...
Процессор с динамическим микро-программным управлением
Номер патента: 849223
Опубликовано: 23.07.1981
Авторы: Барбаш, Тимонькин, Ткаченко, Харченко
МПК: G06F 15/20
Метки: динамическим, микро-программным, процессор, управлением
...входом элемента 10 И-ИЛИ,раразрешая прохождение информации с поля 71 в сумматор 15. Если после первой микрокоманды должны быть проверены логические условия, в поле 71 записывается единица, которая проходитв сумматор 15,60 Дешифратор 16 открывает блок элементов 18 И, и код логических условий, хранимый в поле 8 регистра 2,по шине 33 постуцает в блок 19, который осуществляет проверку значений65 требуемых логических условий, которыеподаются из операционного блока, иформирует на выходах 21 и 22 коды,определяющие соответственно микрокоманду, к которой должен быть осуществлен переход,и очередные проверяемыелогические условия. Причем код, записываемый в сумматор 30,дополняет егосодержимое до величины К(К-номерполя бк, в котором хранится код...
Векторный процессор
Номер патента: 849228
Опубликовано: 23.07.1981
Авторы: Дюкова, Кузин, Кухарев, Новак, Сазонов
МПК: G06F 15/00, G06F 17/16
Метки: векторный, процессор
...вычислить аппаратурнымспособом, используя численный методцифра за цифрой". В основу этогометода положен итерационный вычислительный процесс с фиксированным количеством итераций и, которые производятся над вектором, заданнымкоординатами х,у . Вектор вращается в декартовой системе координатна заранее предрассчитанную последовательность углов, которые определяются выражением .,и - количество разрядов в числе.Эти константы хранятся в блоке 3постоянной памяти. При вычислении функции агся 1 п Е/х первоначальный вектор располагают по оси абсцисс и вращают его в таком направлении,что У стремится к 2.При вычислении функции агссоя. 2/х первоначальный вектор располагают по оси ординат и вращают его в таком направлении, что Х стремится к Е,С...
Процессор микропрограммируемой эвм
Номер патента: 860077
Опубликовано: 30.08.1981
Авторы: Барабанов, Карпман, Самофалова, Якуба, Ярошук
МПК: G06F 15/00
Метки: микропрограммируемой, процессор, эвм
...вход ивторой выход данных блока сопряжениясоеДинены с шиной данных, а первыеуправляющие входы регистра адресамикрокоманды, блока адресации арифметическо-логического блока, регистров левого и правого операнда, блоканастройки, регистров общего назначения, блока сдвига, блока адреса поляданных, блока типа и длины поля данных, блоков буферной памяти, блокамодификации, блока установки перено- .са, блока установки типа и длины поля данных, блока пропуска микрокоманды, блока сопряжения, а также управляющий выход регистра мнкрокоман- фОды соединены с шиной управления,введено устройство стековой памяти,первый вход данных которого соединенсо вторым выходом данных блока сдвига, третий вход данных - с первым55выходом данных блока настройки,...
Микропрограммный процессор с контролем
Номер патента: 862144
Опубликовано: 07.09.1981
Авторы: Барбаш, Самарский, Тимонькин, Ткаченко, Харченко
МПК: G06F 11/20
Метки: контролем, микропрограммный, процессор
...в первый регистр адреса 13.На первый вход операционного блока 1 поступает операционная часть считанной микрокоманды с поля микро- команд 17 регистра микрокоманд 15.С поля логических условий 18 регистра микрокоманд 15 считывается адрес исполняемой микрокоманды, который поступает на первый вход шестого элемента И 27. В это время на его второй вход. поступает сигнал с выхода чтения микрокоманд 6 через элемент задержки 26, а на третий вход - единичный сигнал с нулевого выхода триггера признака 24. Адрес выполняемой микрокоманды через второй элемент ИЛИ 28 поступает на первый вход 40 блока сравнения 39. После записи адреса выполняемой микро- команды во второй регистр адреса 30 через время 7 на первый вход пятого элемента И 31 поступит...
Микропрограммный процессор
Номер патента: 868766
Опубликовано: 30.09.1981
Авторы: Елисеев, Крупин, Ленкова, Петушков
МПК: G06F 15/00
Метки: микропрограммный, процессор
...операции.На выходах 16 шифратора 17 вырабатывается набор сигналов, управляющихработой селекторов 8. Если на управляющий вход какого-либо селектора 8с соответствующего выхода 16 шифратора 17 подан уровень логическогонуля, на управляющий вход соответствующего арифметического блока 1 передается код с выхода операционнойгруппы 12 разрядов регистра 11 микрокоманды. При логической единице науправляющем входе селектора 8 науправляющий вход соответствующегоарифметического блока 1 передаетсякод с соответствующего выхода 18формирователя 19 кодов, В зависимости от выполняемой специальной операции на выходах 16 шифратора 17 формируется та или иная совокупностьуправляющих сигналов, а на выходах18 формирователя 19 кодов - совокупность кодов,...
Ассоциативный параллельный процессор
Номер патента: 875377
Опубликовано: 23.10.1981
МПК: G06F 7/38
Метки: ассоциативный, параллельный, процессор
...бытьсовмещена с операцией "запись". Вовремя выполнения этой операции БУР 9включает логические элементы 3 навыполнение режима переключения. ЦМДиз регистров 2 хранения в регистр 4связи, а БУЗ в это время заполняетрегистр связи новой информацией,Через К-тактов БУР прекращает подачуимпульсов считывания и выдает сигнал в БУС. БУС принимает информациюот АПП, формирует информационныеблоки и производится анализ управляющей информации. Анализ управляющейинформации заключается в следующем.Считываемая с АПП информация поступает в БУС последовательно бит .забитом иэ регистров связи. Первым всегда поступает блок управляющей.информации Б 1 (Фиг.4), преобразованнойпосле выполнения операции ассоциативного поиска. Каждое слово блокаБ 1 содержит...
Микропрограмный процессор
Номер патента: 875385
Опубликовано: 23.10.1981
Авторы: Бекасов, Буров, Горбачев, Соловьев, Торгашев, Харитонова
МПК: G06F 11/36
Метки: микропрограмный, процессор
...соединены соответственно совторым входом блока 2 индикации не-,исправностей, с третьим входом блока1 управления и через первый узел 19задания начального адреса с первымвходом первого коммутатора 8. Второйвход первого коммутатора 8 соединенс выходом второго узла 20 заданияначального адреса, Входы второгоузла 20 задания начального адресаи четвертый вход блока 1 управлениясоединены соответственно с первым,вторым и третьим выходами блока 18анализа микрокоманд. Четвертый выходблока 18 анализа микрокоманд соединен с первым входом второго регистра 16 микроксманд. Выход второго регистра 16 микрокоманд соединен спервым входом четвертого коммутатора 21. Выходы четвертого коммутатора 21 соединены соответственно с первым входом пятого коммутатора...
Процессор для определения координат частиц в координатной пропорциональной камере
Номер патента: 875408
Опубликовано: 23.10.1981
Автор: Никитюк
МПК: G06K 11/00
Метки: камере, координат, координатной, пропорциональной, процессор, частиц
...эксперимента и на современном этапе не превышает 10. Если жев блоке 7 вырабатывается условие 55ф 5, то считаем что сработали одновременно две, три или более трех проволочек. В этом случае,в блоке б решается матричное уравнение где ,д , . Х; элементарные симметричные функции, которые связаны с симметрическими функциями 51, 555 следукщими для й = 4 соотношениями6- 5й,Й 5 йЧ6= йД Яц Я;р 3949 2 и аэ2 м аф41Я"2 а2 а23 3 а2аф 174Ю С а Ы8 47 2 а 98754 и на вход мультиплексора 19 и далееиа вход второго блока памяти. Тактовые импульсы. с выходов блока 11 со сдвигом по фазе поступают на счетные входы счетчиков 9 и О в поле Галуа. При-, 5 чем счетчик 10 начинает свой счет от начального значения, соответствукщегосередине камеры а в обратном...
Процессор для вычисления элементарных функций
Номер патента: 888131
Опубликовано: 07.12.1981
Автор: Кузин
МПК: G06F 15/34
Метки: вычисления, процессор, функций, элементарных
...входам сумматоров, вторые входы кототорого соединены с вторым выходом блока управления, вход которого соединен с первым выходом сумматоров, третий выход блока управления соединен с первыми входами сдвигателей, четвертыйвыход блока управления соединен с управляющими входами коммутаторов, пя 3 тый выход блока управления соединен свходом блока памяти, выход которогосоединен с третьим входом первого сумматора, от лича ющийс ятем,что, с целью повышения быстродействия,й внего введен четвертый сумматор, первый и второй входы которого соединены с первым и вторым выходами блокауправления соответственно, третьи входы второго и четвертого сумматоров соединены с выходом первого сдвигателя,вход которого соединен с выходом первого коммутатора,...
Центральный процессор
Номер патента: 890400
Опубликовано: 15.12.1981
Авторы: Алексеев, Бестань, Конорев, Нестеренко, Новиков, Супрун, Щербаченко
МПК: G06F 15/00
Метки: процессор, центральный
...вход которого является тактовым входом блока,выходы шестого, второго и третьего элементов И соединены соответственно с последовательными входами второго и третьего сдвиговых регистров и триггера, выходы второго, третьего, четвертого и пятого элементов ИЛИ являются соответственно первым, вторым, третьим и четвертым выходами блока, выход первого элемента И является пятым выходом блока, первый выход первого сдвигового регистра является шестым выходом блока, выход шестого элемента ИЛИ является седьмым выходом блока, второй выход первого сдвигового регистра соединен с первыми выходами первого сдвигового регистра соединен с первыми выходами второго и шестого элементов ИЛИ, первый выход второго сдвигового регистра соединен с первым выходом...
Микропрограммный процессор
Номер патента: 896629
Опубликовано: 07.01.1982
Авторы: Барбаш, Тимонькин, Ткаченко, Харченко
МПК: G06F 15/00
Метки: микропрограммный, процессор
...со считываниеминформации.иэ блока 12 памяти микропрограмм. После считывания микрокоманды ветвления код операциисо 25входа 1 через открытый высоким потенциалом поля 17 блок 19 элементов Ии блок 20 элементов ИЛИ поступает навход шифратора 37 блока 24 анализа.В шифраторе 37 код р модифицируется кодом значений проверяемыхлогических условий Х;, который записан в регистре 21, Контрольный признак Ь ( требуемого числа микрокоманди реализованного участка й;микропрограммы 7 с выхода шифратора 37поступает на первый вход блока 38 элементов ИСКЛЮЧАЮЩЕЕ ИЛИ. Па второйвход подается код Фактического числавыполнения микрокоманд Ф , записанный в счетчике 22. Если Ь = 1, сигнал на выходе блока 38 элементов ИСКЛЮЧАЮЩЕЕ ИЛИ равен нулю. В противном случае на...
Процессор быстрого преобразования фурье
Номер патента: 928362
Опубликовано: 15.05.1982
МПК: G06F 17/14
Метки: быстрого, преобразования, процессор, фурье
...либо на вычитатель5 и сумматор 4 (текущие д 11) и одновременно результаты Ьщ в узел 3 задержки, Выходной коммутатор 6 направляет на выход каскада хранящиеся в узле 3 задержки результаты Ьщ либо результаты с сумматора 4 (текущие Ьк )и одновременно из узла 3 задержки задержанные там с 1 к на вычитатель 5 исумматор 4,4 Коммутаторы 7, стоящие после ных каскадов, выполняют операцикгде ) =О, 1, 2, (2 - 1),и- номер нечетного каскада, послекоторого стоит данный коммутатор.Умножители 8, стоящие после четырехкаскадов, вьгполняют операцию умноженияна поворачивающие множители где =0, 1, 2, , (М),ф е 3 йг1 ЗР( л - двоично-инверсное значение по п- целая часть числа,Параметры М, , , Д определяются используемым алгоритмом и, наприРмер, могут принимать...
Процессор ввода-вывода
Номер патента: 934465
Опубликовано: 07.06.1982
Авторы: Ершов, Захватов, Кольцова, Пшеничников, Соловской
МПК: G06F 3/04
Метки: ввода-вывода, процессор
...слова обмена и слова пе риферийного устройства в буферную память 45 и на регистры 57 - 59, а узел 52 - для формирования сигналов, определяющих фазы работы блока обме- . на.Коммутатор 53 предназначен для согласования н связи выходных сигналов блока обмена с линией интерфейса внешнего устройства.Регистр 54, представляющий регистр ; сдвига, предназначен для определения первой свободной ячейки буферной пайнти 45 для записи туда информации.Регистры 55 - 59 предназначены для . хранения управляющей информации 3 ре-гистр 55 - начальный адрес таблицы дескрипторов, регистр 56 - признак кон ца таблицы дескрипторов, регистр 57 -начальный адрес массива обмена, регистр 58 - размер массива обмена, регистр59 - команда обмена; регистр 60 -...
Микропрограммный процессор
Номер патента: 947868
Опубликовано: 30.07.1982
Авторы: Бурова, Горбачев, Диденко, Игнатьев, Кочкин, Малышко, Мясников, Торгашев, Харитонова
МПК: G06F 15/00
Метки: микропрограммный, процессор
...сигнал поступает на второй входприоритетного шифратора 9, разрешаявыдачу управляющего сигнала на еговторой выход, Первый коммутатор 7обеспечивает выдачу синхронизирующихтактовых импульсов либо на четвертый вход блока 4 со своего первоговыхода в основном режиме, либо навторые входы третьего и четвертогорегистров со своего второго выходав режиме прерывания. Тактовые синхроимпульсы поступают на вход первогокоммутатора, также как и на синхронизирующие входы других элементовпроцессора с выхода генератора синхросигналов не показан) . Состояниетриггера 8 определяет режим работыпроцессора,Управлякщий сигнал поступаетлибо с первого выхода триггера 8 на,первый вход первого коммутатора 7,на второй вход дешифратора 6 микро"команд и пятый вход блока...
Ассоциативный параллельный процессор
Номер патента: 955078
Опубликовано: 30.08.1982
Авторы: Бакши, Жуковская, Клдиашвили, Попова, Тодуа, Хачатуров, Шабурова, Шемягин
МПК: G06F 15/00
Метки: ассоциативный, параллельный, процессор
...входы элементов И групп 2.18 и 2.19 подключены к первому выходу 1.1 блока 1. Выходы элементов И группы 2,18 и вторые входы элементов И группы 2.19 соединены соответственно со входами 2.12 и выходами 2.15 коммутатора 2.4 данного элемента 2, а выходы элементов И группы 2.19 и вторые входы элементов И группы 2.18 подключены соответственно ко вторым входам 11 и вторым выходам 12 устройств 3.Блок 1 содержит (фиг. 1) регистр 13 микрокоманд, генератор 14 синхросигналов, накопитель 15 микропрограмм, накопитель 16 номеров микропрограмм, линию 17 задержки, регистр 18 номеров микрокоманд и дешифратор 19. Выходы регистра 13 соединены с первым . и вторым 8 выходами блока 1. Входы регистра 13 подключены к первым входам накопителя 15, а управляющий...
Центральный процессор
Номер патента: 960830
Опубликовано: 23.09.1982
Авторы: Нестеренко, Новиков, Супрун
МПК: G06F 15/00
Метки: процессор, центральный
...И 62, элемент ИЛИ 63, коммутаторы 644 -64, триггеры 65 -65 и элементы И 66 и 67, триггер 68, коммутатор 69, элемент НЕ 70, регистр 71, 55дешифратор 72, элементы ИЛИ 73 -73,элементы И 74 -74 п и 75, -75 И, элемент НЕ 76, триггеры 77 -77 и, коммутаторы 0 8784 -78 п, триггер 79, элемент ИЛИ 80,элемент И 81, элемент НЕ 82, элементыИ-ИЛИ 83 и 84, элементы НЕ 85 и 86.На выходах Е :Х (фиг. 2 ) величинаь может принимать значение от нуля,что означает отсутствие соединения выхода соответствующего сдвигового регистра 28 с входом одного из соответствующих элементов ИЛИ 43-45, 53-55,до максимального значения, соответствующего номеру последнего разрядасдвигового регистра, При этом, еслидля выполнения, какой-либо команды навыходе какого-либо иэ...
Процессор
Номер патента: 962964
Опубликовано: 30.09.1982
Авторы: Ганкин, Захаревич, Степанов
МПК: G06F 15/00
Метки: процессор
...управляющего разряда бло,ка 5 (вход 12) и к выходам триггеров б и 7 (входы 13 и 14). Выходы блока 4 управления подключены к входам разрешения приема и выдачи кода блока 2 (выходы 20 и 21), к входам разрешения приема кода операции и операнда сумматора 1 (выходы 22 и 23), к шим разрядам, содержащим признак вида записи. В регистре 3 производится сдвиг записей по мере их обработ-ки. С помощью записей кодируютсяарифметические выражения, представленные в инверсной польской записи.Например, выражение аф в+ с в польской записи имеет вид ав+ с. Процессор срабатывает выражения, представленные в оптимизированной форме, ко 962964я/ ( а ф Ь. с" д ) будет иметь вид авфсд к ++ ХПри обнаружении признака операндав регистре 3 блок 4 управления...
Микропрограммный процессор
Номер патента: 980095
Опубликовано: 07.12.1982
Авторы: Благодарный, Плахтеев, Тимонькин, Ткаченко, Харченко
МПК: G06F 9/22
Метки: микропрограммный, процессор
...затем с использованием специального диагностического оборудованияопределяется отказавший канал. По результатам диагностики восстанавливается содержимое работоспособного канала и процессор продолжает работу водноканальном режиме.Низкая отказоустойчивость обусловлена тем, что при наличии второгоотказапервого отказа в другом канале) процессор теряет работоспособность. Указанный недостаток ограничивает возможность использования процессора в системах с накоплением отказов. Низкая достоверность функционирования обусловлена тем, что приналичии одного отказа процессор переходит в одноканальный режим и пари. тетный контроль правильности обработки информации не, производится.Кроне того, прототип имеет большое время диагностики, которое...