G06F 15/78 — содержащие единственный центральный процессорный узел
Цифровая вычислительная машина
Номер патента: 682901
Опубликовано: 30.08.1979
МПК: G06F 13/00, G06F 15/78, G06F 9/50 ...
Метки: вычислительная, цифровая
...устройства устанавливается путем сравнения адресов запрашиваемых я,еек. Эта операция осуществляется схемами сравнения 11 - 16. Связь между блоками запоминающего устройства с каналами и процессором устанавливается при помощи схем коммутации 17 - 20 с управляющими входами 21 - 23 для кодовой магистрали 9 и с управляющпми входами 24 - 26 для кодозой магистрали 10.Каждая из схем сравнения 11 - 16 устанавливает факт наложения сигналов тоебований 27 - 29 со стороны некоторых устройств цифровой вычислительной машины к некоторому блоку запомина ощего устройства, Прямые С 1 - Сб и инверсные С 7 - С 12 выходы схем сравнения соединяются с соответствующими входами схемы приоритета (см. фиг. 2).По сигналу опроса требований 30 сигналы...
Компьютерная система с преобразованием режима компьютерных команд
Номер патента: 1637672
Опубликовано: 23.03.1991
Авторы: Дэррил, Кевинь, Хошан, Честер
МПК: G06F 13/24, G06F 15/78, G06F 9/46 ...
Метки: команд, компьютерная, компьютерных, преобразованием, режима
...такие относящиеся к прерываниям команды (1 СИ 1), что первоначально для блока 2 уста навливается уровнечувствительный ре - жим. Желательно удерживать блок 2 обработки прерываний в таком уровне- чувствительном режиме, чтобы повысить производительность и "уменьшить 15 шумовые проблемы", которые приводят к ложному опознаванию прерывания. Однако, когда это выполняется, программное обеспечение, которое подает сигналы фронточувствительных команд, подобные слову ЕСТ фронтального режима, во, время инициализации, оказываются несовместимыми, Если блок 2 обработки прерываний запрограммирован на режим фронтального запуска программным обеспечением, написанным для других компьютерных систем, эта система не завершает последовательность прерывания....
Процессор для мультипроцессорной системы
Номер патента: 1688252
Опубликовано: 30.10.1991
Авторы: Белицкий, Городецкий, Дряпак, Зайончковский, Носова, Палагин
МПК: G06F 13/36, G06F 15/00, G06F 15/78 ...
Метки: мультипроцессорной, процессор, системы
...39 по(триггер 34 находится в единичномпереднему фронту сигнала ОТВ на вхо- состоянии), происходит возврат к неде 43 при любом (своем/чужом чтении прерывному слежению эа состояниемили записи) обращении к системному 45 триггера 33, который предварительноЗУ. Процессор в команде ОЗС или в ре- Устанавливается в "1" путем обнуленияжиме слежения производит чтение сема- триггера 32, Затем триггер 32 долженфора н режиме чтение-модификация быть установлен в единицу для разре(пауза) - запись. Поэтому после чте- шения аппаратного слежения. Если сения семафора процессор, приступая к 50 майор при чтении оказался свободным,его анализу, не освобождает системную то процессор захватывает его и вышину, а удерживает ее низким уровнем ключает механизм...
Процессор микропрограмируемой эвм
Номер патента: 1697082
Опубликовано: 07.12.1991
Авторы: Кричевский, Любарский, Якуба
МПК: G06F 15/00, G06F 15/78
Метки: микропрограмируемой, процессор, эвм
...стека, указывающем на длину и размещение в стеке операнда, к которому осуществляется доступ, Длина поля обращения может устанавливаться по информации из блока 4 настройки, блока 10 установки типа и длины поля данных и фиксированной (нулевой) ячейки первого блока буферной памяти в блоке 8 дескрипторов. Эти данные поступают в узел 34 стековых операций через входы 38-40 блока 12 стековой памяти операндов. Значение текущей длины выдается через выход 44 блока 12 стековой памяти операндов. При операциях откачки/подкачки зто значение содержит также номер начального бита в М-разрядном слове. Узел 34 стековых операций вырабатывает сигналы "Текущая длина равна нулю", "Пересечение позиции стека" и "Пересечение границ стека", которые через...
Вычислительное устройство с совмещением операций
Номер патента: 1716528
Опубликовано: 28.02.1992
Авторы: Анейчик, Елисеев, Лиокумович, Роговская, Третьяк
МПК: G06F 15/00, G06F 15/78
Метки: вычислительное, операций, совмещением
...с первым разрядом информационного входа блока распознавания команды, второй и четвертый разряды которого соединены с вторым и третьим входами второго элемента И, разряды с пятого по восьмой информационного входа блока распознавания команды соединены с входами элементов НЕ, с второго по пятый выходы которых соединены с входами с второго па пятый первого элемента И, синхровход блока распознавания команды соединен с синхровходом триггера, выход которого является выходом блока распознавания команды.памяти, блок арифметическо-логический, 35 40 45 50 55 Изобретение относится к вычислительной технике и может быть использовано в электронной цифровой вычислительной машине.Известно вычислительное устройство с совмещением операций, содержащее...
Процессор
Номер патента: 1725224
Опубликовано: 07.04.1992
Авторы: Грездов, Космач, Лещенко, Лобок, Логвиненко
МПК: G06F 15/00, G06F 15/78
Метки: процессор
...операнда поступает через блок 1 на первый информационный вход-выход 12 процессора. По тактирующему сигналу хз происходит выдача управляющих сигналов на выходы поля внешнего управления 18 процессора, а также производится запись нового значения операнда на место его прежнего значения в блоке 7 оперативной памяти. В дальнейшем при отсутствии сигнала запроса на обработку следующим т снимается сигнал "Процессор занят", и процессор переходит в режим ожидания.Для преобразования операндов неалигативного типа одновременной подачей сигналов "Запись" и "Обработка" на вход 15 режима работы и синхронизации может устанавливаться режим, при котором поступающий с общих шин вычислительной системы операнд перед записью в блок оперативной памяти и...