Устройство для контроля логических блоков
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 1388873
Авторы: Господынько, Нуров, Пономарев, Черенков
Текст
(56) Авторск У 1049839, кАвторское У 830391, кл е свидетельство СССР С 01 В. 31/28, 1982. видетельство СССРС 06 Г 11/26, 1979. ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТ К АВТОРСКОМУ СВИДЕТЕЛЬСТВ(54) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ЛОГИЧЕСКИХ БЛОКОВ(57) Изобретение относится к измерительной технике и может быть использовано для функционального контроля . микросхем эмиттерно-связанной логики. Цель - упрощение устройства. Устройство содержит дешифратор 1, генератор 2, распределитель 3, генератор 4, группу триггеров 5, анализатор 6, контролируемый блок 7, блок согласования 8, блок индикации 9. Исключение устройств коммутации позволяет повысить эАективность контроля ЭСЛ микросхем за счет генерации тестов на предельных частотах, а также упростить аппаратуру устройства, 1 ил.ФИзобретение относится к измерительной технике и может быть использовано для функционального контролямикросхем эмиттерно-связанной логики (ЭСЛ).5Целью изобретения является упрощение устройстваНа чертеже схематично изображеноустройство контроля, 10Устройство содержит дешифратор 1,генератор тактовых импульсов 2, распределитель 3 импульсов, генератор4 тестов, группу триггеров 5; сигнатурный анализатор б, контролируемыйблок 7, блок 8 потенциального согласования, блок 9 индикации,Устройство для контроля блоков сЭСЛ работает следующим образом,20При включении устройства устанавливаются в исходное состояние распределитель 3 импульсов, группа триггеров 5, генератор 4, сигнатурный анализатор 6 (цепи установки в ис ходное состояние не показаны), На дешифратор 1 с гейератора 4 подается исходная комбинация, состоящая в ре-, зультате установки полностью из ециниц, Дешифратор 1, получив исходный тестовый набор, вырабатывает сигнал разрешения работы генератора 2 и запрещает работу блока 9 индикации,Генератор 2 вырабатывает сигналы синхронизации распределителя 3 импульсов и сигнатурного анализатора б, сдвинутые по фазе относительно друг. друга на один период. Исходное состояние распределителя импульсов нули на выходах 3.1-3,п и единица на 40 выходе З.п+1. С приходом на синхровход распределителя 3 импульсов сигналов генератора 2 единица последовательно сдвигается и, оказываясь на синхровходах группы триггеров 5, син хронизирует его работу. Таким образом, информация с выходов счетчика, выполняющего роль генератора 4 тестов, переписывается в группу триггеров 5 поразрядно и, изменяясь в50 кажДом такте всего в одном разряде, подается непосредственно на выводы испытуемой микросхемы 7. К этим же точкам подключены входы блока потенциального согласования.Цепи коммутации между счетчиком 4, испытуемым блоком 7 и сигнатурным анализатором 6 отсутствуют, т.е, с генератора 4 тестов сигналы подаются на выводы испытуемой микросхемы 7 не- зависимо от того, являются ли эти выводы входами или выходами. С этих же точек снимается информация, поступающая через блок 8 на сигнатурный анализатор 6. Исходя из того, что само устройство должно быть собрано на основе ЭСЛ микросхем, видно, что ситуация, при которой стимулирующее воздействие подается на выход микросхемы, представляет собой способ включения, известный как "монтажное ИЛИ" одного из выходов регистра 5 и выхода испытуемой микросхемы 7.Когда воздействие подается на вход испытуемого блока 7, помимо того, что оно переводит микросхему в новое состояние, данное воздействие также попадает через блок 8 сигнала на вход сигнатурного анализатора 6, что обеспечивает возможность самоконтроля,Изменение информации, подаваемой непосредственно на блок 7, происходит в каждом такте лишь в одном разряде. Такой прием гарантирует отсутствие ситуаций, когда фронты стимулирующих воздействий подаются на несколько входов синхронизации испытуемого блока 7 одновременно.Другой класс несовместимых входов - входы установки в исходное состояние. Так, если. на входах сбро са и установки ЭСЛ триггера присутствует "1", то на выходе возникает пороговый уровень напряжения, равньгй для ЭСЛ -1,3 Б, Если этот сигнал подать непосредственно на вход сигнатурного анализатора 6, то неоднозначное срабатывание последнего можно гарантировать. Для исключения таких ситуаций предусмотрено преобразование порогового уровня в однозначное логическое состояние (в данном случае в "1"), В этих цепях устройство содержит блок 8, который может быть выполнен как приемник с линии. Задав опорное напряжение -1,5 В, пороговое напряжение можно преобразовать в напряжение "1". Логические уровни "0" и "1" преобразуются в блоке 8 однозначно и поступают на входы сигнатурного анализатора б без изменений.В конце п-го такта исходный двоичный вектор с генератора 4 переписывается в группу триггеров 5. Частота, с которой переписывается информация с генератора 4 в группу1388873 Составитель В.ЛеонекоТехред А.Кравчук Корректор А.Обручар Редактор Е.Копча Заказ 1581/50 Тираж 704 Подписное ВНИИПИ Государственного комитета СССР по делам изобретений и открытий 113035, Москва, Ж, Раушская наб., д, 4/5Производственно-полиграфическое предприятие, г. Ужгород, ул. Проектная, 4 триггеров 5, - это частота функционального контроля, т.е. с такой частотой переключается испытуемый блоки синхронизируется сигнатурный ана 5лизатор 6. Изменение тестовых векторов на выходе счетчика 4 происходитс частотой Р/и, так как происходитчерез каждые и тактов (вход синхронизации генератора 4 соединен с выходом З.п+1 распределителя импульсов).Изменение состояний на выходах генератора 4 происходит до тех пор, пока не будет снова получена исходнаякомбинация, состоящая полностью из .ь-единиц (это произойдет на п 2такте), В этом случае дешифратор 1вырабатывает сигнал запрета работыгенератора и разрешает работу блока 209 индикации, который индицирует полученную сигнатуру. На этом работа устройства заканчивается.В режиме самоконтроля испытуемыйблок изымается из контактного уст. ройства и стимулирующие воздействияпоступают с генератора 4 через группу триггеров 5 и блок 8 на сигнатурный анализатор 6. Сравнение получаемой сигнатуры с заведомо известной,характерной для исправного устройства, дает возможность сделать выводо его работоспособности,Формула изобретенияУстройство для контроля логических 35блоков, содержащее генератор тактовых импульсов, генератор тестов, сигнатурный анализатор, о т л и ч а ю -щ е е с я тем, что, с целью упрощения устройства, в него гведены группатриггеров, распределитель импульсов,блок потенциального согласования, дешифратор и блок индикации, причем выходы генератора тестов соединены синформационными входами триггеровгруппы и информационными входами дешифратора, первый выход которогосоединен с входом разрешения блокаиндикации, второй выход дешифраторасоедйиен с входом запрета генератора тактовых импульсов, первый выходкоторого соединен с синхровходомсигнатурного анализатора, второй выход генератора тактовых импульсовсоединен с синхровходом распределителя импульсов, разрядные выходы которого соединены с синхровходамитриггеров группы, выходы которых соединены с входами блока потенциальногосогласования и с выходами устройствадля подключения к входам-выходам контролируемого логического блока, группа выходов блока потенциального согласования соединена с группой информационных входов сигнатурного анализатора, группа выходов которогосоединена с группой информационныхвходов блока индикации, синхровходгенератора тестов соединен с выходомстаршего разряда распределителя импульсов.
СмотретьЗаявка
4119335, 16.09.1986
ПРЕДПРИЯТИЕ ПЯ Г-4149
НУРОВ ЮРИЙ ЛЬВОВИЧ, ПОНОМАРЕВ ВЛАДИМИР АЛЕКСЕЕВИЧ, ЧЕРЕНКОВ ВЯЧЕСЛАВ ВИКТОРОВИЧ, ГОСПОДЫНЬКО АЛЕКСАНДР ВЛАДИМИРОВИЧ
МПК / Метки
МПК: G06F 11/26
Метки: блоков, логических
Опубликовано: 15.04.1988
Код ссылки
<a href="https://patents.su/3-1388873-ustrojjstvo-dlya-kontrolya-logicheskikh-blokov.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для контроля логических блоков</a>
Предыдущий патент: Устройство для фиксации неустойчивых сбоев
Следующий патент: Устройство для формирования тестов логических блоков
Случайный патент: Устройство управления электрофильтром очистки газов