Патенты с меткой «кодов»
Устройство цикловой синхронизации блочных кодов
Номер патента: 1688434
Опубликовано: 30.10.1991
Авторы: Васильев, Певзнер, Смирнов, Сорин, Шутин
МПК: H04L 7/08
Метки: блочных, кодов, синхронизации, цикловой
...- по сигналам "1" на входахЧ и а - состояние триггера 15 сохраняется, С приходом следующей инвертируемой КК, которая в соответствии с чередованием КК должна иметь уже обратное соотношение "0" и "1" на выходах блока 14 памяти, сигнал "О" ("1") поступает на первый вход элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 17, на втором входе которого установлен сигнал "1 "("0") с выхода триггера 15. При этом на выходе элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 17 вырабатывается сигнал "1", который через элемент ИЛИ-НЕ 18 "0" поступает на второй45 50 55 вход элемента ИЛИ-НЕ 5, а триггер 15 по сигналу на тактовом входе устанавливается в нулевое (единичное) состояние, которое сохраняется до прихода следующей инвертируемой КК, По нулевым логическим сигналам на входах элемент ИЛИ-НЕ 5...
Декодер кодов рида-соломона
Номер патента: 1690202
Опубликовано: 07.11.1991
Авторы: Дейч, Жиронкин, Ковалев, Портной, Тузков
МПК: H03M 13/51
Метки: декодер, кодов, рида-соломона
...слово поступает на другие входы компаратора 13, с выхода которого информация о посимвольном различии поступает на вход счетчика 14 числа различий.С выхода счетчика 14 число различийпоступает через первье входы 35 блока 15 управления на входы регистра 25 числа различий, и на первом цикле через разрядные входы поступает в регистр 26 копии, с последовательных выходов которых числа различий поступают на входы компаратора 27, с выходов котороо сигналили "=" или. поступает на входы сумматора 28. Кроме того, сигнал с выходакомпаратора 27 поступает через вентиль 34 на вход разрешения считывания регистра 25 и непосред;.;Ино через четвертый выход 4; блока 15- вход разрешения считывания регистраО, при этом через разрядные входы в ре; ,ср 11...
Формирователь кодов
Номер патента: 1693722
Опубликовано: 23.11.1991
Авторы: Козленко, Струнская-Зленко, Юрьев, Ядрихинский
МПК: H03K 3/84
Метки: кодов, формирователь
...выходам формиггавателя кодов, подключается н рабочем режиме через коммутатор б к входу генератора 2 псевдослучайных паследовательнос"ей ц(эпь "Обратная связь", чертеж). 1 ри г;одаче нэ первую шину 7 управления импульса блок 3 управления формирует на своем первом выходе импульс длительностью н и пери- ОдаВ тактОВой частоты, который поступает на первый вход элемента И 4,:,1 а зыход последнего с генератора 1 тактовых импульсов проходит л импульсов тактовой частоты, которые осуществляют запись в регистр 5 сдвига сегмента псевдослучайной последовательности с выхода генЕратора 2 псевдослучайных последовательностей,10 15 20 25 30 50 При подаче на вторую шину 8 управления сигнала блок 3 управления формирует импульсы длительностью в п период...
Устройство односторонних сдвигов двоичных кодов с контролем
Номер патента: 1695306
Опубликовано: 30.11.1991
МПК: G06F 11/10
Метки: двоичных, кодов, контролем, односторонних, сдвигов
...сверток по модулю два групп по Кбитов кодов, установленных на входах соответственно 10 и 11 устройства. Например,при установке на входе 10 И=16-разрядногокода 1011000100001110, а на входе 11 -(й - 1)-15-разрядного кода 111001100000001на входе 12 устанавливаются значения сигналов сверток по модулю два групп, например, по К=4 битов 1011, 0001, 0000, 1110кода, установленного на входе 10, соответственно 1,1,0,1, а на входе 13 - значениясигналов свертки по модулю два групп битов 111, 0011, 0000, 0001 кода,установленного на выходе 11 равна соответственно1,0,0,1,Для выполнения сдвига на входе 14 устанавливается двоичный код (М) величинысдвига, кратной значению К=4, напримерМ=2=(10)2, а на входе 15 - двоичный код авеличины сдвига в...
Дешифратор времяимпульсных кодов
Номер патента: 1695509
Опубликовано: 30.11.1991
Автор: Столяр
МПК: H03M 7/00
Метки: времяимпульсных, дешифратор, кодов
...образом, разрещающая способность дешифратора Лт, определяемая какминимально допустимое расстояние междудвумя последовательными импульсами определенной длительности на входе устройства, при котором возможно их различениена выходе, определяется формулойЛт =(р - 1)т+ с,где ти - длительность входного импульса.Если требуется устройство с более высокой разрешающей способностью, то следует выбирать вел ичи н ы т и ти изусловия минимальной длительности импульсаГт/2 ).,Это условие обеспечивает запись импульса длительностью ги хотя бы в один адрес.Сигналы на выходе устройства задержаны на определенное время Т, при этом закрыт один из элементов И, которыйвыбирается при помощи дешифратора 5 кодом числа, записанным в датчике 6 кода,На фиг. 2...
Устройство селекции кодов
Номер патента: 1702424
Опубликовано: 30.12.1991
Авторы: Ветерис, Ветярис, Монтвилайте, Рагульскис
МПК: G11C 11/00
Метки: кодов, селекции
...1 хранятся адреса ячеек блока 2 памяти,из которых выбирается считываемая оператором-пользователем информация.После считывания содеркимое соответствующей ячейки памяти блока 1 через элементы ИЛИ 9 подается на входы регистра б.Параллельно с этим процессом импульсс выхода элемента И 56 проходит через элемент ИЛИ 59 и устанавливает триггер 62 вединичное состояние, блокируя низким потенциалом с прямого выхода триггера 62входы элементов 11 и 15, После задержкиэлементом 60 тот же импульс, во-первых.сбрасывает в исходное состояние триггер52, подтверждает нулевое состояние остальных триггеров 53 и 54 и, во-вторых, свыхода 50 селектора 32 через элемент ИЛИ20 поступает на синхронизирующий входрегистра 6 и заносит в него код с выходаблока...
Устройство для исправления отказов линейных преобразователей кодов
Номер патента: 1702531
Опубликовано: 30.12.1991
Авторы: Кузнецов, Пятошин, Тузиков
МПК: H03M 13/13
Метки: исправления, кодов, линейных, отказов, преобразователей
...1 кодов понимается отказ любого его сумматора по модулю два, т.е. наличие на выходе любого сумматора постоянного уровня "Оо или н 1 п независимо от входных сигналов этого сумматораВыходные сигналы У,=1,8 линейного преобразователя 1 кодов поступают нэ вторые входы блока 2 контроля и нэ первые входы блока 4 модификации кодов,Нэ первые входы блока 2 контроля поступают для данного примера соответственно сигнэлы Хз, Х 4, Хб, Хт, Хв , Х 14 э на вторые входы блока 2 контроля пос)тупат соответственно сигналы У 1, У 2 ,1) Уб . Блок 2 контроля выдает сигнал нОн при отсутствии отказов в линейном преобразователе 1 кодов или сигнал п 1 н при наличии отказов в линейном преобразователе 1 кодов, По сигналу "Он на выходе блока 2 контроле на выходы 11...
Устройство для считывания кодов аналоговых сигналов
Номер патента: 1704165
Опубликовано: 07.01.1992
МПК: G11C 15/04
Метки: аналоговых, кодов, сигналов, считывания
...выжиганием предварительно записывают коды телефонных сигналов, например акустических телефонных сигналов "Номер выключен", "Комер изменен", "Номер не задействован", "Номер недоступен", "С вашего аппарата данным видом связи пользоваться нельзя".Устройство содержит также многоступенчатый делитель 8 частоты, один из выходов которого соединен с его управляющим входом и подключен к первому входу элемента И 2. делитель 9 частоты на два, преобразователь 10 параллельного кода в последовательный и дешифратор 11. Делитель 9 частоты на два подсоединен входом к входной шине 6 тактовых импульсов и соединен выходом с вторым входом элемента И 2, Преобразователь 10 параллельного кода в последовательный включен между выходами блоков 4 постоячной памяти и...
Устройство для считывания кодов аналоговых сигналов
Номер патента: 1705872
Опубликовано: 15.01.1992
Автор: Иванов
МПК: G11B 17/00
Метки: аналоговых, кодов, сигналов, считывания
...вых Дами мультиплексора . Скремблер 9 под1705872 из блока 3 запоминания кодов аналоговых сигналов записанная в нем информация вводится в блок 1 оперативной памяти. Информация считывае гся иэ блока 3 эапомина ния кодов аналоговых сигналов впараллельном виде синхронно импульсной последовательности, имеющей скорость передачи 512 кбит/с. При этом в байте считанной информации содержится по четыре бита 10 двух смежных сигналов, записанных предварительно в элементах памяти блока 3 запоминания кодов аналоговых сигналов.Информация, поступающая из блока 3 запоминания кодов аналоговых сигналов, эано сится в блок 1 оперативной памяти всоответствии с параллельным кодом адресов записи. подаваемым на его входы адресов записи с многоступенчатого...
Преобразователь кодов
Номер патента: 1709536
Опубликовано: 30.01.1992
Авторы: Понеделко, Филиппенко
МПК: H03M 7/04
Метки: кодов
...регистр 3, одновибратор 4, экие- . ции, тз - величина задержки. мент задержки 5, элемент ИЛИ 6, входы 7 и: Преобразователь кодов работает следу- выходы 8, управляющий выход 9, . ющим образом.На временной диаграмме (фиг.2) пока- . Преобразователь находится в исходном зано: входы 7 (3, 3 + 1, 3+2, 3+3) входного состоянии (например, после включения регистра 1,один из возбужденных выходов питания), при этом выходной регистр 3 Мвходного регистра 1, выхододновибратора обнулен, входной регистр 1. фиксирует ин, один из возбужденных выходов выходно- формацию только на момент действия имго регистра 3, пульса записи, а в остальное время Как видно из временной диаграммы, ре- действует как повторитель, Если на входы/ гистр 1 срабатывает по...
Устройство для мажоритарного декодирования имитостойких циклических кодов при трехкратном повторении комбинации
Номер патента: 1709538
Опубликовано: 30.01.1992
Авторы: Беззатеев, Маглышев, Шехунова
МПК: H03M 13/43
Метки: декодирования, имитостойких, кодов, комбинации, мажоритарного, повторении, трехкратном, циклических
...на третьи вхоэлементы И, группу 8-9 элементов ИСКЛЮ ды которых поступают М-разрядные послеЧАЮЩЕЕ ИЛИ и группу 8-10 элементов И, довательности, хранящиеся в блоке 9блок 9 постоянной памяти. постоянной памяти, причем предварительСчетчики, регистры и генераторы, ис- . но на элементах группы ИСКЛЮЧАЮЩЕЕпользуемые в схеме, являются стандартны- ИЛИ осуществляется сложение по модулюми элементами вычислительной техники. 50 два прежнего содержимого каждого из разДекодер 1, анализатор 2 кодовых ком- рядов регистра 8-1 с соответствующим разбинаций, второй блок 3 буферной памяти, рядом очередной ПСП. При этом через Тмажоритарный блок 4. первый блок 5 бу- тактов после начала приема сигналы с соотферной памяти и анализатор 6 совпаде- ветствующих...
Устройство для контроля -кодов
Номер патента: 1711335
Опубликовано: 07.02.1992
Авторы: Красиков, Маловичко, Ткаченко
МПК: H03M 13/00
Метки: кодов
...т,е, перехода "0"в "ф.Элемент И 4.5 используется какключ для передачи единичного сигналас триггера 5.1 к контрольному выходу11 под действием единичного сигналас входа 8 имеется" наличие "1" навыходе элемента И 4,5 при ошибке вида перехода "О" в "1",Элемент ИЛИ 4.6 используется для объединения выхода элемента ИЛИ-И 3.2 и входа 6, При наличии "1" на выходе элемента ИЛИ 4,6 триггер 5.1устанавливается: в состояние "1".Триггер 5,1 используется для блокирования выхода элемента ИЛИ-И 3,2после подсчета г = г ,количества нулей, До того момента, пока коли 1 чество нулей, подсчитанных блоком2.2 счета, не достигло г триггер5.1 сигналом с выхода элементаИЛИ-И 3,1 переведен в нулевое состояние, единица с выхода триггера5,1 поступает на элемент И...
Устройство для кодирования линейных полиномиальных кодов
Номер патента: 1711338
Опубликовано: 07.02.1992
Автор: Лашук
МПК: H03M 13/02
Метки: кодирования, кодов, линейных, полиномиальных
...символы кодовогослова 1 ыефр ъ 7 е+ + (- информационныесимволы, старшееполуслово,1"ое 1еу и е (- информационные Зосимволы, младшееполуслово, которые назовем многочленами соответственно младшего и старшего информационного полуслова, и многочлен 35 К(х) = (х" пюйс(хх.НВначале регистры 1 обнуляются., Это можно произвести двумя способами: подав активный уровень на объединен О ные управляющие входы сброса всех ре гистров 1 памяти или записав во все регистры 1 нули через информационные входы. Коммутаторы блока 4, служащие для отключения обратной связи, зам кнуты. На входы 5 и 6 по одному параллельно, начиная с коэффициентов . при наивысшей степени и кончая свободными членами, подаются коэффициен- ты многочленов старшего и младшего...
Накапливающий сумматор кодов фибоначчи
Номер патента: 1716523
Опубликовано: 28.02.1992
Автор: Гусаков
МПК: G06F 11/16, G06F 7/49
Метки: кодов, накапливающий, сумматор, фибоначчи
...на выходе элемента И 3, который поступает через элемент ИЛИ 5 на элемент задержки 6.Так как отсутствует перенось 1 из (1 - 1)-го и (1+2)-го разрядов сумматора, на выходе элемента сложения 1 по модулю два сигнал отсутствует, и поэтому на выходе элемента НЕ 9 сигнал "1", на выходе элемента И 10 образуется импульс, поступающий на элемент задержки 11, на выходе которого образуется сигнал коррекции К, поступающий на 0-1)-й разряд сумматора, Далее на выходе элемента ИЛИ 5 образуется импульс, на выходе элемента задержки 6 образуется импульс, являющийся переносом РЬ(+1)-й и (С)-й разряды сумматора, Так как т 6т 11, то сперва образуется сигнал коррекции, а потом сигнал переноса.В случае АГО, ВО, Р=Ри=1 на выходе элемента И 4 образуется...
Устройство для декодирования двоичных кодов с активной паузой
Номер патента: 1718384
Опубликовано: 07.03.1992
Автор: Гусев
МПК: H03M 7/00
Метки: активной, двоичных, декодирования, кодов, паузой
...активной посылкой. В качествепримера на фиг. 2 показан частотный код, вкотором символ "1" передается частотой 11. 15а пауза (Символ "0") - частотой 12, Ряд авторов рассматривает активную паузу как символ "2" некоторого троичного кода без "0"(см., например,1, с. 66), поэтому в дальнейшем будем использовать в описании также 20два символа "1" и "2", чтобы отличить активную паузу от пассивной (когда на временной позиции присутствует физический "0"),Будем считать, что в принимаемом коде введены зоны стирания по каждому из 25символов - "1" и "2". Так, например, длякода, показанного на фиг. 2, эти зоны могутбыть введены относительно выходных сигналов фильтров частот т 1 и т 2Овых(11) и Овых(52) соответственно (см, фиг. 303).....
Сумматор логарифмических кодов
Номер патента: 1730619
Опубликовано: 30.04.1992
Авторы: Золотовский, Коробков
МПК: G06F 7/49
Метки: кодов, логарифмических, сумматор
...место, если Х 1Х 2О, Признак переполнения считывается в блоке 19 сложения (в качестве признака переполнения можно взять инверсию старшего переноса) и через элемент И 27 поступает на выход 28, С помощью элемента 29 запрета формируется знак результата,который поступает на выход 30, В элементе И 31 формируется сигнал 1, если оба операнда равны нулю. В элементе ИЛИ 32 формируется признак ЕЗ. Признак ЕЗ = 1, если при выполнении операции сложения (вычитания) оба операнда равны нулю, или если операнды и действительная операция есть операция вычитания, Признак ЕЗ поступает на выход 33,Рассмотрим работу устройства.Пусть необходимо найти алгебраическую сумму аз= а+ а 2, гдеаР 0 и а 2)0, На входы 1, 2 и 3 поступает логарифмический код числа а 1...
Дешифратор времяимпульсных кодов
Номер патента: 1730726
Опубликовано: 30.04.1992
Автор: Столяр
МПК: H03M 7/00
Метки: времяимпульсных, дешифратор, кодов
...запись хотя бы в один из регистров 3 и 4. Второй блок 10 формирователей из входных сигналов формирует короткие импульсы, Первый блок 6 формирователей формирует импульсы, длительность которых определяется погрешностью ЬТ цифровой линии задержки (первый и второй сдвиговые регистры 3 и 4, блок 5 элементов ИЛИ) и может быть определена по следующей формуле: гфг =2 ЛТПри помощи элемента 2 задержки осуществляется подстройка задержки входного сигнала в пределах половины длительности периода следования тактовых импульсов.На выходах 13 дешифратора формируются сигналы из совпавших во времени на первом и втором входах соответствующих элементов 18.1 - 19.Х И, т.е. задержанные на определенное время и текущие сигналы, что и соответствует определенным...
Устройство для предсказания сигналов четности при сдвигах двоичных кодов
Номер патента: 1735852
Опубликовано: 23.05.1992
Авторы: Самусев, Шостак, Шпаков
МПК: G06F 11/10
Метки: двоичных, кодов, предсказания, сдвигах, сигналов, четности
...на выходе 15.признака четности узла сигнал четности выдвигаемых разрядов. На выхо"дах 14 узлов группы 2 формируютсясигналы четности остающихся разрядов, которые обраэовываются путемсложения по модулю два выдвигаемыхинформационных разрядов и контрольного разряда байта,На входы каждого -го узла свертки по модулю два группы 3 поступаютсигнал с выхода 14 1"го узла груп-пы 2 и сигналы с выходов 15 Я)"гои (х+1)-го узлов группы 2 (1 1 б 4),В зависимости от сигнала на входе8 задания направления сдвига устройства узлы группы 3 формируют предсказанные сигналы четности байтовпутем сложения по модулю два сигналас .выхода 14 соответствующего узлагруппы 2 с сигналом с выхода 15 од"ного иэ соседних узлов группы 2,Результирующие сигналы поступают...
Устройство декодирования циклических кодов
Номер патента: 1735996
Опубликовано: 23.05.1992
Авторы: Стрельцова, Финаев, Харчистов
МПК: H03M 13/00
Метки: декодирования, кодов, циклических
...входом второго элемента И 33выход которого соединен с входом-выходом 6 канального коммутатора 5 ивторым входом первого элемента И 33,1выход которого соединен с информационным выходом 31 коммутатора 5, первый 34 и второй 1 О. информационныевходы которого соединены с первыми вторым входами элемента ИЛИ 35,выход которого соединен с вторым входом второго элемента И 332. В ключе 9 управления первый управляющий вход 8 соединен с первым входом первого элемента И 36, вто" рой вход которого соединен с вторым управляющим входом 24 ключа 9, а выход - с единичным входом триггера 37,нулевой вход которого соединен стретьим управляющим входом ключа 9,5информационный вход 38 которого соединен с первыми входами второго 39и третьего 40 элементов И,...
Дешифратор времяимпульсных кодов
Номер патента: 1736004
Опубликовано: 23.05.1992
МПК: H03M 7/00
Метки: времяимпульсных, дешифратор, кодов
...счетчика, разрешает счет.Кроме того, синхронизированныйпервый импульс кодовой расстановкипоступает на вход К 4 ПЗУ 9 и 10(табл.3), модифицируя тем самым адрес.Под действием тактовых импульсов,поступающих на синхровход по выцитанию, счетчик б формирует убывающуюпоследовательность а;, поступающуюна входы текущего временного интервала А ПЗУ 9 и 10 (табл.3).По адресу, соответствующему моменту окончания первого импульса кодовой расстановки, в разрядах ПЗУ 19"прошиты" нулевые значения.По адресу, соответствующему време -ни прихода второго импульса И-й кодовой расстановки одной из кодовыхгрупп, в соответствующем И-м разряде ПЗУ 10 "прошито" единичное значение, По адресам, поступающим на адресные входы ПЗУ между приходом первого и второго...
Устройство для мажоритарного декодирования двоичных кодов
Номер патента: 1736007
Опубликовано: 23.05.1992
МПК: H03M 13/00
Метки: двоичных, декодирования, кодов, мажоритарного
...на вход устройства, помимо декодера 7 подается на сумматор 4 и ключ 3. На сумматоре 4 происходит сложение по модулю два первого и второго пов" торов. Результат этой суммы записыва-, ется в информационный регистр 1. При этом первый повтор информации, записанный в данный регистр, поступает на ключ 3, осуществляющий логическое перемножение первого и второго повто- ров информации, Результат логического перемножения записывается в регистр5Это позволяет в случае искажения од- -ноименных позиций первого и. третьегоповторов исключить выдачу получателюзаведомо ложной информации.С отсчетом 2 п-го такта работы генератора тактовых импульсов (ГТИ)счетчик 13, рассчитанный на отсчет3 п тактов, формирует на первом выходесигнал единицы, переводящий...
Генератор линейно зависимых и независимых случайных двоичных кодов
Номер патента: 1737445
Опубликовано: 30.05.1992
Автор: Кирий
МПК: G06F 7/58
Метки: генератор, двоичных, зависимых, кодов, линейно, независимых, случайных
...зависимых кодов, необходимо получить нули на главнойдиагонали, что математически реализуется 55с помощью неполного умножения единичной марицы на некоторую константу, задающую линейную зависимость, например,для константы 10000 получают следующуюматрицу:10000 00000 00100 00010 00001 00000 00000 00000 при константе (11111) единичная матрица формул а изобретен ия Генератор линейно зависимых и независимых случайных двоичных кодов, содержащий многоразрядный регистр сдвига, датчик случайных двоичных чисел и генератор тактовых импульсов, о т л и ч а ю щ и й с я тем, что, с целью уменьшения времени перенастройки и упрощения задания закона зависимости случайных кодов, в него дополнительно введены регистр сдвига, регистр маски, группа...
Преобразователь кодов
Номер патента: 1741271
Опубликовано: 15.06.1992
Авторы: Алсынбаев, Забелин, Ким, Осипов
МПК: H03M 7/12
Метки: кодов
...И 21-2 л, первые и вторые входы которых соединены соответственно с первыми и вторыми. входами соответствующих элементов ИСКЛЮЧАЮЩЕЕ ИЛИ 11-1 п, а выходы образуют выход частного от деления преобразователя, и присоединены,к входам элементов задержки 31-3, выходы которых присоединены к . соответствующим информационным входам преобразователя, при этом выход последнего и-го элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 1, является выходом последовательного, начиная с младших разрядов, кодаколичества единиц,Устройство работает в течение (оо 2 и+1) тактов, причем значение задержки каждого из элементов 3 задержки группы (и всей группы в целом из-за параллельности их срабатывания) равно одному такту. т.е. сигнал, поступающий на вход элемента задержки в тактЕ 1. на...
Устройство для преобразования кодов
Номер патента: 1743000
Опубликовано: 23.06.1992
МПК: H03M 7/00
Метки: кодов, преобразования
...Выход седьмого элемента И-НЕ 23 соединен с первым входом четырнадцатого элемента И-НЕ 30, выход которого соединен с первым входом пятнадцатого элемента И - НЕ 31, Инверсный выход четвертого разряда первого регистра 15 соединен с третьим входом седьмого элемента И-НЕ 23 и первым вхо-:. дом шестнадцатого элемента И - НЕ 32. Вы-. ход шестого элемента И-НЕ 14 соединен с вторыми входами двенадцатого 28 и четырнадцатого 30 элементов И - НЕ,В.устройстве также инверсный выход шестого триггера 8 соединен со своим О- входом и с третьим входом двенадцатого элемента И - НЕ 28 и вторым входом пятнадцатого элемента И - НЕ 31, Прямой выход шестого триггера 8 соединен с третьими входами тринадцатого 29 и шестнадцатого 32 элементов И - НЕ, Выходы...
Устройство для декодирования двоичных кодов при трехкратном повторении сообщений
Номер патента: 1743003
Опубликовано: 23.06.1992
Авторы: Жуков, Малофей, Николаев, Резинько, Шевченко
МПК: H03M 13/00
Метки: двоичных, декодирования, кодов, повторении, сообщений, трехкратном
...последовательности тактовых импульсов, поступающих на тактовый вход 14 устройства, в последовательности синхроимпульсов в СИ 1, СИ 2, СИЗ, которые появляются на соответствующих выходах блока 3 синхронизации в момент приходасоответственно символов А 1, А 2, АЗ.Счетчик 4 символов представляет собой двоичный двухразрядный счетчик и предназначен для подсчета числа единиц, поступивших на его счетный вход с выхода блока.2 коррекции, Счет происходит с тактовой частотой, Счетчик 4 может быть выполненна стандартных логических микросхемах,Регистр 5 предназначен для запоминания кода правила декодирования, который поступает на управляющие входы 12 и 13 устройства, которые являются входами регистра, Данный код определяет правило...
Формирователь биполярных кодов
Номер патента: 1751854
Опубликовано: 30.07.1992
Авторы: Пищулин, Роботько, Садыков
МПК: H03M 5/18
Метки: биполярных, кодов, формирователь
...Первый 2 (второй 3) ключ на время импульса открывается, и от первого (второго) вывода к среднему выводу первичной обмотки трансформатора 1 протекает импульс тока. На нагрузке, подключенной к первому 14 и второму 15выходам формирователя, относительно второго 15 выхода формирователяобразуется импульс найряжения отрицательной (положительной) полярности.Для того, чтобы при подаче на входы 12 и 13 формирователя поочередно логических единиц в виде одинаковых последовательностей импульсов напряжения положительной полярности уменьшить различйе форм соответствующих положительных и отрицательных импульсов напряжения на нагрузке, подключенной к выходам 14 и .15 формирователя, и увеличить стабильность этого различия, а также стабильность амплитуд...
Преобразователь кодов
Номер патента: 1751856
Опубликовано: 30.07.1992
МПК: H03M 7/02
Метки: кодов
...чертеже представлена функциональная схема предлагаемого преобразователя кода,Устройство содержит элементы НЕ 1-3 с первого по третий соответственно, элементы И 4-8 с первого по пятый соответственно,элементы ИЛИ 9-11 с первого по третий соответственно, входы устройства 12-15, выходы устройства 16-18.Первый вход 12 преобразователя соединен с входом первого элемента НЕ 1, с первыми входами пятого 8 и второго 5 элемента И 4,Второй вход 13 преобразователя соединен с первым входом второго элемента ИЛИ 10, выход которого соединен со вторым выходом преобразователя 17, а второй и третий входы соединены соответственно с выходами второго 5 и третьего 6 элементов И, Третий вход 14 преобразователя соединен с входом второго элемента НЕ 2 и с первыми...
Формирователь кодов для рельсовой цепи
Номер патента: 1753598
Опубликовано: 07.08.1992
Авторы: Бестемьянов, Казимов, Лисенков, Шалягин
МПК: B61L 23/22, H03M 7/00
Метки: кодов, рельсовой, формирователь, цепи
...равное одному периоду частоты на выходе младшего разряда счетчика 2 команд, формируется с помощью О-триггера 11 сигнал синхронизации сдвиговых регистров 9.1 и 9,2, при этом к этому моменту по переднему фронту сигнала на выходе второго разряда счетчика 4 в Р-триггеры 10,1 и 10,2 запйсан младший разряд байта. Передний фронт сигнала с выхода О-триггера 11 сдвигает содержимое регистров 9.1 и 9,2 и на их выходах 07 появляются вторые биты четвертой кодовой комбинации, следующий фронт сигнала сдвигает содержимое регистров еще на один разряд, поэтому на выходах 07 появляются третьи биты и т.д.С приходом восьмого фронта сигнала с выхода О-триггера 11 в разряды 07 записывается уровень логического нуля с входа последовательной записи Я...
Устройство цикловой синхронизации блочных кодов
Номер патента: 1753614
Опубликовано: 07.08.1992
Авторы: Васильев, Певзнер, Смирнов, Сорин, Шутин
МПК: H04L 7/08
Метки: блочных, кодов, синхронизации, цикловой
...ных комбинаций или с помощью блока 4 что входным словам 9 В ставятся в соответобнаружения чередования ИКК факт нару- ствие выходные слова 8 В, которые передашения чередования инвертируемых кодо ются через параллельный регистр 13 на вых комбинацийи на элементе 5 ИЛИ - НЕ выход устройства. ППЗБ 14 анализатора 3 формирует сигнал ошибки, который посту-КК запрограммирован так, что из всех поступает.в блок 8 управления и блок,9 вь 1 бора пающих на его вход комбинаций выделяет шага коррекции распределителя, Счетчик сигнал, соответствующий комбинации РР, в 22 блока 8 управления считаетдо М ошибок, 40 момент прихода синхрослова цикловой синпри этом вырабатывает сигнал, разрешаю- .хронизации ГЕ 00 . 00 ХУ. Этот сигнал в щий прохождения следующей...
Формирователь биполярных кодов
Номер патента: 1755374
Опубликовано: 15.08.1992
Авторы: Будяков, Топольский, Тяжкун
Метки: биполярных, кодов, формирователь
...ключей 8 и 9, выходы которых соединены с информационными входами повторителя 7, информационные входы ключей 9 и 8 соединены соответственно с первым и вторым выходами выпрямителя 6, с первым и вторым входами питания повторителя 7, выход которого является другим выходом формироватЕля. Формирователь биполярных кодов работает следующим образом,При напряжении логического нуля на разрешающем входе (СЯ) блоков 1 и 2 управления, импульсы на первичной обмотке трансформатора. 5 не формируются, ток через светоизлучающие диоды элементов оптронов развязки 3 и 4 не протекает, Выходыформирователя находятся в высоко-импе 25 дансном состоянии, Если на разрешающем входе блоков управления 1 и 2 напряжение логической единицы, а на входе...