Патенты с меткой «кодов»
Преобразователь двоичных кодов угла и дальности в двоично десятичные коды
Номер патента: 1432782
Опубликовано: 23.10.1988
Авторы: Киселев, Кондратьев
МПК: H03M 7/12
Метки: дальности, двоично, двоичных, десятичные, кодов, коды, угла
...кода Фб, соответствующих ныражениям 31 Э 23334 + ОООЭ 5 при П 23 = 0; 1 = 000 припри П 24=1;лв= 1111 при П 24=0,П 23=1, П 21=0Перед поступлением кажцого Й 35 элементы 56 - 58 вырабатывают сигналыП 56 = П 57 П 58; П 57 = ЭО ч П 51, П 58 = ЭО ч П 52,(14) а сумматоры 51 и 52 и коммутатор 53 вырабатывают кодыФ 51 = 30П 51 (б+Ф 52)ЧП 51 (Ф 52- - 1 ОЯ ч 30П 52 Ф (10 +Ф 52) ч Г 52 хх 9;Ф 52 = ЭОЭ +Ф 54 ЧЭО П 52 (Ф 54 - - 3) Ч П 52 (-);Ф 53 = П 56 Ф 51 Ч П 56 Ф 52, (15) где П 51 и П 52 - сигналы переполненийсумматоров 51 и 52соотнетственно;Ф(10+Ф 52) - код Ф 51 при ЭО П 52=1; Ф 54 - код, вырабатываемый регистром 54,В процессе функционирования узлы51-58 формирователя 5 образуют двоично-десятичный ренерсивный накапливающий сумматор,...
Преобразователь кодов
Номер патента: 1438008
Опубликовано: 15.11.1988
Авторы: Замчевский, Золотарев, Сержанов, Соляниченко, Стахов
МПК: H03M 13/23
Метки: кодов
...в регистр 3и подается на первый вход сумматора2 и второй вход блока 5 сравнения кодов. Одновременно обнуляются регистры 14 и 15 и счетчик 18, а триггер,16 устанавливается в состояние единицывНа третьи входы блока 4 памяти поступает нулевой адрес, по которомузаписан двоичный эквивалент десятого 38008 4 0 0 1 1 0 0 Регистр 3Блок 4 памяти(первые вы 1 0 0 1 1 ходы)Е 1 1 1 1 1По переднему фронту импульса с выхода элемента ИЛИ 8 результат операции сложения записывается в регистр 3Первый такт преобразования закончен. Следующие такты преобразования осуществляются аналогично. Для наглядности пример преобразования числа +12 представлен в виде табл.1По окончании пятого такта работы преобразователя в регистрах 14 и 15 будет сформирован...
Последовательный сумматор кодов с иррациональными основаниями
Номер патента: 1439577
Опубликовано: 23.11.1988
Авторы: Андреев, Козак, Лужецкий, Малиночка, Стахов, Черняк
МПК: G06F 7/49
Метки: иррациональными, кодов, основаниями, последовательный, сумматор
...потенциалы),На выходе 67 устанавливается нулевой потенциал, который является вторым разрядом результата алгебраического сложения, На выходах элементов И 48 и 49 устанавливаются единичные потенциалы. Как и во время третьего такта, на Р-входах триггеров 44 и 4 б устанавливаются единичные потенциалы.С приходом шестого тактового им пульса происходят переключения, такие же как и во время четвертого тактового импульса. На выходе 73 устанавливается единичный потенциал, который является третьим разрядом результата 25 алгебраического сложения.С приходом седьмого тактового импульса триггер 16 устанавливается в единичное состояние, а триггеры 44 и 46 - в нулевое состояние. На входах З 0 68 и 69 слагаемых устанавливаются значения седьмых разрядов...
Преобразователь табличных кодов
Номер патента: 1441486
Опубликовано: 30.11.1988
Авторы: Буряченко, Маркова, Тихонов
МПК: H03M 7/28
Метки: кодов, табличных
...10 и 12. Врезультате на выходе элемента 16сравнения появляется сигнал которыйпоступает на один из входов элементаИЛИ 17, сигнал с выхода которого разрешает прохождение сигналов с кодовыми значениями, равными 4 и А, через элементы И групп 11 и 13 входышифраторов 20 и 21 первой ступени соответственно. Этот же сигнал разрешает прохождение кода номера строки совхода преобразователя через элементыИ группы 14 на входы сумматора 25.Кроме того, сигнал с выхода элементаИЛИ 7 поступает на элемент 19 задержки, сигнал с выхода .которого разрешает поступление очередной комбинации на вход преобразователя. Такимобразом, на выходе шифратора 20 появ.ляется сигнал с кодовым значением 4,на выходе шифратора 21 - сигнал с кодовым значением А, на выходах...
Устройство для декодирования корректирующих кодов
Номер патента: 1441487
Опубликовано: 30.11.1988
МПК: H03M 13/15
Метки: декодирования, кодов, корректирующих
...объединенные первые входы соответствующей группы из 1 элементов И 3,1-3.1. Одновременно с 1 выходов группы из 1 элементов И 3,1-3,1 снимают 1 символьную5 последовательность нулей и единиц, которую в параллельном формате подают на адресные входы блока 5,г+2 памяти. С выходов блока 5,г+2 памяти на входы сумматора 6 считывают двоичное число, соответствующее количеству единиц в 1-символьной последовательности, поданной на адресные входы блока 5,г+2 памяти, 15Общее число единиц, полученное в сумматоре 6 как результат сложения чисел, снимаемых с блока 5 г+2 памяти на г тактах, равное количеству отличающихся символов в принятой комби нации, записанной в буферном регистре 1,и в одной из эталонных комбинаций, записанной в данный момент в...
Преобразователь кодов
Номер патента: 1444957
Опубликовано: 15.12.1988
Авторы: Ковчин, Харитоненков
МПК: H03M 7/12
Метки: кодов
...который устанавливает на выходах 2727 счетчика-распределителя 22 уровни сигналов логическог 6"1". Наличие логического "0" на выхо;де 27 а снимает блокировку со счетчика-распределителя 22 и, тем самым,запускает в работу формирователь 4выходного кода 01 ТК). Тогда сигналопорной частоты телеграфного каналасвязи, поступая со входа 31 на тактовый вход счетчика-распределителя22, приводит к поочередному появлению на его разрядных выходах 2727 27 а импульсных сигналов,равных по длительности периоду этойчастоты. Эти импульсы с выходов27 27 27 поступают на адресные входы 26, 26 26 з мультиплексора 24, осуществляя последова".тельное подключение его информационных входов 252525 а на выход формирователя 14. В результатемультиплексор 24...
Устройство для односторонних сдвигов двоичных кодов с контролем
Номер патента: 1446617
Опубликовано: 23.12.1988
Авторы: Крупин, Самусев, Шостак
МПК: G06F 11/10, G06F 7/38
Метки: двоичных, кодов, контролем, односторонних, сдвигов
...0101.При этом на крайнем правом разрядевыхода узла 3 сдвига устанавливаетсялогическая "1", а на входах остальных разрядов - код 010. Из группразрядов 0001, 0011, 0111, 111 входа 19 устройства при отсчете от направления сдвига (т.е. против направления сдвига) на выход коммутатора 8передаются сигналы 111 группы сигналов 0111,В узле 2 осуществляется сдвигвправо кода, установленного на еговходе сдвигаемого числа и равного0011000111110111, на количество бит,равное, например, трем (ш=З). Приэтом с выхода коммутатора 8 в освобождаемые разряды в узле 2 осуществляется вдвигание трех правых биткода.В результате на выходе 11устройства устанавливается код1110011000111110. На входе сдвигаемого слова узла 4 сдвига устанавпинается код 0111. На выходе...
Устройство для кодирования циклических кодов
Номер патента: 1448413
Опубликовано: 30.12.1988
МПК: H03M 13/15
Метки: кодирования, кодов, циклических
...том случае, если на первом такте работы устройства не десятый входблока 3 подается нулевой сигнал, тоон не изменяет состояния его выходов,а следовательно, и не возбуждает входы г-го элемента 1 памяти. Поэтомуустройство сохранит свое прежнее, ис"ходное состояние.На (К+1)-м такте работы устройства единичный сигнал с (К+1)-го выхода распределителя подается на второйвход триггера 4 распределителя и пе-,ренодчт его первый вход в единичное,а второй выход - в нуленое состояние.Тем самым разрешается прохождение .сигналов в течение г тактов на выходустройства с элемента ИЛИ 7 и запрещается прохождение сигналов с входаустройства, на который последние гтактов подаются нулевые сигналы.Выходные сигналы на выходе элемента ИЛИ 7 формируются в...
Устройство кодирования блоковых кодов
Номер патента: 1448414
Опубликовано: 30.12.1988
Авторы: Барг, Зиновьев, Ивочкин, Портной, Пятошин, Тузиков
МПК: H03M 13/51
Метки: блоковых, кодирования, кодов
...избыточных символов кода РС.В течение первых тринадцати тактов входная информация со входов 14 поступает через замкнутые ключи блока 9 на входы умножителей группы 6 и одновременно через блок О на соответствующие входы преобразователя 12 кодов. Сформированные два избыточных символа кода РС выдаются на соответствующие входы преобразователя 12 кодов через блок 10 следом за информационными символами, при этом ключи 1 блока 9 разомкнуты,Преобразователь 12 кодов представ" ляет собой для данного случая преобразователь восьмиразрядной двоичной информации в шестнадцатиразрядные кодовые слова нелинейного кода Н-Р (6, 8, 6) и вложенного в него ортогонального кода (16, 4, 8)./Кодовые последовательности кода .(16, 4, 8) представляются следующей...
Преобразователь кодов
Номер патента: 1450112
Опубликовано: 07.01.1989
Авторы: Замчевский, Марцев, Соляниченко, Стахов, Тарасова
МПК: H03M 7/12
Метки: кодов
...переднего Фронта следующего тактирующего импульса происходит сдвиг на два разряда содержимого регистров 25 и 27, счетчик 5 адреса изменяет свое состояние на единицу. Далее процесс преобразованияповторяется, так и на первом тактепреобразования.3 1450112Для преобразования и-раэрядной входной кодовой посылки необходимо п 2 тактов преобразования, так как преобразование входной и-разрядной кодовой посылки с ИОО осуществляется по два разряда на каждом такте преобразования.При записи входной и-разрядной кодовой посылки с ИОО преобразователь 1 (фиг,2) независимо от эначе" ния первого разряда, который являет" ся младшим разрядом а, входной и- разрядной кодовой посылки с ИОО, на первый информационный вход сдвигового регистра 25 поступает...
Устройство для преобразования кодов с одного языка на другие
Номер патента: 1453416
Опубликовано: 23.01.1989
Авторы: Беликов, Дворецкий, Мартюгин, Обухов
МПК: G06F 17/27
Метки: другие, кодов, одного, преобразования, языка
...прием слов соответственно входного и промежуточного языков. Во всех остальных полях всехблоков паМяти по начальному адресузаписана нулевая информация,По единичной информации из поля П 1 блока 1 памяти с входа 12 устройства поступает слово входного языка, которое через мультиплексор 5 адреса поступает на вход регистра 3 адреса и по соответствующему синхроимпульсу с выхода генератора 8 заносится в регистр 3 адреса. Тем самым по соответствующему синхроимпульсу, поступающему на вход блока 1 памяти с выхода элемента 10 задержки, Формируется первое слово промежуточного языка в поле ПЗ блока 1 памяти.Одновременно в полях П 2,1-П 2,п блока 1 памяти Формируется информация по координации работы узлов 20 преобразования кодов с промежуточного языка...
Преобразователь кодов
Номер патента: 1455392
Опубликовано: 30.01.1989
Автор: Вражнов
МПК: H03M 7/12
Метки: кодов
...всего кода числа.Сигнал преобразования с управляющего входа 6,1 преобразователя пос 5тупает непосредственно на счетныйвход триггера 2 первого разряда 1.1,инвертируя его, и далее через элементы ИЛИ 5 на счетные входы триггеров 1 О2 всех последующих 1.2 - 1.п разрядов, обеспечивая инвертирование хранимого триггерами кода. Отсутствиесостязаний при этом гарантируетсятем, что на первых входах элементов. ИЛИ 5 всех 1. 1 - 1.п счетных разрядов сигналы отсутствуют независимоот того, на каком этапе переключениянаходится триггер 2,Преобразование кода хранимого чисОла в дополнительный заключается винвертировании части кода,. Расположенной старше самой младшей единицы.Сигнал преобразования поступаетс управляющего входа 6,2 преобразователя...
Дешифратор времяимпульсных кодов
Номер патента: 1462307
Опубликовано: 28.02.1989
Авторы: Елагин, Жосан, Козицкий
Метки: времяимпульсных, дешифратор, кодов
...момент прихода третьего импульса декодируемой кодовой группы (фиг.Зв) на вход КИ блока 8, с выходов счетчика 5 на адресные входы А поступает текущий адрес а, соот.ветствующий временному интервалу, = Гиа. = 1(Таким образом, полный адрес, поступающий на адресные входы блока 8 имеет видА а, 1, а, 100,По этому адресу в блоке 8 хранится признак декодирования третьего импульса кодовой группы в разряде Р , ячейки памяти.В пределах текущего адреса аз через 1/2по переднему Фронту импульса, поступающего с выхода элемента НЕ 7 информация с выхода блока 8 запишется и регистр 9, в результате чего произойдет модид)икация полного адреса, который примет видАп= ау, 1, а 010 0 Предварительно в блоке 8 в ячейках, в адресе которых разряд Адля...
Устройство формирования контрольных кодов
Номер патента: 1462323
Опубликовано: 28.02.1989
Авторы: Данилин, Моисеев, Попель, Простаков, Тамонин
МПК: G06F 11/08
Метки: кодов, контрольных, формирования
...команд. При равенстве кодов на входах блока 2 сравнения на выходе появляется сигнал уровнем "1", по которому следующим тактовым импульсом иэ содержимого счетчика 1 циклов вычитается единица, Этот же сигнал поступает на первый управляющий вход мультиплексора 4, на второй управляющий вход которого поступает с выхода счетчика 1 циклов сигнал переноса уровнем "0", если в счетчикециклов количество циклов не достигло нуля, в регистр 5 номера команды по тактовому импульсу запишется код из блока 12 памяти начальных команд. Таким образом организуются циклы в программе от начального номера команды до конечного до тех пор, пока в счетчикциклов не установится количество циклов, равное нулю.При равенстве кодов на входах блока 2 сравнения и...
Преобразователь кодов
Номер патента: 1462486
Опубликовано: 28.02.1989
Авторы: Вартапетян, Сержанов, Соляниченко, Стахов
МПК: H03M 7/00
Метки: кодов
...входного кода, а четные разряды входа сумматора 2 соединены с шиной "земля", на . входы элемента ИЛИ "10 и блока 3 приведения кодов Фибоначчи к минимальной форме подаются четные разряды вхЬднвго кода, нечетные разряды входа блока 3 приведения кодов Фибоначчи к минимальной форме соединены с шиной "земля"По команде, с выхода 11 блока 5 сумматор 2 производит сложение кода, записанного в регистр 1, и кода с выхода мультиплексора 4, По команде с выхода 12 блока 5 код с выхода сумматора 2,записывается в регистр 1, и по этой же команде в блок 3 приведения кодов.Фибоначчи к минимальной форме записываются четные разряды входного кода.По команде с выхода 13 блока 5 в блоке 3 приведения кодов Фибоначчн к минимальной форме производится...
Преобразователь кодов
Номер патента: 1462487
Опубликовано: 28.02.1989
Автор: Музыченко
МПК: H03M 7/02
Метки: кодов
...тактов, равное числуединичных разрядов в представлениивесов входов 6, на которые поданыединичные сигналы, за вычетом единичных разрядов, поданных на входы 5.Преобразователь кода функционируетследующим образом,Входной код подается на входы 5счетчика 2, соответствующие разрядыкода записываются в счетчик 2, атакже на входы 6 блока 1, По окончании записи входного кода в счетчик 2 код снимается (либо входы установки счетчика выполняются импульсными, запись кода производится по переднемуфронту сигналов на входе, при этомвходной код может оставаться на входах 5 преобразователя кодов), Далее на тактовый вход 4 подаются тактовые импульсы, при этом блок 1 преобразует единичные сигналы на своих входах в последовательности импульсов на...
Преобразователь кодов
Номер патента: 1462490
Опубликовано: 28.02.1989
Автор: Петренко
МПК: H03M 7/16
Метки: кодов
...со старшего разряда. При и9 логическая единица, которая соответствует (+), поступает, с одной 30 стороны, на выход л группы 5 преобразователя, с другой стороны, на вход группы элементов 2 И - ИЛИ 2 (и)-го разряда, а поскольку на выходе элемента НЕ 1 этого разряда присутствует ц ,логическая единица, то срабатывает элемент 2 И-ИЛИ группы, на выходе которого (и -1)-й разряд) формируется логическая единица, которая поступает на вход элемента 2 И-ИЛИ и)-й 40 разряд), на его выходе формируется логический "0", так как на вход элеезультат суммирования будет Входной позиционно-знаковый код представляется положительным и отрицательным словами, соответствующие единичные разряды которых окаймпяют группу единичных значений соответствующего...
Устройство для сравнения кодов
Номер патента: 1464154
Опубликовано: 07.03.1989
МПК: G06F 7/04
Метки: кодов, сравнения
...задачи, задачи анализа сетей методами теории графов, задачи оценки надежности структурно-сложных систем, задачи сравнения и преобразова ния форм предоставления булевых функций, а также определения булевых дифференциалов.Цель изобретения - расширение области применения за счет обеспечения 15 возможности определения факта равен" ства логической единице любой булевой функции, заданной ДНФ на принятом наборе переменных., На чертеже представлена схема уст ройства.Устройство содержит входной регистр 1, первую и вторую группы регистров 2 и 3 кода, группы элемен-, тов ИЛИ 4-6, группу элементов И 7, элемент ИЛИ 8, вход 9 и выход 10.Устройство работает следующим образом.Элементарная конъюнкция ранга гш (рангом называется количество30 переменных Х;...
Многопороговый логический элемент для свертки по модулю три двоичных кодов
Номер патента: 1466006
Опубликовано: 15.03.1989
Автор: Пальянов
МПК: H03K 19/23
Метки: двоичных, кодов, логический, многопороговый, модулю, свертки, три, элемент
...э -, На БЬВ(тдг 1 И на информат,ьт)ттнс и вхоце г) "тглгг.сера 9 11 оявллетс.я -.осок-тй утзвсяь нагг)".эээ:э женит, ОООТВ Р Тстнуто 1)(ИЙ 101 . (Г СЬ т ЯП -".0 Ь и - Б Ь)ХОЛЕ )1 ИЕм:.тот," 0 умма торя 1 поя;: итп я ток, огрецел)"- Етэт:Й СУММОЙ ОКаЗ, ПрОС ЕКЯ)ОШИХЕ- рз.; два,.езттстсэря 13 (в(тличтта ь:=;вг= ленной суммы на вьхоце линейного сумматора ранна двумт. 11 этом случае срабатывают оцнопороговые дтэскриминаторь; 14 т 15 из первой групты с порогами 1, - 1,:.- ., Иа Вьл(оце второго с)цнопорнового дискриминатора5 г:.ервой г зуттпт появ" ляется нвЭк;щ у")овень нтпг)яженэтя, обуславливаюи Появление нысоког о(. :ОРогсм сРабатьтнаттиЯ Т.э = 1 и тавыходе второг.- тогического элемсн"яу . рОтс;"В а и я т,тнь(э,"мятионт Ых 1 тх(па"...
Дешифратор времяимпульсных кодов
Номер патента: 1473087
Опубликовано: 15.04.1989
МПК: H03M 7/22
Метки: времяимпульсных, дешифратор, кодов
...1 и 4. Датчик 6 может быть подключен и к выходам счетчика 1. При этом существенного изме-. нения в алгоритме работы дешифратора не происходит, так как в этом случае возможен только временной сдвин 6 Е =Т(Т - период следования такто, -2вых импульсов) во временных диаграммах, представленных на фиг.2. Знак этого сдвига зависит от фазы сигналов, сформированных на выходах блока 14. При этом счетчики 1 и 4 считают импульсы, соответствуюшие определенному интервалу времени Т, а следовательно, в блоках 2 и 7 памяти перебирается определенное число ячеек Б причем Т и Б связаны соотношением1Т = - Н,тгде Е - частота тактовых импульсов.тТак как блоки 2.и 7 памяти работают таким образом, что при выбранном адресе из их ячеек сначала считывается...
Кодек блочных кодов
Номер патента: 1473088
Опубликовано: 15.04.1989
Авторы: Данилин, Ермаков, Молотов, Портной, Пятошин, Тузиков
МПК: H03M 13/51
...блоки символов и сигналы: а - на входе кодека; б - на .третьем выходе блока 19 (К); в, г - на входах блоков 2,3 д, е - на выходах блоков 2 и 3; ж - на третьем выходе блока 20 (К ); э - на выходе декодера 13; и, к - на выходах блоков 11 и 12; л - на выходежодека,В общем случае (фиг,1), если в ка.честве первого кода взять проективно-геометрический код (73, 45, 10),а в качестве второгр - расширенныйпроверкой на четность укороченныйкод Хэмминга (73, 65, 4), то получаемая кодовая скорость составЛяетК = 11 О/146 = 0,75.Расчеты для канала с аддитивнымбелым гауссовым шумом показывают,что энергетический выигрыш кодирова 14730885 10 15 20 30 ния (ЭВК) при выходной вероятностиошибки 10составляет 5 дБ,В прототипе при передаче тем жекодом...
Дешифратор импульсно-временных кодов
Номер патента: 1474851
Опубликовано: 23.04.1989
Авторы: Дудник, Зильберталь-Глобус, Панин, Федотов
МПК: H03M 5/08
Метки: дешифратор, импульсно-временных, кодов
...2 выходной сигналселектора 3 дополнительно задерживается на время 1., равное кодовому,интервалу между последними импульсами секций кодовых групп дешифрируемого ИВК.(фиг.2 в). Во втором селекторе 404 фиксируется приход второй секциидешифрируемого ИВК (фиг.2 г), ЭлементИ 5 вырабатывает выходной дешифрируемый импульс,Выходной импульс блока 6 фиг.2 д) ф 5поступает на установочные входысчетчиков 7 и 8. По этому импульсусчетчики устанавливаются в состояния 51 20,5 тп, и 0,5 ш, где в, и я - коэффициенты пересчета счетчиков, За счет этого увеличивается разрешающая спо" собность дешифратора, поскольку в этом случае передний фронт импульса дешифрируемого ИВКбудет совпадать с серединой интервала сдвига сигна-, ла в регистрах 1 и 2. Формула...
Декодер кодов рида-маллера первого порядка
Номер патента: 1474854
Опубликовано: 23.04.1989
Авторы: Ашихмин, Дмитриев, Лицын, Портной
МПК: G06F 17/14, H03M 13/21
Метки: декодер, кодов, первого, порядка, рида-маллера
...и нижней половин после рующей способностью, связанной с тем, каждогоэтапа однозначно определя-что она декодирует в пределах кодо 5.ют Ч; информационный символ. При вого расстояния, не достигая коррекэтом, если сумма модулей максимальна тирующей способности декодера по БПУ. в верхней половине, Ч = 1, если внижней половине сумма модулей макси О Этот недостаток устраняется примемальна, то Ч; = -1. При этом полови- нением на первых этапах декодирована с меньшей суммой отбрасывается и ния по БПУ, а на последних этапах - не принимает участие в дальнейших декодирования по УБПУ. вычислениях.При этом знак максимального эле 3. декодирование на первых шмента на последнем этапе определяет (ш=- 2) этапах по БПУ а на послед 9 Ч,1 информационный...
Устройство для контроля кодов
Номер патента: 1474856
Опубликовано: 23.04.1989
Авторы: Красиков, Лунев, Ткаченко
МПК: H03M 13/53
Метки: кодов
...и с 0; 30 Формула изобретения цфис) = 1, п=03 Мр (ш 1) + Яр(ш-Р), и ) 0Метод контроля фибоначчиевых Р-ко дов по минимальной форме описывается,переключательной функцией Х = а ча,чч а уча 1,чач ач ча, ч а)чаф40 где 1 с = 1,с; к= е, п-с. 45Счетчик 1 предназначен для подсчета количества нулей и сброса при 1 Составитель А,Клюев Редактор А.Козориз Техред Л.Олийнык Корректор М,ДемчикЗаказ 1911/57 Тираж 880 ПодписноеВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР113035, Москва, Ж, Раушская наб., д. 4/5 Производственно-издательский комбинат "Патент", г,Ужгород, ул. Гагарина, 101)аф 1 поступлении на вход 5 (установки в состояние Р) сброса единичного сигнала. В состоянии меньше Р на выходе счетчика 1 находится единичный...
Устройство для определения многочлена локаторов стираний при декодировании недвоичных блоковых кодов
Номер патента: 1481902
Опубликовано: 23.05.1989
Авторы: Квашенников, Шведов, Юрков
МПК: H03M 13/51
Метки: блоковых, декодировании, кодов, локаторов, многочлена, недвоичных, стираний
...(Й)-го локатора единичный сигнал с (д) - го выхода распределителя 9 подан на входы первого блока 10, элементов И. В исходном состоянии все регистры 1 обнулены, Значение первого локатора стирания через вход и выход второго сумматора 4 записывается в регистр 11 , В остальные регистры 1 1записываются нули, так как ца первые входы блоков 10 1,10 ц ., элементов И с выходов распределителя 9 подаются нулевые сиг- нальг,На первом такте обработки второго локатора его значение складывается в втором сумматоре 4 со значением первого локатора с выхода регистра 1 , и полученная сумма записывается в регистр 1 , Одновременно значение второго локатора умножается в блоке 5 умножения в поле Галуа на величину первого локатора, поданного с выхода...
Устройство для декодирования двоичных кодов хэмминга
Номер патента: 1481903
Опубликовано: 23.05.1989
Авторы: Давыдов, Жуков, Обухов
МПК: H03M 13/51
Метки: двоичных, декодирования, кодов, хэмминга
...9 - в единичном. Эле мент И 16 открывается последовательность, записанная в регистре 3,суммируется с последовательностью,записанной в регистре 1, при помощисумматора 11; щем такте счетчик 6 устанавливается в нулевом состояние, элемент ИЛИ 1 Ь срабатывает и устанавливает триггеры О в исходное состояние. Последуюшими тактовыми импульсами производится выталкивание кодовой по следавательнасти из регистров 2 и 3 через сумматор 11 на объединенные между собой входы элементов И 17 и запись ее в регистр 4 сдвига. В зависимости от состояния счетчика 6 изменяются режимы работы элементов И 17 группы, которые осуществляют разделение символов двоичного кода Хэмминга. Рассмотрим все возможные варианты ошибок в принятой информационной...
Устройство для формирования сигнала четности при сдвигах двоичных кодов
Номер патента: 1481770
Опубликовано: 23.05.1989
МПК: G06F 11/10
Метки: двоичных, кодов, сдвигах, сигнала, формирования, четности
...битов сдвигается выбранный байт.На входе 9 задания типа сдвига устанавливается код, определяющий вид (логический или циклический) и направление сдвига.Предусмотрены следующие типы сдвига: ЛЛ - логический сдвиг влево, ЛП - логический сдвиг вправо, ЦЛ - циклический сдвиг влево, ЦП - цилиндрический сдвиг вправо. Для задания ЛЛ, ЛП, ЦЛ, ЦП на входе 9 задания типа сдвига устройства в разрядах 21, 22 (13) устанавливаются соответственно коды 10, 11, 00, 0 1. На выходе 12 устройства формируется предсказанный сигнал четности.В качестве примера рассматривается сдвиг кода 1101100010111110 при К=16 и К:4. На входе 6 контрольных разрядов устройства устанавливается код 1111. Для осуществления сдвига на 10 разрядов на входы 7 и 8 задания величины...
Устройство для приема последовательности импульсно временных кодов
Номер патента: 1483477
Опубликовано: 30.05.1989
Авторы: Бухмин, Надеев, Фаткуллин, Феоктистов, Чабдаров
МПК: G08C 19/28
Метки: временных, импульсно, кодов, последовательности, приема
...выходе дешифратора 5 появляется импульс, свидетельствующий о наличии старт-групп, который подаетсяодновременно на выход "Старт" и навход "Пуск" распределителя 2 импульсов. Последний представляет собой 774преобразователь типа код-временной интервал, код номера абонента принимаемой посылкив котором кодируется во временном положении стоп-группы первого подцикла. Приемной станции известен код номера абонента, от которого должна поступать очередная посылка, и известна временная структура стоп-группы, следовательно, известно временное положение импульсов стоп-группы первого подцикла. Распределитель 2 йормирует импульсы в нужные моменты времени (фиг.3 а - инйормационная посылка; йиг.36 - вы" ходы распределителя 2 импульсов).СТроб на каждом...
Устройство для приема последовательности импульсно временных кодов
Номер патента: 1483478
Опубликовано: 30.05.1989
Авторы: Надеев, Феоктистов, Чабдаров
МПК: G08C 19/28
Метки: временных, импульсно, кодов, последовательности, приема
...а на приемной станции известен код номера абонента, от которого должна поступать очередная посылкато известно и временное положение импульсов стоп-группы первого подцикла. Блок 2 формирует импульс, совпадающий во времени с первым импульсом стоп-группы первого подцикла. Этот импульс поступает на вход "Стоп" усреднителя амплитуд 3 и останавливает его, На выходе усредни" .теля 3 остается среднее значение амплитуды импульсной помехи (в интервале времени от последнего импульса старт"группы до первого импульса стоп-группы первого подцикла могут быть только импульсы помехи). С выхода усреднителя 3 среднее значение амплитуды помехи поступает на вход дешифратора 5 и определяет страницув его памяти, где записаны разрешенные комбинации для...
Преобразователь кодов
Номер патента: 1494222
Опубликовано: 15.07.1989
Автор: Быков
МПК: H03M 7/00
Метки: кодов
...исток транзистора 5 второго водимости, сток которого н к истокам транзисторов 2 типа про подключе второго типа проводимости соответствующей (нечетной) функциональнойячейки 1, Объединяется с истокомтранзистора более высокого яруса. Этосправедливо и для нечетКого ксличества транзисторов 5 первого типа проводимости в соответствующем ярусепреобразования, Эта особенность позволяет производить независимые преобразованияя сигналов с различным количеством разрядов. Формула из обре те нияПреобразователь кодов, содержащий первый и второй МДП-транзисторы первого типа проводимости, первую и вторую функциональные ячейки, каждая иэ которых состоит из первого МДП-транзистора второго типа проводимости и двух КМДП-пар транзисторов, затворы первой...