Устройство для преобразования кодов
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
(5 ОПИСАНИЕ ИЗОБРЕТЕН ьОВАеко вц ГОСУДАРСТВЕННЫЙ КОМИТЕТПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯПРИ ГКНТ СССР ТОРСКОМУ СВИДЕТЕЛЬСТВ 1(54) УСТРОЙСТВО ДЛЯ ПРЕОБРАНИЯ КОДОВ(57) Изобретение относится к техникрования и может найти применение ровых системах передачи. Цель изобретения - повышение помехоустойчивости устройства для преобразования кодов. Устройство содержит первый и второй элементы И - НЕ 1, 2, первый-седьмой триггеры 3-9, сумматор 10 по модулю два, третий - шестой элементы И - НЕ 11-14, первый и второй регистры 15, 16, выход 17 устройства, первый - третий одновибраторы 18-20, делитель 21 частоты, селектор 22 текстовой частоты, седьмой;восемнадцатый элементы И - НЕ 23 - 34, первый - четвертый элементы НЕ 35 - 38 первый - третий задающие эле. менты 39 - 41 и шину 42 логической единицы, 1 ил,Изобретение относится к технике кодирования, а именно к устройствам для преобразования кодов, и может найти применениев цифровых системах передачи,Известно устройство для преобразования кодов, содержащее блок оперативнойпамяти, подсоединенный к выходам счетчика и подключенный к О-входу триггера, причем О-вход блока оперативной памяти,В-вход счетчика и выход триггера являютсясоответственно информационным входом,тактовым входом и выходом устройства.Недостаток устройства для преобразования кодов - сложность обеспечения широкой области устойчивой работы.Известно также устройство для преобразования кодов, содержащее первый ивторой элементы И - НЕ, выходы которых соединены с С-входами соответственно первого триггера и второго триггера,инверсный выход которого соединен с первым входом сумматора по модулю два, выход которого соединен с первым входомтретьего элемента И - НЕ, четвертый элемент И - НЕ, выход которого соединен с Свходом первого регистра, второй регистр,третий триггер, выход которого является выходом устройства, четвертый - седьмой триггеры, пятый и шестой элементы И-НЕ.Недостаток известного устройства дляпреобразования кодов - малая помехоустойчивость.Цель изобретения - повышение помехоустойчивости устройства для преобразования кодов,. С этой целью в устройство для преобразования кодов, содержащее первый и второй элементы И - НЕ, выходы которыхсоединены с С-входами соответственнопервого триггера и.второго триггера, инверсный выход которого соединен с первымвходом сумматора по модулю два, выходкоторого соединен с первым входом третьего элемента И - НЕ, четвертый элемент ИНЕ, выход которого соединен с С-входомпервого регистра, второй регистр, третийтриггер, выход которого является выходомустройства. четвертый - седьмой триггеры,пятый и шестой элементы И - НЕ, введены. элементы и шина логической единицы, причем вход первого элемента НЕ объединен спервым входом четвертого элемента И-НЕи является тактовым входом устройства, выход первого элемента НЕ соединен с С-входом второго регистра, первым входомделителя частоты и первым входом первогоодновибратора, второй вход которого явля ется входом начальной установки устройства, выход первого одновибратора соединен с вторым входом делителя частоты, первый выход которого соединен с вторым входом четвертого элемента И-НЕ, второй и третий выходы делителя. частоты соединены соответственно через второй и третий одновибраторы с Й-входом шестого триггера и 3-входом седьмого триггера и с входом се 10 лектора тактовой частоты, вьход которого соединен через второй элемент НЕ с С-.входом седьмого триггера и непосредственно с С-входом третьего триггера и первыми входами восьмого и девятого элементов И - НЕ, выходы которых соединены соответственно через третий и четвертый элементы НЕ с вторым входом третьего элемента И - НЕ, первым входом девятого элемента. И.-НЕ и первыми входами второго и одиннадцатого элементов И - НЕ, первый О-вход и Я-вход первого регистра объединены с первым О- входом второго регистра и через первый задающий элемент подключены к шине логической единицы, прямой выход второго 15 20 разряда второго регистра соединен с вторым О-входом первого регистра, прямые выходы третьего и четвертого разрядов второго регистра - соответственно с третьим О-входом первого регистра, вторым Р 30 входом второго регистра, четвертым О-входом первого регистра и третьим О-входом второго регистра, четвертый О-вход которого является информационным входом устройства, прямой выход второго разряда 35 первого регистра соединен с первыми входами пятого и шестого элементов И - НЕ, прямой выход третьего разряда первого регистра - с вторыми входами пятого и шестого элементов И - НЕ и с первым входом 40 двенадцатого элемента И-НЕ, прямой выход четвертого разряда первого регистра - с третьим входом шестого элемента И - НЕ и первым входом тринадцатого элемента ИНЕ, инверсный выход второго разряда перседьмого элемента И - НЕ и вторым входом тринадцатого элемента И-НЕ, инверсный выход третьего разряда первого регистра - с вторым входом седьмого элемента И-НЕ,50 выход которого соединен с первым входом четырнадцатого элемента И - НЕ, выход которого соединен с первым входом пятнадцатого элемента И-НЕ, инверсный выход четвертого разряда первого регистра - с 55 третьим входом седьмого элемента И - НЕ и первым входом шестнадцатого элемента ИН Е, выход пятого элемента И-НЕ - с вторым входом шестнадцатого элемента И - НЕ, выход шестого элемента И - НЕ соединен с вторыми входами двенадцатого и 45 ваго регистра соединен с первым входомчетырнадцатого элементов И - НЕ, инверс- дом первого регистра 15, При этом выход ный выход шестого триггера - со своим О- третьего триггера 5 является выходом 17 входом, с третьим входом двенадцатого устройства,элемента И - НЕ и вторым входом пятнадца- Устройство содержит также первый 18, того элемента И-НЕ, прямой выход шестого 5 второй 19 и третий 20 одновибраторы, дели- триггера - с третьими входами тринадцато- тель 21 частоты, являющийся делителем чаго и шестнадцатого элементов И - НЕ, выхо- . стоты на три; селектор 22 тактовой частоты, ды тринадцатого и пятнадцатого элемейтов седьмой 23, восьмой 24, девятый 25, деся- И-НЕ соединены соответственно с первым тый 26, одиннадцатый 27, двенадцатый 28, и вторым входами семнадцатого элемента 10 тринадцатый 29, четырнадцатый 30, пятнад- И - НЕ, выход которого соединен с О-входом цатый 31, шестнадцатый 32, семнадцатый четвертого триггера, прямой выход которо и восемнадцатый 34 элементы И-НЕ, го соединен с вторым входом десятого зле- первый 35, второй 36, третий 37 и четвертый мента И-НЕ, выходы двенадцатого и 38 элементы НЕ, первый 39, второй 40 и шестнадцатого элементов И-НЕ - соответ третий 41 задающие элементы, каждый из ственно с первым и вторым входами восем- которых выполнен в виде резистора, и шину надцатого элемента И - НЕ, выход которого 42 логической единицы, Вход первого элесоединен с О-входом пятого триггера, пря- мента НЕ 35 объединен с первым входом мой выход которого соединен с вторым вхо- четвертого элемента И - НЕ 12 и является дом одиннадцатого элемента И-НЕ. 20 тактовым входом 43 устройства, Выходперинверсный выход пятого триггера - стреть- вого элемента НЕ 35 соединен с С-входом им входом третьего элемента И - НЕ и вто- второгорегистра 16,первымвходомделитерым входом второго элемента И - НЕ. ля 21 частоты и первым входом первого од. выходы третьего, десятого и одиннадцатого новибратора 18, второй вход которого элементов И - НЕ - соответственно с пер является входом 44 начальной установки усвым, вторым и третьими входами первого тройства,элемента И-НЕ, инверсный выход первого В устройстве выход первого одновибратриггера соединен с его О-входом, прямой тора 18 соединен с вторым входом делителя выход - с О-входами второго и третьего . 21 частоты, первый выход которого соедитриггеров и вторым входом сумматора по 30 нен с вторым входом четвертого элемента модулю два, 5-входы и К-входы первого-пя- И - НЕ 12, Второй выход делителя 21 частоты того триггеров объединены и,через второй соединен через второй одновибратор 19 с задающий элемент подключены к шине ло- й-входом шестого триггера 8 и Я-входом гической единицы, инверсный выход седь- седьмого триггера 9. Третий выход делителя мого триггера соединен с его О-входом и с 35 21 частоты соединен через третий одновибвторым входом девятого элемента И - НЕ, ратор 20 с входом селектора 22 тактовой прямой выход седьмого триггера соединен частоты, выход которого соединен через с С-входами четвертого и шестого триггеров второй элемент НЕ 36 с С-входом седьмого и с вторым входом восьмого элемента И - триггера 9 и непосредственно с С-входом НЕ, Я-вход шестоготриггера и Я-входседь третьего триггера 5 и первыми входами мого триггера объединены и через третий: восьмого 24 идевятого 25 элементов И-НЕ, задающий элемент подключены к шине ло- Выход восьмого элемента И-НЕ 24 соедигической единицы. нен через третий элемент НЕ 37 с вторымНа чертеже изображена схема одноговходом третьего элемента И - НЕ и первым из возможных вариантов предложенного 45. входом десятого элемента И - НЕ 26. Выход устройства для преобразования кодов. девятого элемента И - НЕ 25 соединен черезУстройство содержит первый и второй четвертый элемент НЕ 38 с первымивход- элементы И-НЕ 1 и 2, выходы которых сое- ми второго 2 и одиннадцатого 27 элементов динены с С-входами соответственно перво- И - НЕ. Первый О-вход и й-вход первого рего триггера 3 и второго триггера 4, третий 5, 50 гистра 15 обьединены с первым О-входом четвертый 6, пятый 7, шестой 8 и седьмой 9 второго регистра 16 и через первый задаю- триггеры, сумматор 10 по модулю два, тре- щий элемент 39 подключены к шине 42 лотий 11, четвертый 12, пятый 13 и шестой 14 . гической единицы, Прямой выход второго элементы И-НЕ и первый 15 и второй 16 разрядавторогорегистра 16 соединенсвторегистры, Инверсный выход второго тригге рым О-входом первого регистра 15. Прямой рв 4 соединен с первым входом сумматоравыход третьего разряда второго регистра 16 10 по модулю два. Выход сумматора 10 по соединен с третьим О-входом первого реги- модулю два соединен с первым входом стра 15 и вторым О-входом второго регистра третьего элемента И - НЕ 11; Выход четвер. Прямой выход четвертого разряда второ- того элемента И - НЕ 12 соединен с С-вхо- го регистра 16 соединен с четвертым О-входом первого регистра 15 и третьим О-входом второго регистра 16, четвертый О-вход которого является информационным входом 45 устройства. Прямой выход второго разряда первого ретистра 15 соединен с первыми входами пятого 13 и шестого 14 элементов И-НЕ.Прямой выход третьего разряда первого регистра 15 соединен с вторыми входами пятого 13 и шестого 14 элементов И-НЕ и с первым входом двенадцатого элемента И - НЕ 28. Прямой выход четвертого разряда первого регистра 15 соединен с третьим входом шестого элемента И-НЕ 14 и первым входом тринадцатого элемента И - НЕ 29. Инверсный выход второго разряда первого регистра 15 соединен с первым входом седьмого элемента И - НЕ 23 и вторым входом тринадцатого элемента И-НЕ 29; Инверсный выход третьего разряда первого регистра 15 соединен с вторым входом седьмого элемента И - НЕ 23. Выход седьмого элемента И-НЕ 23 соединен с первым входом четырнадцатого элемента И-НЕ 30, выход которого соединен с первым входом пятнадцатого элемента И - НЕ 31, Инверсный выход четвертого разряда первого регистра 15 соединен с третьим входом седьмого элемента И-НЕ 23 и первым вхо-:. дом шестнадцатого элемента И - НЕ 32. Вы-. ход шестого элемента И-НЕ 14 соединен с вторыми входами двенадцатого 28 и четырнадцатого 30 элементов И - НЕ,В.устройстве также инверсный выход шестого триггера 8 соединен со своим О- входом и с третьим входом двенадцатого элемента И - НЕ 28 и вторым входом пятнадцатого элемента И - НЕ 31, Прямой выход шестого триггера 8 соединен с третьими входами тринадцатого 29 и шестнадцатого 32 элементов И - НЕ, Выходы тринадцатого 29 и пятнадцатого 31 элементов И соединены соответственно с первым и вторым входами семнадцатого элемента И-НЕ 33, Выход семнадцатого элемента И-НЕ 33 соединен с О-входом четвертого триггера 6. Прямой выход четвертого триггера 6 соединен с вторым входом десятого элемента ИНЕ 26, Выходы двенадцатого 28 и шестнадцатого 32 элементов И-НЕ соединены соответственно с первым и вторым входами восеМнадцатого элемента. И-НЕ 34. Выход восемнадцатого элемента И - НЕ 34 соединен с О-входом пятого триггера 7. Прямой выход пятого триггера 7 соединен с вторым входом одиннадцатого элемента ИНЕ 27, Инверсный выход пятого триггера 7 соединен с третьим входом третьего элемента И-НЕ 11 и вторым входом второго элемента И-НЕ 2. Выходы третьего 11, де сятого 26 и одиннадцатого 27 элементов И - НЕ соединены соответственно с первым, вторым и третьим входами первого элемента И-НЕ 1. Инверсный выход первого триггера 3 соединен с О-входами второго 4 и третьего 5 триггеров и вторым входом сумматора 10 по модулю два. Я-входы и й-входы первого 3, второго 4, третьего 5, четвертого 6 и пятого 7 триггеров объединены и через10 второй задающий элемент 40 подключены кшине 42 логической единицы., Инверсный выход седьмого. триггера 9 соединен с егоО-входом и с вторым входом девятого элемента И - НЕ 25, Прямой выход седьмого 1520 2530 354050 55 триггера 9 соединен с С-входами четвертого 6 и шестого 8 триггеров и с вторым. входом восьмого элемента И-Н Е 24. 3-вход шестого триггера 8 и В-вход седьмого триггера 9 объединены и через третий задающий элемент41 подключены к шине 42 логической единицыРабота предложенного устройства для преобразования кодов происходит следующим образом.Информационный сигнал в виде двоинного кода поступает с информационного входа 45 устройства. на четвертый О-вход второго регистра 16, воздействующего на первый регистр 15. Запись в первый регистр15 осуществляется по сигналу с выхода четвертого элемента И - НЕ 12, на который подается последовательность тактовых импульсов с тактового входа 43 устройства, На четвертый элемент И - НЕ 12 воздействует также делитель 38 частоты, возбуждаемый последовательностью тактовых импульсов через первый элемент НЕ 35 и . импульсами начальной установки через первый одновибратор 18. Сигналы с первого регистра 15 поступают на пятый 13, шестой 14; седьмой 23, двенадцатый 28, трийадцатый 29, пятнадцатый 31 и шестнадцатый 32 элементы И-НЕ, на выходах которых импульсы формируются в том случае,когда на седьмой элемент И - НЕ 23 поступает комбинация "111", на пятый элемент И - НЕ 13 - комбинация "11 Х", на .шестой элемент И-КЕ 14 - комбинация "Х 1 Х" (но не "111"), на тринадцатый элемент И-НЕ 29 -комбинация "ХХО" (но не "110"), а на двенадцатый элемент И - НЕ 28 - комбинация "ОХ 1", где Х - логический "0" или логическая п 1 нПри этом информация о комбинациях "000" и "111" собирается на четырнадцатом элементе И-НЕ.ЗО. Далее происходит кодирование, при котором три двоичных комбинации заменяются на две троичные комбинации, причем комбинации "000", "100", "011", "001", "110", "111", "010""101" соответствуют комбинациям "01", "21", "10", "20", "12", "02", "11" "22". На пятнадцатом элементе И-НЕ 31 по сигналу с инверсноговыхода шестого триггера 8 выделяется первая половина импульса (уровень логического "0"). На тринадцатом элементе И - НЕ 29 собирается комбинация "0 Х 1", что соответствует комбинации "ХО" в троичном коде. При этом на семнадцатом элементе И - НЕ 33 выделяются все "0" троичного кода. Таким образом, обеспечивается выделение всех логических "1", На двенадцатом элементе И-НЕ 28 собираются "1 Х" троичного кода, а тактовой частотой шестого триггера 8 выделяется вторая логическая "1". При этом на выходе восемнадцатого элемента И-НЕ 34 появляется информация о всех логических "1" троичного кода. Затем производится запись "0" в пятый триггер 7, осуществляемая с помощью сигнала седьмого триггера 9, производящего деление частоты на четыре совместно с шестым триггером 8, на который воздействует второй одновибратор 19. При этом на седьмой триггер 9 через второй элемент НЕ 36 поступает сигнал селектора 22 тактовой частоты, на который через третий одновибратор 20 воздействует делитель 21 частоты,Для определения границ троичного такта троичного кода служат восьмой элемент И - НЕ 24 и третий элемент НЕ 37, а для определения середины троичного такта девятый элемент И - НЕ 25 и четвертый эле- мент НЕ 38,Если поступает логический "0", то имеется переход на границе троичного такта, а на выходе десятого элемента И-НЕ 26 появляется короткий импульс, На границе такта также может быть переход в зависимости от полярности предыдущей "1", Это определяется вторым элементом И - НЕ 2, вторым триггером 4 и сумматором 10 по модулю два. Если имеется пере од, то на выходе третьего элемента И - НЕ 11 появляется короткий импульс, Если поступает "2" или "0", то всегда имеется переход на середине такта, а это означает, что появляется импульс на выходе одиннадцатого элемента И-НЕ 27, Импульсы с выходов третьего 11, десятого 26 и одиннадцатого 27 элементов И - НЕ поступают на первый элемент И - НЕ 4, воздейст-, вующий на первый триггер 3, работающий в режиме счета, Первый триггер 3 формирует сигнал в троичном коде 3848, который подается на третий триггер 5, Перезапись в третий триггер 5 осуществляется с тактовой частотой сигнала с выхода селектора 22 тактовой частоты. Сформированный третьим триггером 5 троичный код 3848 поступаетна выход 17 устройства. Формула изобретения5Устройство для преобразования кодов,содержащее первый и второй элементы И -НЕ, выходы которых соединены с С-входамисоответственно первого триггера и второго 10 триггера, инверсный выход которого соединен с первым входом сумматора по модулю два, выход которого соединен с первым входом третьего элемента И - НЕ, четвертый элемент И - НЕ, выход которого соединен с 15 С-входом первого регистра, второй регистр,третий триггер, выход которого является выходом устройства, четвертый - седьмой триггеры, пятый и шестой элементы И - ,НЕ, о тлича ющееся тем,что,сцельюповыше ния помехоустойчивости устройства, в неговведены одновибраторы, делитель. частоты, селектор тактовой частоты, седьмой - восемнадцатый элементы И - НЕ, элементы НЕ, задающие элементы и шина логической 25 единицы, причем вход первого элемента НЕобъединен с первым входом четвертого элемента И - НЕ и является тактовым входом устройства, выход первого элемента НЕ соединен с С-входом второго регистра, пер вым входом делителя частоты и первымвходом первого одновибратора, второй вход которого является входом начальной установки устройства, выход первого одновибратора соединен с вторым входом дели теля частоты, первый выход которогосоединен с вторым входом четвертого элемента И-НЕ, а второй и третий выходы делителя частоты соединены соответственно через второй и третий одновибраторы с й входом шестого триггера и 5-входом седьмого триггера и с входом селектора тактовой частоты, выход которого соединен через второй элемент НЕ с С-входом седьмого триггера и непосредственно с С-вхо дом третьего триггера и первыми входамивосьмого и девятого элементов И - НЕ, выходы которых соединены соответственно через третий и четвертый элементы НЕ с вторым входом третьего элемента И - НЕ и 50 первым входом десятого элемента И - НЕ ипервыми входами второго и одиннадцатого элементов И - НЕ, первый О-вход и й-вход первого регистра объединены с первым О- входом второго регистра и через первый 55 задающий элемент подключены к шине логической единицы, прямой выход которого разряда второго регистра соединен с вторым О-входам первого регистра, прямые выходы третьего и четвертого разрядов второго регистра соединены соответствен1743000 Составитель Ю.КулаковаТехред М.Моргентал Корректор Н.Ревская Редактор В,Данко Заказ Я 295 Тираж Подписное ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР 113035, Москва, Ж, Раушская наб., 4/5Производственно-издательский комбинат "Патент", г, Ужгород, ул.Гагарина, 101 но с третьим О-входом первого регистра и вторым О-еходом второго регистра и четвертым О-входом первого регистра и третьим О-входом второго регистра, четвертый О-еход которого является информационным входом устройства, прямой выход второго разряда первого регистра соединен с первыми входами пятого и шестого элементов И-НЕ, прямой выход третьего разряда пер. вого регистра соединен с вторыми входами пятого и шестого элементов И - НЕ и с первым входомдвенадцатого элемента И - НЕ, прямой выход четвертого разряда первого регистра соединен с третьим входом шестого элемента И - НЕ и первым входом тринадцатого элемента И - НЕ, инверсный выход второго разряда первого регистра соединен с первым входом седьмого элемента И - НЕ и вторым входом тринадцатого элемента ИНЕ, инверсный выходтретьего разряда первого регистра соединен с вторым входом седьмого элемента И - НЕ, выход которого соединен с первым входом четырнадцатого элемента И-НЕ, инверсный выходчетвертого разряда первого регистра соединен с третьим входом седьмого элемента И-НЕ и первым входом шестнадцатого элемента ИНЕ, выход пятого элемента И-НЕ соединен с вторым входом шестнадцатого элемента И-НЕ, выход шестого элемента И - НЕ соединен с вторыми входами двенадцатого и четырнадцатого элементов И-НЕ, инверсный выход шестого триггера соединен со своим О-еходом и с третьим входом двенадцатого элемента И-НЕ и вторым входом пятнадцатого элемента И - НЕ, прямой выход шестого триггера соединен с третьими входами тринадцатого и шестнадцатого элементов И-НЕ, выходы тринадцатого и пятнадцатого элементов И - НЕ соединены соответственно с первым и вторым входами семнадцатого элемента И - НЕ, выход кото рого соединен с О-входом четвертого триггера, прямой выход которого соединен с вторым входом деСятого элемента И - НЕ, выходы двенадцатого и шестнадцатого элементов И - НЕ соединены соответственно с.10 первым и вторым входами восемнадцатогоэлемента И - НЕ, выход которого соединен с О-входом пятого триггера, прямой выход ко- торого соединен с вторым входом одиннадцатого элемента И-НЕ, инверсный выход 15 пятого триггера соединен с третьим входомтретьего элемента И - НЕ и вторым входом второго элемента И-НЕ, выходы третьего, десятого и одиннадцатого элементов И - НЕ соединены соответственно с первым, вто рым и третьим входами первого элементаИ - НЕ, инверсный выход первого триггера соединен с его О-входом, прямой выход - с .О-входами второго и третьего триггеров и вторым входом сумматора по модулю два, 25 Я-входы и В-входы первого-пятого триггеров обьединены и через второй задающий элемент подключены к шине логической единицы, инверсный выход седьмого триггера соединен с его О-входом и с вторым 30 входом девятого элемента И-НЕ, прямойвыход седьмого триггера соединен с С-входами четвертого и шестого триггеров и с вторым входом восьмого элемента И - НЕ, Я-вход шестого триггера, й-вход седьмого 35 триггера обьединены и через третий задающий элемент подключены к шине логиче.ской единицы.
СмотретьЗаявка
4814068, 13.04.1990
ЦЕНТРАЛЬНЫЙ НАУЧНО-ИССЛЕДОВАТЕЛЬСКИЙ ИНСТИТУТ СВЯЗИ
КУЛАКОВА ЮЛИЯ НИКОЛАЕВНА, РОЗАНОВ АЛЕКСАНДР РАФАИЛОВИЧ
МПК / Метки
МПК: H03M 7/00
Метки: кодов, преобразования
Опубликовано: 23.06.1992
Код ссылки
<a href="https://patents.su/6-1743000-ustrojjstvo-dlya-preobrazovaniya-kodov.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для преобразования кодов</a>
Предыдущий патент: Преобразователь биполярного сигнала в два однополярных
Следующий патент: Преобразователь кода семисегментного индикатора в двоично десятичный код
Случайный патент: Композиция для борьбы с насекомыми, клещами и бабочками