Патенты с меткой «кодов»

Страница 6

Устройство для кодирования двоичных циклических кодов

Загрузка...

Номер патента: 585600

Опубликовано: 25.12.1977

Авторы: Орлов, Чебулаев

МПК: H03K 13/00

Метки: двоичных, кодирования, кодов, циклических

...к второму входу второгоэлемента И 12, ныход второго элемен- )та НЕ 16 подключен к второму входупервого элемента И 11, выходы элементов И 11, 12 подключены к входамвторого элемента ИЛИ 13. Кроме того,устройство кодиронания содержит запоминающее устройство 17, шину 18выхода информации (н ниде смежногоциклического кода), шину 19 выходаинФормационных посылок (в виде обычного циклического кода), шину 20 выхода информационных посылок без избыточности, шину 21 выхода ненулевых,тактов распределителя тактон,Предложенное устройство Работаетследующим образом.Информационные посылки безызбыточко го кода поступают на шину 19 регистра1, содержащего встроенные сумматоры2, 3, 4, 5 по модулю два. В соответствии со значениями коэффициентовполинома,...

Устройство для сравнения кодов двух чисел

Загрузка...

Номер патента: 588542

Опубликовано: 15.01.1978

Автор: Канищев

МПК: G06F 7/04

Метки: двух, кодов, сравнения, чисел

...целью повышения точности сравнения в предлагаемое устройство для сравнения кодов двух чисел введены элементы ИЛИ, входы первого и второго из которых соединены с входными шинами, входы третьего элемента ИЛИ соединены с выходами элементов И, при этом выходы первого и второго элементов ы с входами выходного элеменретьего элемента ИЛИ - с вы. Мо 1043 Редактор Т. Янова рректор Н. Фед раж 8 аказ 2915/14 одписпо ипография, пр. Сапунова, 2 мерения параметра единица (да), ноль (нет) и не измерялся. Кодовое обозначе. ние вида 11 не используется.Элемент И 9 вырабатывает на своем выходе сигнал кода, по шинам 2 и 6 одновременно поступают сигналы нулевого состояния разряда, что соответствует совпадению кодов 01, 00 или появлению их комбинаций,...

Устройство для преобразования кодов

Загрузка...

Номер патента: 594592

Опубликовано: 25.02.1978

Авторы: Морозов, Просалков, Степанюк, Черняков

МПК: H04L 3/02

Метки: кодов, преобразования

...дешифратора 2 поступает через информационный вход 11 в анализатор 7. В анализаторе 7 проверяется: является лй накопленная последовательность эквивалентом символа или группы символов другого кода. Если в результате проверки установлено наличие эквивалентности, то с выхода 12 анализатора 7 поступает в формирователь 8 символов команда на генерирование соответствующего символа или группы символов в преобразованном коде, поступающих через информационный вход 13 на шифратор 4. Работу шифратора 4 определяет коммутатор 3, Получая управление с выхода 14 анализатора 7, он распре вселяет преобразованные символы по регистрам. С выхода шифратора 4 информация поступает в согласующий блок 5. Когда процесс преооразованпя исходной последовагельностн...

Устройство для вычитания двоичнодесятичных кодов времени

Загрузка...

Номер патента: 595730

Опубликовано: 28.02.1978

Автор: Комлев

МПК: G06F 7/385

Метки: времени, вычитания, двоичнодесятичных, кодов

...Х-Х 8 и У, 1,-У 1 единиц ЧЯСОЬЛ ц Л 2 О Х 2 Ь Л 22 И 1 )ь 1 20) с 2 с 1 22 с ДСС 51 ков часов - -Л Х и У 2, У 2,. НескорректироБанный код разности /2, 725, с выхода четырсхразрядного параллельного зычитатсля 2 поступает на входы узла коррекции 3. Сигнал заема С., поступает на младщий разряд следующсго параллельногостырхразрядного ДвопсиОГО БЫ 1 ПТс 1 ТС.,151 О И Иа УЗСЛ КОРРСКЦИИ а. П я БЫХОдС уЗЛ 2 Корр К 113, СОСТ 051 щ Ч 0 из трех одноразрядных вычитателсй, формиру- СТСЯ КОД РЯЗИОСТП Г 1, ) Ч Р 2, /ПРсСМ 212 Ял 1 ПИЙ РаЗРЯЛ УПС ЕОРРЕКТИРУСТСЯ. То шо также происходит гы:итанис во вссх гругшах из четырех рязрядо .НЕСКОРРСКТИРОБЯППЫ КОЛ РаЗПОСтп с,О,с выхода параллельного трсхразрядного Двоичного вычГгатсля 8 гоступаст на входы узла...

Устройство преобразования кодов

Загрузка...

Номер патента: 595859

Опубликовано: 28.02.1978

Автор: Липец

МПК: H03K 13/243

Метки: кодов, преобразования

...4 и 5. Прц этом 15 дополнительная стуцсц дешифрации 3 полностью эквивалентна ступени 2 дешифрации. Вь- ходы ступеней;ешцфрации 2 и 3 подключены и входх ццфраторов 4 и о соотвстспенно.Очевидно, что для уменьшения количества обо рудования в шифраторах 4 ц 5, желательночтобы они были равновеликими. Поэтому в дальнейшем бмдем считать шцфраторы 4 и 5 и 2-разряднымц.В исходном состоянии ца вход устройства 25 кол цс поступает. Прн посттнлснии кода навход первой ступени 1 дешифрации на одном из выходов каждой ступени дешифрации 2 и 3 появляется по одному сигналу. Эти сипалы, воздействуя на входы шифраторов 4 ц 5, вы зывают появление на выходе нифпторов прс9585 с) Составители,). Ьагии Тан кред Л, Гладкова Редактор Е. Даи)скя паб, д. 4 Пз,),3)...

Преобразователь позиционных кодов в код (сок) системы остаточных классов

Загрузка...

Номер патента: 601688

Опубликовано: 05.04.1978

Авторы: Гилевич, Костяшкин, Фролов

МПК: G06F 5/02

Метки: классов, код, кодов, остаточных, позиционных, системы, сок

...управляющего входа 6 преобразователя навторые входы группы элементов И 3 числоМ н входов 5 через группу элементовИ 3 поступает на входы группы сумматоров 1.10Разность Ь М 1 формируется устройствомвычитания кодов 2 как результат суммирования текущего значения кода й 1 постунаюшего с входов преобразователя 4, с предыдущим значением й 1 , представленнымкак отрицательное число в дополнительномкоде.В качестве устройства вычитания кодов2, определяющего разность следующих одинза другим кодов, может быть использованолюбое известное устройство, Полученная разность суммируется в дополнительном кодес содержимым .К сумматоров 1, где К -число выбранных, оснований 1 для представления чисел в СОК. Величины оснований выб-раны так, чтобы наименьшее из...

Преобразователь цифровых кодов в частоту импульсов

Загрузка...

Номер патента: 604147

Опубликовано: 25.04.1978

Авторы: Левицкий, Юзевич

МПК: H03K 13/02

Метки: импульсов, кодов, цифровых, частоту

...частоту преобразователя и , зависит только отбыстродействия применяемых полупроводниковых или других компонентов (микро, схем), принципиальной схемы сумматора,количества циклов деления и значительно меньше, чем у известного устройства. Если в известном устройстве причастоте генератора 1 МГц и погрешностиустановления частоты 0,1 время определения кода коэффициента деления, азначит и время установления новой частоты, равно 1 с , то в предлагаемомпреобразователе при той же частоте ипогрешности это время равно десяткаммикросекунд, что дает выкгрыш 191-10 фраз. Это позволяет использовать его вбыстродействующих автоматизированныхсистемах управления и контроля. Код Юг, как окончательный результат, заносится в процессе деления в регистр 3,...

Устройство для декодирования кодов, исправляющих пакеты ошибок

Загрузка...

Номер патента: 606217

Опубликовано: 05.05.1978

Авторы: Мегрелишвили, Николайшвили, Фам

МПК: G06F 11/10, H03M 13/51

Метки: декодирования, исправляющих, кодов, ошибок, пакеты

...входам основные регястры сдвига, сумматоры по модулю два, элемент ИЛИ, выход которого через вентиль подкпючен к входу сумматора исправления ошибок 2.Однако такие устройства являются сложными.Цель Р устройства.Для эк е приведена структурная электиредложениого устройства, для декодирования кодов, пакеты ошибок, содержит объеформационным входам основ сдвига, сумматоры 2 по емент ИЛИ Э выход которого ным входам дополнительныевига, при этом информацион606217 каз 2418/ Подписное ные входы основных регистров 1 и дополнительных регистров 6 сдвига соединены между собой, выходы соответствующих разрядовпопарно подключены через сумматоры 2 помодулю два к соответствующим входам элемента И 1 И 3, а выходы основных регистров1 сдвига и дополнительных...

Устройство для кодирования каскадных кодов

Загрузка...

Номер патента: 610312

Опубликовано: 05.06.1978

Автор: Гулевский

МПК: H03M 13/03

Метки: каскадных, кодирования, кодов

...К и 4.)кода А, формируемого блоком 8. Формирова.ние информационных слов начинается послепоступления на вход блока памяти 1 сигнала,разрешающего считывание информационныхК 4 -разрядных слов с этого блока.Одновременно под действием сигналов сблока управления записываетсяв первыйразряд регистра 3, в первый разряд регистра 4,и триггер 6 устанавливается в состояние, прикотором на его выходе формируется сигнал.соответствующий О.Затем первые разряды информационныхслов с выходов блока памяти 1 одновременнои синхронно поступают соответственно на вторые управляющие входы блока 5. Одновременно с выхода первого разряда регистра 3 навход первого ключа блока 5 поступает сигнал,соответствующий , а с других выходов разрядов регистра 3 соответственно на...

Счетно-импульсный преобразователь разности последовательных кодов в параллельный

Загрузка...

Номер патента: 612241

Опубликовано: 25.06.1978

Авторы: Бессмельцев, Бурнашов, Вородьев

МПК: G06F 5/04

Метки: кодов, параллельный, последовательных, разности, счетно-импульсный

...которого соединен с выходом нцчитателя частот2, индуцнрующим совпадение выходныхимпульсов делителей 1 н 4, а второйс выходом 0 блока управления 3(импульс на выходе 0 блока управ"ления появляется, когда ао всех раЭ"рядах счетчика блока управления 3 иделителя частоты опорного сигнала 1устанавливается 0),)О Преобразователь также сбдержитэлемент 2 И-ИЛИ 8, ЦЬ -триггер 9,Тб -триггер 10, 35 -триггер 11,элемент И 12, генератор импульсов 13,счетчик коррекции 14, блок сумматоров15, первый, второй и третий дифференцирующие элементы - соответственно16,17, 18,Вход б триггера 10 подключен к выходу 1 блока управления 3, а выход триггера - к входу элемента И 12,выход которого соединен с входом триггера 11, Выход триггера 11 подключенк второму входу...

Устройство для декодирования циклических кодов

Загрузка...

Номер патента: 613515

Опубликовано: 30.06.1978

Авторы: Ильченко, Орлов

МПК: H04L 17/30

Метки: декодирования, кодов, циклических

...блоком 6 выявления ошибок и с блоком 7 элементов 1 Л, а также распределитель 8 импульсов, поразрядные элементы ИЛИ 9 и 10, элементы И 11 - 13, элементы ИЛИ 14 и 15, триггеры 16 и 17. Устройство содержит также последовательно соединенные дополнительные элемент И 18, регистр 19 сдвига и элемент ИЛИ 20, при этом 30 выход дополнительного элемента ИЛИ 20613515 НПО Заказ 1142/16 Изд. Ха 504 Тираж 820 Подписнос Типография, пр. Сапунова, 2 подключен к дополпитсльному входу соответствующего элемента И 13 и к одному из входов дополнительного элемента И 18, к другому входу которого подключен один из входов распределителя 4 тактов, другой вход которого подключен к управляющему входу дополнительного регистра 19 сдвига.Устройство работает следующим...

Устройство для преобразования кодов

Загрузка...

Номер патента: 620019

Опубликовано: 15.08.1978

Авторы: Аракелян, Кравченко, Подлипенский, Юрчук

МПК: H03K 13/24

Метки: кодов, преобразования

...коды, Выходы блока 5выделения признака кода настраиваютсчетчики 2 и 6 на работу в выбранныхкодах, т.е. задают нужный алгоритм работы счетчикам 2 и 6, На вход 7 подаетсяимпульс, устанавливающий счетчики 2и 6 в нулевое состояние, т,е.: состояниеготовности к работе, и запускающий генератор 3 тактовых импульсов,Сигналы тактовой частоты с выходагенератора 3 тактовых импульсов подаюэся на первые выходы счетчиков 2 и 6.Счетчик 2 представляет собой запоминающее устройство, тактируемое генератором3 тактовых импульсов, в котором хранятся все комбинации входного кода. С приходом каждого тактового импульса на выходе счетчика 2 появляется очереднаякодовая комбинация, поступающая на первый вход блока 1 совпадения на второйвход которого через...

Устройство сдвига влево на р разрядов для ( ) кодов рида маллера

Загрузка...

Номер патента: 620972

Опубликовано: 25.08.1978

Автор: Заровский

МПК: G06F 5/00, G11C 19/00, H03M 13/03 ...

Метки: влево, кодов, маллера, разрядов, рида, сдвига

...1 выход-го сумматора по модулю два подключен к вхоам, разрядов с, номерФ- ми (ф,2 и ),где(т" 0;2 -1), ьторого регистра, где в, к - характеристики кода Рида-Маллера.функциональная схема устройства сдвига влево на Р разрядов представлена на чертеже.Оно содержит первый регистр 1, второй регистр 2 и сумматоры по модулю два 3. Первые входы сумматоров по модулю два 3 подключены к выходу пер;с9. "ф.УФ,Уф162 О 97 вого разряда первого регистра 1. Второй вход 1-го (1-,2 Р ) сумматорапо модулю два 3 подключен к выходу разряда с номером ( л2-2+3.) первого регистра 1, а выход- к входамкр- разрядов с номерами ( +3 2второго регистра 2, где (3 = Оф 2 - 1).Устройство работает следующим образ омеПо сигналу Сдвиг содержимое кажьдого разряда с...

Устройство сдвига вправо на р разрядов для ( ) кодов рида маллера

Загрузка...

Номер патента: 620973

Опубликовано: 25.08.1978

Автор: Заровский

МПК: G06F 5/00, G11C 19/00, H03M 13/03 ...

Метки: вправо, кодов, маллера, разрядов, рида, сдвига

...чертеже дана функционапьная схемапредлагаемого устройства.Оно содержит первый регистр 1, второй регистр 2, сумматоры Э по модулю2, управнякпций вход устройства 4 сдви-га. Выход-го разряда ( 1 = 1 - 2 )И-ипервого регистра 1 подкпючен ко Ъходам разрядов второ регистра 2, имеющих номера с (1 2 - 2 . + 1) по 2 Р.Входы установки нупя первых 2 Р разрядов второго регистра 2 подкпючены куправляющему входу 4 устройства сдвцга. Первые входы всех сумматоровпо модупю два 3 подкпючены к выходу 2 Опервого разряда первого регистра 1.а ЯВторой вход-го ( 1 - 2 1" - 1)сумматора по модуню два 3 подкпюченк выходу (+ 1) - го разряда первогорегистра 1, а выход - ко вхдам разрядов второго регистра 2, имекнцих номера с ( 2 Р+ 1) по (2+ 2 Р 2 ).Устройство...

Декодирующее устройство кодов боуза-чоудхури-хоквингема

Загрузка...

Номер патента: 621092

Опубликовано: 25.08.1978

Авторы: Казачок, Моисеев, Сафонов, Сафронов

МПК: H03M 13/15

Метки: боуза-чоудхури-хоквингема, декодирующее, кодов

...а также п формирователей 3 сигнала о невозможности принятия достоверного решения и Л блоков 4 памяти ( ц -число разрядов вход-ного регистра 1 памяти), Устройство содержит также для каждого разряда суммирующую матрицу 5 и два компаратора6 и 7, при этом выход блока 2 каждогоразряда через суммирующую матрицу 5подключен к прямому входу первого компаратора 6 и к инверсному входу второгокомпаратора 7, а выходы первого и вто 10рого компараторов 6 и 7 подключены ксоответствующим входам блока 4 памятии формирователя 3, причем на другиевходы первого и второго комнараторов156 и 7 подано опорное напряжение,Устройство работает следующим образом,С выхода каждого. разряда входногорегистра 1 памяти через блок 2 пове 20рочных комбинаций информационная...

Устройство для мажоритарного декодирования двоичных кодов

Загрузка...

Номер патента: 621117

Опубликовано: 25.08.1978

Авторы: Андрущенко, Глушков, Журавель

МПК: H03M 13/51, H04L 17/30

Метки: двоичных, декодирования, кодов, мажоритарного

...регистр, ключ,на другой вход которого подан информационный сигнал, и вспомогательныйрегистр, а также сумматор, вентиль иэлемент ИЛИ, выход информационноГОрегистра через сумматор подключен Квходу информационного регистра, авыход ключа черезвентиль подключенк входу элемента ИЛИ, другой вход которого соединен с выходом вспомога" еже дана структурная злекхема предлагаемого устрой621117 Составитель Е.Петроваедактор Л. Гребенникова Те ед Е.Давидович Ко екто Н. Яцемирска Заказ 4677/5 ЦНИИПИ Г Тираж 805арственного комитета Со делам изобретений иМосква ЖРа шск Подпнснвета Иинистроткрытийя наб. . 4 лиал ППП Патент, г, Ужгород, ул. Про 4: вательности поступает на входы ключа 2 и сумматора 4. Первая часть сигнала через сумматор 4 поступает в...

Устройство преобразования кодов

Загрузка...

Номер патента: 622202

Опубликовано: 30.08.1978

Авторы: Бизяев, Зуденков, Мефодичев, Соснов

МПК: H03K 13/24

Метки: кодов, преобразования

...преобразованию, на вход первого элемента И 2. Импульсы с генератора 4 через второй элемент И 3 поступают одновременно на счетные входы счетчиков 1 и 5, При этом счетчик 1 отображает подсчитываемые импульсы в преобразуемом коде, а счетчик 5 - те же импульсы согласно программы, нанесенной в запоминающее устройство 8.Отображение информации счетчиком 5 происходит следующим образом. Первый из импульсов, пришедших в счетчик 5 с генератора 4 через второй элемент И 3, производит запись в него исходного состояния, определяемого кодом, поступающим с выхода запоминающего устройства 8. Следующие импульсы пересчитываются счетчиком 5 в коде, определяемом также выходом запоминающего устройства 8 до тех пор, пока состояние счетчика 5 не совпадет с...

Преобразователь двоичных кодов

Загрузка...

Номер патента: 624226

Опубликовано: 15.09.1978

Автор: Пелюнский

МПК: G06F 5/02

Метки: двоичных, кодов

...регистр имеет вхоцы 7, 8. Преобразующиететрацы сцвигающего регистра, в которые также входят блоки управления преобразованием, блоки анапза, блоки коррекции, отмечены на чертеже буквой П.5Работа устройства цпя преобразования двоичных коцов основана на способе преобразования, по которому при послецоватепьном сцвиге цвоичных коцов производится соответствующая корректировка кода после перехода из оцной тетрацы в цругую. На вхоц 7 сцвигающего регистра поступают цвоичные копы. Блок 3 управляет режимами работы сцвигающего регистра и режимом преобразования всего устройства. При отсутствии управляющего по-енциала на выхоце этого блока сцвигающий регистр осуществляет запись любого цвоичного коца, его хранение, сцвиг, т.е, участвует в решении...

Устройство для вычисления квадратичной зависимости число импульсных кодов

Загрузка...

Номер патента: 627476

Опубликовано: 05.10.1978

Авторы: Святный, Тарасенко

МПК: G06F 7/38

Метки: вычисления, зависимости, импульсных, квадратичной, кодов, число

...поступает числаимпульсный код числаф 1 вфТ Гдечастота следования импульсов на входерТ - время преобразования.На выходах, разрядов делители частоты1 появляются импульсы с частотой следо-,ванияГ, 2 1 в/2; оР К,/2,7476 4При таком значении коэффициента Кприводятся к единой шкале входные и выходные число-импульсные коды, что обеспечивается с помощью удвоителя частоты 8.(На потенциальные входы элементов И 3в качестве разреша 9 ощего подается код сделители частоты 1. Для согласования разрядов кода числа г 9 с соответствующимизначениями Р; добавлен один разряд делигеля - триггер 2.Включение в устройство удвоители часготы 8 позволяет обеспечить приведение кединой шкале числа входных и выходных 93число-импульсных кодов без существенного...

Преобразователь отношения двух кодов в напряжение

Загрузка...

Номер патента: 629637

Опубликовано: 25.10.1978

Авторы: Глухимчук, Губарь, Сергеев, Туз

МПК: H03K 13/02

Метки: двух, кодов, напряжение, отношения

...электрическая схема устройства.Оно содержит источник 1 эталонного напряжения, ключ 2., интегратор 3, блок 4 выборки-хранения, ключ 5, устройство 6 управления, ключ 7, преобразователь 8 коднапряжение.Преобразователь отношения двух кодов 2 о в напряжение работает циклично. Каждыйцикл, кроме первого, состоит из последовательной коммутации ключей 5, 2 и ключа блока 4, а в первом цикле вместо замыкания ключа 5 производится замыкание ключа 7. Уст629637 Составитель А. ТитовТехред О. Луговая Корректор А. Власенк Тираж 044 Подписное Редактор Н Заказ 6080 азчмова Совета Мннис и открытий шская наб. д. род, ул. Прое П И Государственпо делам113035, Мос к в а илиал ГПП Па оп комитетаизобретенийЖ 35, Рауснт, г. Ук 4/5ктная. 4 ройство 6 формирует...

Устройство для преобразования кодов с одного языка на другой

Загрузка...

Номер патента: 631931

Опубликовано: 05.11.1978

Авторы: Бородаев, Трудов

МПК: G06F 17/27

Метки: кодов, одного, преобразования, языка

...входа 10 через элемент И 9поступает на управляющие входы группыэлементов И 2 и производит запись входного слова в регистр 1. По смысповому Зфсодержанию входного слова на регистре 1дешифратор 3 формирует сигнал адресаэквивапентного слова ипи начальный адресэквивалентной поспедоватепьности, кбто-.рый поступает в блок 4 памяти. В соответствии с этим адресом на регистр 7считывается первое слово эквивалентнойпоспедоватепьности, Разряд конца последовательности считываемого слова содержит единицу, если считываемое слово неявляется последним в эквивалентной поспедоватепьности, и содержит нуль, еслисчитываемое спово является последнимв эквивалентной последовательности. Сигнал с разряда 5 конца последовательности поступает на допопнитепьный разряд...

Преобразователь кодов из системы остаточных классов в полиадический код

Загрузка...

Номер патента: 637809

Опубликовано: 15.12.1978

Авторы: Полисский, Факторович

МПК: G06F 5/02

Метки: классов, код, кодов, остаточных, полиадический, системы

...выход первого входного регистра соединен со входом первого выходного регистра и с первыми входами сумматоров, вторые входы которых подсоединены к выходам соответствующих входных регистров, входы выходных регистров, начиная со второго, подключены к выходам соответствую щих шифраторов, о т л и ч а ю щ и й с я тем, что, с целью повышения быстродействия, он содержит верхнюю треугольную матрицу иэ (П -1) строк и (й -1) столбцов Функциональных преобразователей по основаниям Р;, входыфункциональных преобразователей первой строки соединены с выходами соответствующих сумматоров, в каждом столбце первый вход функционального преобразователя каждой строки, начиная со второй, соединен с выходом Функционального преобразователя предыдущей строки,...

Устройство для сравнения двоичных кодов

Загрузка...

Номер патента: 638957

Опубликовано: 25.12.1978

Автор: Корота

МПК: G06F 7/02

Метки: двоичных, кодов, сравнения

...общим выводом резисторов 3. Для входов 5 единице соответствует - К/2 , а нулю нулевой уровень. Для входов б единицесоответствует +И 2, анулютакже нулевой уровень. В случае совпадения кодов во всех разрядах напряжение на выходе каждого делителя равно 5 нулю, поэтому выходное напряжение устройства также равно нулю. В случае несовпадения кодов в одном иэ разрядов напряжение , на выходе соответствующего делителя равноИЯили-И/4 . В 10 обоих случаях это напряжение передается на сравнивающие диоды, поэтому на выходе устройства также появляется напряжение, равноеИ(4, которое передается на регистрирующий блок,Устройство может работать в другом режиме, отличающемся от описанного способом подачи кодов. В таком режиме входы 5 и б коммутируются...

Устройство для декодирования п, к кодов

Загрузка...

Номер патента: 638966

Опубликовано: 25.12.1978

Авторы: Переход, Смирнов

МПК: H03M 13/03

Метки: декодирования, кодов

...сигналом с выхода элемента ИЛИ 16, Импульс с предпоследнего каскада рас:пре делителя проходит через элемент И 18и считывает сигнал с соответствующего выхода дешифратора в тот из триггеров информационного регистра,. гдезаписана Ошибочная цифра, Значение 50цифры изменяется (1 заменяетсяИа ффбфф или Офф на 1) и, таким образом, осуществляется исправление одиночной ошибки, Дешифраторимеет и-выходов которые заведены кавходы элемента ИЛИ 16, Из них первыек-выходы подключены также к группе нзк-элементов И 19,С выХодов этих элементов считываются сигналы для исправления к-одиночных ошибок в информационных разрядах, Импульс с последнего каскада распределителя не пройдетчерез элемент И 11, так как Отсутсл вует сигнал ка выходе элемента запрета...

Устройство для определения необнаруживаемых ошибок циклических кодов

Загрузка...

Номер патента: 646450

Опубликовано: 05.02.1979

Авторы: Ботвин, Бояринов, Поленников

МПК: H03M 13/51

Метки: кодов, необнаруживаемых, ошибок, циклических

...ошибок циклических кожит входной регистр 1, блок 2 кодирова. иия, блок 3 задержки, блок 4 сравнения, регистр 5 ошибок, счетчик 6 кратности ошибок, блок 7 наложения ошйбки, блок 8 декодирования, триггер 9, дешифратор 10, блоки 11 . 11 о совпадения, счетчики 12,. 12 я необнаруживаемых ошибок.Устройство работает следующим образом., На входной регистр 1 заносится исходная информация, которая, в соответствии с выбранным производящим полиномом, кодируется блоком 2 кодирования и подается через блок 3 задержки на блок 4 сравнения. Одновременно на регистр 5 ошибок за. носится первый вариант ошибки, который накладывается на закодированнуку кодовую комбинацию с помощью блока 7 наложения ошибки.Счетчик б кратности ошибок подсчитывает количество...

Устройство для декодирования троичных кодов хэмминга без “о

Загрузка...

Номер патента: 649158

Опубликовано: 25.02.1979

Автор: Гусев

МПК: H04L 17/30

Метки: декодирования, кодов, троичных, хэмминга

...беэ О(см, табл.2),Пояснения, к таблице 2.Пусть.для Определенности в каждомканале 1 р 2 использУютсе кОДы Жзммингас параметрами ) , ф Эр па 6 и ЭрК а 3 идп в 4 Па 71 иЭКр 4соответственно, Число кодовых кокбинаций М 8, 69Запись М 8 кодовых комбинацийПрнвВдена в табле Зе Поясим смысл эансей р сдеЛаНныхв тех строках таблицы 2, которыепомечены эцаол к.Четвертая строка сверху.Йоэьмем, например,кодовую комбинацию 9 4 110011 (см,табл.3) для кодаХзлмин а с д-" 3 и предположим,что иа нее подействовала помеха, ко"торая вызвала следующие две ошибки, дш" тор 3-1,(3-2) выдаетсигналО 1 О,и результате Фиксируется комбинацияР О (смтабл. Э);"О,"О,"1011,Б итоге устройство декодированияобеспечивает защитный отказ с помошью мажоритарного элемента 8,".едьмая...

Устройство для преобразования кодов в частоту

Загрузка...

Номер патента: 661773

Опубликовано: 05.05.1979

Автор: Штейнберг

МПК: H03K 13/02

Метки: кодов, преобразования, частоту

...преобразования кодов вчастоту повторения .импульсон .При подаче импульсов генератора10 на один из нходов элемента б ИЛИна ега выходе устанавливается частота РА импульсами Р ф Рге + РЗ,где Р - частота имйульсов, поступающих на нторай вход элемента б ИЛИчерез элемент 9 задержки с объединенных выходов элемента 3 равная"+и 2 +М,Частота Р( поступает на первыйвход сумматора 7, на второй вход ко,торого поступает частота с объединенных выходов элемента 4, равнаяВ 42 пЧастота Р 2 , поступающая с выходасумматора 7,.равнагв 4 2 ц2" ген - иИз последнего выражения видно,что первый частичный коэффициентпреобразонаайия К устройства ранен2"К щ2 н4больше единицы и может быть обозначен н виде Х = А, а второй частич"ный коэффициент преобразования...

Преобразователь кодов

Загрузка...

Номер патента: 662933

Опубликовано: 15.05.1979

Авторы: Соляниченко, Стахов

МПК: H03M 13/23

Метки: кодов

...5 заносится р-эквивалент веса первого разряда двоичного кода 1 число 1). Первый сумматор 4 находится в нулевом состоянии.Каждый такт преобразования состоит 1 я из двух полутактов.На первом полутакте прОисходит сложение на втором сумматоре 5 со- держимого первого регистра р-кодов Фибоначчи 6 и второго регистра р-кодов фибоначчи 7. На втором полу- такте происходит перезапись содержимого второго сумматора 5 в первый регистр р-кодов фибоначчи 6 и во второй регистр р-кодов Фнбоначчи 7. При этом на первый вход элемента И 2 из первого регистра сдвига 1 поступает содержимое младшего разряда преобразуемого двоичного кода. Если значение его равняется Оф, то р-эквивалент веса младшего раз- ф ряда двоиЧного кбда не поступает на 33 4первый сумматор...

Устройство для преобразования кодов с одного языка на другой

Загрузка...

Номер патента: 666545

Опубликовано: 05.06.1979

Авторы: Бородаев, Трудов, Чернаков

МПК: G06F 17/27

Метки: кодов, одного, преобразования, языка

...предыдущей последовательности, Вследствие этого на выходе дешифратора б формируется нулевой сигнал, который поступает наэлементы И 4 и закрывает их. Одновременно сигнал с выхода дешифратора б через элемент НЕ 10 поступаетна управляющие входы элементов И 3и открытвает их,Входное слово через элементы И3 и элементы ИЛИ 2 поступает на регистр 1 и посредством дешифратора 5определяет адрес первого слова эквивалентной последовательности в блоке 7. По избранному адресу из блока7 на регистр 9 поступает первое слово эквивалентной последовательности,Одновременно из блока 7 на регистр8 поступает управляющее слово, представляющее собой либо адрес очередного слова эквивалентной последов ательности, либо признак конца последовательности (в частном...

Устройство для кодирования и декодирования циклических кодов

Загрузка...

Номер патента: 669357

Опубликовано: 25.06.1979

Авторы: Коротаев, Лысиков

МПК: H03M 13/21

Метки: декодирования, кодирования, кодов, циклических

...предназначен для выдачи слова, содержащего 1 + К разрядов, из устройства. Р старших разрядов поступают с выхода приемного регистра 2, а К младших разрядов - с выхода операционного регистра 5.Операционный регистр 5 содержит 1 + К разрядов и осуществляет фиксирование промежуточных результатов при кодировании и декодировании. Выходы 1 старших разрядов соединены с соответствующими входами элементов И 6 группы, а выходы К младших разрядов - с входами дешифратора 3 остатка и блока 7 вывода результата. Входы разрядов операционного регистра 5 соединены с выходами элементов ИЛИ 8 группы.Элементы И б группы анализируют состояние групп разрядов операционного регистра 5. Выходы элементов И 6 соединены с входами разрядов операционного регистра 5 и...