Патенты с меткой «кодов»
Преобразователь кодов
Номер патента: 1626386
Опубликовано: 07.02.1991
Авторы: Барбаш, Здоровцов, Поляков, Смоляницкий
МПК: H03M 9/00
Метки: кодов
...элемента И 2 посгупает на вход одновибратора 9 и с его выхода через время, равное длине синхроимпульсов, поступает на Ч- вход и через элемент ИЛИ 4 на Г-вход регистра 5 преобразователя кодов, обеспечивая запись в данный регистр информации с программно-логической матрицы 6. В результате на выходе элемента ИЛИ-НЕ 14 форм,руется нулевой сигнал, который блокирует прохождение синхроимпульсов через элемент И 2, снимает с выхода 17 сигнал готовности к приему очередной кодограммы и подготавливает элементы И 3 и 12 к работе.По окончании записи информации в регистр 5 начинается этап формирования маркера начала кодограммы. Он сводится к следующему. Очередные синхроимпульсы генератора 1 поступают через элемент И 12 (на выходе элемента ИЛИ 13,...
Устройство для формирования сигнала переноса при суммировании многофазных кодов
Номер патента: 1633393
Опубликовано: 07.03.1991
МПК: G06F 7/49
Метки: кодов, многофазных, переноса, сигнала, суммировании, формирования
...может быть описан логическим выражениемР= Р,ЛМ 1 Л М 2 Ч М 1 Л Ь ЧЧМ 2 Лд 5и является выходным для устройства.формирование сигцдла переноса Р, при суммировании мцогофазцих кодов с помощью увух перекривдюгихся между собой подмножеств, результатов сложения операндов А ц В позволяет исключить промежуточные операции по дегифрации кодов, что в результате повышает быстродействие и уменьшает количество оборудования предлагаемого устройства по сравнению с известцим.формула изобретенияУстройство для формирования сигнала переноса при суммировании многофазных кодов, содержащее в каждом разряде узел формирования переноса, включающий три элемента И и два узГ ла сравнения содержагие поэлеФ2 ментов И (где Г - основание системы счисления) и одному...
Устройство для приведения кодов фибоначчи к минимальной форме
Номер патента: 1633496
Опубликовано: 07.03.1991
Авторы: Животовский, Мамедов
МПК: H03M 7/30
Метки: кодов, минимальной, приведения, фибоначчи, форме
...нуля в старший разряд. С поступлением очередного синхросигнала содержимое триггера 17 заносится в младший разряд регистра 19 сдвига; На прямом выходе младшего раз6 6нимальной форме блок 4 свертки вьг. полняется на одном элементе И. Формула изобретения Устройство для приведения кодов Фибоначчи к минимальной форме, содержащее первый регистр сдвига, блок свертки, первый и второй элементы ИЛИ, с первого по четвертый элементы И, первый и второй элементы НЕ, первый и второй триггеры, задающий генератор и первый счетчик, причем вход запуска устройства соединен с входом установки в "1" первого триггера, вход установки н 0" которого соединен с выходом переполнения первого счетчика, выход задающего генератора соединен с первым входом второго...
Кодек блочных кодов
Номер патента: 1640829
Опубликовано: 07.04.1991
Авторы: Баушев, Зайцев, Яковлев
МПК: H03M 13/00, H04L 1/00
...является первый выход фазовращателя 9.На последней, М-йр ступени 7 декодирования необходимость использо-вания Фазовращателя 9 и логическогоанализатора 10 отпадает, так как коррекции йодлежит только последнее Х-еслово Ь р 1=1 р пе Поэтому блок 8памяти этой ступени 7 р имеет одинвход 1 на который с соответствующеговыхода Фазовращателя 9 ступени 7 щ 1 10подаются символы Ь с учетом изме-.нений, внесенных в результате коррекций на предыдущих ступенях 7. Одно- .временно эти символы поступают на де"."кодер 11 и через элемент НЕ 19 - на 15декодер 12, С декодеров 11 и 12 вычисленные значения векторов ошибокдля принятого слова и его инверсиипоступают соответственно на элементы13 и 14 памяти, а также на счетчики 2015, 16 импульсов, вычисляющие...
Преобразователь кодов
Номер патента: 1644124
Опубликовано: 23.04.1991
Автор: Сидоров
МПК: G06F 5/00, H03M 7/00, H03M 7/28 ...
Метки: кодов
...кодов триггер 9 сигналом со счетчика 5 переводится в противоположное состояние и запирает элемент 3, переводя блок 7 в режим воспроизведения. Преобразователь перешел в режим воспроизведения,Режим воспроизведения. Далее работа преобразователя сводится к следую- щему; в момент прихода стробирующего сигнала открывается третий вход элемента 2 и импульсы поступают на вход счетчика 5. Счетчик 5 начинает изменять адреса, осуществляя выбор соответствующей информации из блока 7 оперативной памяти на сумматор 8, где сравнивается с входньм кодом, поступающим на другие входы сумматора 8, счетчик строба успевает просмотреть все адреса 20-30 раз. В случае совпадения входного кода и кода в блоке 7 памяти на выходе сумматора 8 появляется сигнал,...
Преобразователь кодов
Номер патента: 1644388
Опубликовано: 23.04.1991
Автор: Зебрев
МПК: H03M 7/02
Метки: кодов
...3 устанавливается сигналлогической единицы, на первом выходесигнал логического нуля.Одновременно старшие разряды преобразуемого кода поступают на первыеинформационные входы первого счетчика 1, считывающего в старом коде,и на входы дешифратора 10 старшихразрядов.Если формат поступившего кода невключает старшие разряды, с выходадешифратора сигналы логического нуляпоступают на информационные входысчетчика 2 импульсов, считающегов новом коде, По срезу импульса"Запись" запускается формирователь1 1, который формирует короткий импульс и по С-входу устанавливаеттриггер 12 в единичное состояние.Сигнал логической единицы с выходатриггера 12 является разрешающимдля работы элементов И 6 и 7,Если преобразуемый код не нулевой,то...
Устройство для коррекции структурных кодов
Номер патента: 1644391
Опубликовано: 23.04.1991
Авторы: Красиков, Любицкий, Минаев, Ткаченко
МПК: H03M 13/00, H03M 13/12
Метки: кодов, коррекции, структурных
...единичный потенциал и производится режим коррекции по амплитуде. Для этого в счетчики 1 заносится на-чальный пороговый уровень (т,е. из всех счетчиков 1 вычитается одноФи то же число, соответствующее порогу по амплитуде), Затем происходит увеличение или уменьшение содержимого всех счетчиков 1 до тех пор, пока узел 4 контроля не выдает информациюо минимальном количестве ошибок, которая снимается с выходов 13,Пороговый выход счетчика 1 находится в единичном состоянии,.еслив счетчике 1 записана комбинация, соответствующая уровню: принятому выше порога (исходного), в противном случае пороговый выход - в нулевом состоянии. После коррекции ошибки, т.е.после достижения минимального количества ошибок, о чем свидетельствуетинформация с...
Дешифратор времяимпульсных кодов
Номер патента: 1646058
Опубликовано: 30.04.1991
Метки: времяимпульсных, дешифратор, кодов
...кодовыхгрупп.Рассмотрим работу дешифратора в 25режиме СамоконтрольПеревод в режим Самоконтрольосуществляется подачей на вход управления самоконтролем дешифратора высокого уровня, Этот высокий уровеньпоступает на вход сброса триггера 9 ии снимает блокировку, разрешая работу триггера по синхровходу,Кроме того, этот высокий уровеньпоступает на вход управления коммутатора 2, в результате чего он тран 35слирует на Р-вход триггера 7 импульсы тестовой кодовой группы блока 11.В этот момент на адресные входы блока 11 поступает адрес 40 45 50 Апопя а О аА 0ОиацПо этому адресу в блоке 11 в разРяде Р А +, (табл, 1) записано единичное значение, которое выполняет функцию первого импульса тестовой группы: Ре а,О,а ,00 = 1 М 1 Это единичное...
Дешифратор времяимпульсных кодов
Номер патента: 1647906
Опубликовано: 07.05.1991
Автор: Столяр
МПК: H03M 7/00
Метки: времяимпульсных, дешифратор, кодов
...меандр, сдвинутый относительно входного на время т - т/2; где т- период следования тактовых импульсов.Далее эти меандры поступают на тактовые входы первого и второго регистров 1 и 2 сдвига, Одновременно на объединенные информационные входы этих регистров через первый формирователь 11, который осуществляет нормирование входных импульсов по длительности, и элемент 8 задержки поступает сигнал, подлежащий дешифрации, и записывается в соответствующие регистры 1 и 2, а в дальнейшем под воздействием синхооимпульсов сдвигается и появляется на выходах регистров 1 и 2 через время Т, определяемое по формуле: Т = пт, где и - число соответствующего разряда регистра.С выходов регистров 1 и 2 сдвига сигналы поступают на соответствующие входы...
Преобразователь кодов из системы остаточных классов в двоичный позиционный код
Номер патента: 1647909
Опубликовано: 07.05.1991
Авторы: Васильев, Микула, Червяков
МПК: H03M 7/18
Метки: двоичный, классов, код, кодов, остаточных, позиционный, системы
...19 Р)где,)1 арщ рФР 4(Р 2)1 а - Р1 д= ррр(Р;) - функция Эйлера; р = - .Р РПреобразователь работает следующим 25 образом.Сигнал с входа 1 поступает на вход запуска распределителя 15 импульсов и считывает информацию, представленную остатками по основаниям системы остаточ ных классов, с регистров 5 группы. Считанная с . регистров 5 информация дешифрируется по каждому основанию на дешифраторах 6 группы и поступает на входы умножителей 7 унитарного кода на кон станту группы, с выходов которых значенияв двоичном коде поступают через блок 10 элементов ИЛИ на соответствующие входы сумматора 11, который выполняет суммирование по модулю Р Р 2Ри формиру 40 ет значение номера интервала, По сигналу свхода 2 полученное произведение поступает через...
Преобразователь кодов
Номер патента: 1647912
Опубликовано: 07.05.1991
Авторы: Барбаш, Здоровцов, Петунин, Поляков, Смоляницкий
МПК: H03M 9/00
Метки: кодов
...Прямым выходом триггер 4 переводит счетчик-регистр 13 в режим счета (1 = 1) и разрешает через элемент И 9 поступление синхронизирующих импульсов с входа 15 на С-вход регистра 1 сдвига, на первый еычитающий вход счетчика-регистра 13, на второй вход элемента И 12,Следующие разряды кодограммы (ее смысловая часть) записываются в регистр 1 сдвига с информационного входа 14 благодаря синхроимпульсам, поступающим с элемента И 9. Эти же синхроимпульсы поступают на первый, а через элемент И 12 - на второй вычитающие входы счетчика-регистра 13. Данный процесс продолжается до тех пор, пока на (гп+1) - (гп+1) выходах счетчика-регистра 13 не сформируется нулевой сигнал, т,е, до тех пор пока не будет записана в регистр 1 сдвига смысловая часть...
Устройство для суммирования фибоначчи-десятичных кодов
Номер патента: 1649535
Опубликовано: 15.05.1991
Авторы: Горлачева, Денисова, Козлюк, Лужецкий, Стахов
МПК: G06F 7/49
Метки: кодов, суммирования, фибоначчи-десятичных
...Узелкоррекции может быть реализован комбинационным или на основе ПЗУ, чтоболее экономично.Карта прошивки ПЗУ приведенав табл. 2.Узел 25 формирования переносовпредназначен для формирования переносов Р и Р в последующий разряд устройства в зависимости от поступающихна его входы переносов из преобразователя 19, узлов 20.1-203. сверткии сумматора 22.4, Это комбинационныйузел, реализующий функции Р и Р,которые задаются следующими логичес-кими выражениями:Ь Аг ФФ л /Р, Р + Р + Рч, + Р + Р + Р 6 31 2. учетом переносов из младшего разряда,формируемых узлом 25 младшего разряПри вычитании из десятичного операнда А десятичного операнда В каждый1. Устройство лля суммирования Фибоначчи-лесятичных кодов, содержащее в каждом разряде с первого...
Табличный преобразователь кодов
Номер патента: 1649669
Опубликовано: 15.05.1991
Автор: Хмельник
МПК: H03M 13/00, H03M 7/00
Метки: кодов, табличный
...нуль, так как не существует вектора "У", удовлетворяющего условию (10) . Таким образом, компоненты вектора "У" в начальный момент1 второй Фазы примут значения У , удовлетворяющие условию (8), но не удов летворяющие, вообще говоря, условию (12).По-прежнему, во второй Фазе У могут изменяться так, чтобы величина (7) уменьшалась. При этом из (13) следует, что У увеличивается при У ъц/2,,( состояние является неустойчивым, Таким образом, из (15) и (8) следует, что во второй Фазе величины 7принимают значения:У =(О, Ц), =,Д, (17)Эти зйачения принадлежат некоторо" му разрешенному вектору "У", посколь- ку двоичный вектор "У" в преобразователе может быть только разрешенным - в противном случае не соблюдалось бы условие (5).Итак, во второй Фазе...
Преобразователь кодов
Номер патента: 1649675
Опубликовано: 15.05.1991
Авторы: Петунин, Самойленко, Шурыгин
МПК: H03M 9/00
Метки: кодов
...информационной части кодограммы (последовательным сдвигом) в регистр 14 сдвига, подсчет числа "0" счетчиком 18 нулей и числа "1" счетчиком 3 единиц. С приходом маркера конца кодограммы на выходе элемента И 12 формируется единичный сигнал, который через открытый элемент И 13 поступает на обнуляющий вход триггера 20 и переводит его в нулевое состояние. В результате закрываются элементы И 10, 23 и 8 и открывается элемент И 5. С выхода элемента И 12 по-следовательность импульсов через открытый элемент И 22 поступает на вычитающие входы счетчика 18 нулей и счетчика 3 единиц.Открытый элемент И 5 обеспечивает: 1) подачу информационной кодограммы через блок 15 элементов И Ла входы программно-логической матрицы 16;2) Формирование единичного...
Преобразователь кодов
Номер патента: 1649676
Опубликовано: 15.05.1991
Автор: Катков
МПК: H03M 9/00
Метки: кодов
...и 3 и останавливается генератор 4 тактовых импульсов . Наличиесигнала на выходе блока 9 сравнениясвидетельствует об окончании преобразования последовательного щ-разрядногокодл в параллельный щ в разрядн код,который сформирован тлк, что в щ/2разрядах регистра 5 сдвига сформированы нечетные разряды, а в щ/2 разрядахрегистра 7 сдвига - четные разряды,При обратном преобразовании в щ/2разряды регистра 5 сдвига заносятсянечетные разряды параллельного щ-разрядного кода, в щ/2 разряды регистра 7сдвига - четные разряды параллельногощ-разрядного кодл, Сигнал, поступаюпдй на вход 17 начала сообщения, устанавливает триггер 10 в такое положение, которое запускает генератор 4тактовых импульсов и открывает элементы 11 и 12. Одновременно на входы...
Селектор времяимпульсных кодов
Номер патента: 1656677
Опубликовано: 15.06.1991
Авторы: Култынов, Михайлов, Шакиров, Щербакова
МПК: H03K 5/19
Метки: времяимпульсных, кодов, селектор
...сигналы будут разными, После этого счетчики 1 и 2 устанавливаются в исходное состояние путем перезагруэки с блока 5, Если импульсная помеха совпала с одним стробирующим импульсом, а полезные импульсы - с другим стробирующим импульсом пары(фиг. 2 а-г), то такая помеха не повлияет на результат работы селектора, так как устройство 7 неравнозначности не сработает раньше, чем будет сосчитано число импульсов (в рассмотренных примерахсчитается три импульса),1656677 Для сравнения рассмотрим фиг. 2 ж, где иллюстрируется помехоустойчивость устройства-прототипа, в котором стробирующий импульс не разделен на две части, как это предлагается в предлагаемом устройстве. При одном стробирующем импульсе помеха, находящаяся достаточно близко (в...
Устройство кодирования и вычисления синдромов помехоустойчивых кодов для коррекции ошибок во внешней памяти эвм
Номер патента: 1656689
Опубликовано: 15.06.1991
Авторы: Гостев, Егоров, Петров, Типикин
МПК: H03M 13/00, H03M 13/02
Метки: внешней, вычисления, кодирования, кодов, коррекции, ошибок, памяти, помехоустойчивых, синдромов, эвм
...каждая из трех тактов. Содержимое первого формирователя 7 увеличивается на "1" по модулю 1 в момент завершения третьего такта вгруппе (1=1+1),В каждой группе цикла устройство выполняет одни и те же операции над различными компонентами синдрома (таблицыумножения на постоянные коэффициентыпри этом используются разные). В первомтакте каждой группы текущая компонентасиндрома Яц считываетсямз блока 1 оперативной памяти через второй коммутатор 10в первый регистр 4. Во втором такте значение Яц, умноженное на сР, через второй коммутатор 1 О подается на вторыевходы блока 3 суммирования и по окончанию такта суммаМ ц +Оп - 1 - ц запоминается вь+третьем регистре 6. В третьем такте новое+значение компоненты синдрома Яц через второй коммутатор 1...
Преобразователь кодов
Номер патента: 1658390
Опубликовано: 23.06.1991
Авторы: Андреев, Малиночка, Черняк
МПК: H03M 7/30
Метки: кодов
...необходимо сложить два кода, первый код является кодом Фибоначчи, содержащим единицы в тех же разрядах, что и исходный код золотой пропорции, второй код является тем же кодом, сдвинутым на два разряда в сторону младших разрядов.При этом учитывая, что разряды с четными номерами кода расположены через один разряд друг от друга, и также разряды с нечетными номерами расположены через один разряд друг от друга, общие суммы а " для четных и, а также для нечетных и не превышают единицы, Это следует из того свойства кодов золотой пропорции, что при минимальной форме кода вес старшего разряда больше любого кода, записанного в младших разрядах. Учитывая то, что в коде золотой пропорции могут встречаться единицы, как в четных так и нечетных...
Декодер кодов рида-маллера порядка
Номер патента: 1660176
Опубликовано: 30.06.1991
Авторы: Ашихмин, Дмитриев, Лицын, Портной
МПК: H03M 13/47
Метки: декодер, кодов, порядка, рида-маллера
...декодируется блоком декодирования кода РМ (1,1)(2,3) ( 1 1) (2,3) ( 2 = (1, 1) 6 Д - 1, 1) = ( - 1, - 1. 1, 1) 7: 2) 6) Т = ( - 1, 1, -1, 1, 1, - 1, 1, - 1) 4.1; Вектор Гдекодируется узлом декодирования кода РМ (1,2)4,2, Вектор Бдекодируется блоком деко(3. 1)дирования кода РМ (0,1)4.3. Вектор Й/= (8. -12) декодируется блокомдекодирования кода РМ (1,1)у 3,2) (1 1)(3,2) (1 1)У") = 1 - 1, 1, - 1)Я 3,1) (3,2)5, Вектор Ю = (2, -6, 8, -6) декодируетсяблоком декодирования кода РМ (2,2)Ж ) = (-1, -1, 1, - 1) 2( ) = (1, - 1, 1, - 1)РезультатУ=(1, - 1, 1, - 1, 1, - 1, 1,-1, 1, - 1, 1, 1, 1,- 1, 1, - 1),Работает декодер следующим образом.Кодовый вектор длины 2 приходит иэ линии связи и записывается в регистр 1, откуда элементы вектора (зтомогут...
Устройство для уплотнения т кодов
Номер патента: 1662006
Опубликовано: 07.07.1991
МПК: H03M 7/30
Метки: кодов, уплотнения
...функциональных воэможностей устройства за счет уплотнения кодов с переменным значением 1. Устройство содержит реверсивный регистр 1 сдвига, элемент ИЛИ - И 4, счетчик 3, элемент И 5 и элемент ИЛИ 6 с соответствующими связями, Устройство может применяться в арифметико-логических, запоминающих устройствах и системах передачи данных, 1 ил.1662006 Составитель А. КлюевТехред М,Моргентал Корректор О. Кравцова Редактор Н. Рогулич Заказ .2137 Тираж 457 Подписное ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР 113035. Москва, Ж, Раушская наб 4/5 . Производственно-издательский комбинат "Патент". г, Ужгород, ул. Гагарина, 101 5ИЛИ-И и элемент ИЛИ, причем выходы разрядов счетчика соединены с первыми входами...
Комбинационный сумматор кодов фибоначчи
Номер патента: 1667052
Опубликовано: 30.07.1991
Авторы: Ткаченко, Харламов, Шарафутдинов
МПК: G06F 7/49
Метки: кодов, комбинационный, сумматор, фибоначчи
...- 2) - й разряд,Если только на входах -х разрядов первого и второго слагаемых есть единичный сигнал и есть сигнал переноса из ( - 1)-горазряда, то возникают единичные сигналы ряда сумматора соединен с первым входом переносов в ( + 1) - й и ( - 2) - й разряды. третьего элемента ИЛИ того же разрядаРассмотрим работу разряда сумматора сумматора, выход элемента ИСКЛЮЧАЮ- на примере. ЩЕЕ ИЛИ разряда сумматора соединен сДопустим, есть единичные сигналы на 5 первым входомтретьего элемента Итогоже входах -х разрядов обоих слагаемых и пе- разряда сумматора, выход четвертого реноса из(+2)-го разряда, тогда на выходе элемента ИЛИ ( + 2)-го разряда сумма- элемента 11 запрета будет единичный сиг- тора( =1- п, и - разрядность кода) соединал, на втором...
Сумматор логарифмических кодов
Номер патента: 1667053
Опубликовано: 30.07.1991
Авторы: Золотовский, Коробков
МПК: G06F 7/49
Метки: кодов, логарифмических, сумматор
...и 7 значения поступают на входы вычитаемого и уменьшаемогоблока 10 вычитания, на выходе блока 10вычитания формируется разность - С, которая содержит Й 1 целых разрядов и кдробных, в старших разрядов (- С 1) этойразности поступают на адресные входыблока 13 памяти, Р 2 последующих разряда(- С 2) поступают на адресные входы блока 14памяти.На первом выходе блока 13 памяти формируется функциявг(од 2 а 1, оя 2 а 2)-гаах 0 ой а 1, од 2 аг) .о 92(1+2= )о 92(1+2 1)На втором выходе блока 13 памяти формируется Р 1-разрядная функция2 - с 1+2 - с 1На выходе блока 14 памяти формируется величина С 212 чНа выходе суммы блока 11 сложенияформируется величина )од 2 В =: о 92 а 1+2 - с 1+ )о 92(1+2 ) + с 2,Если г 1= г 2 = О,1+2 с 1эта величина через блок...
Устройство для преобразования кодов
Номер патента: 1667257
Опубликовано: 30.07.1991
Авторы: Лебедев, Лиференко, Лукин, Марков
МПК: H03M 7/00
Метки: кодов, преобразования
...импульса длительностью в один тактовый интервал Триггеры 7, 8 сбрасываются в низкий уровеь по приходу на их Й-входы сигнала высокого уровня, Сигналы 9 (фиг. 29. ) поясняют работу первого и второго формирователей соответственно, В результате первый формирователь вырабатывает управляющий импульс тольо с приходом каждого четного импульса логического нуля на третий вход устройства, а нторой формировательтолько с приходом каждого нечетного импульса логического нуля на второй вход устройства,Сигнал с выхода первого формирователя (фиг, 2 й) проходит через элемент 10 за держки на 0,5 тактового интервала и поступает на второй вход элемента ИЛИ - 5 НЕ 3, На первый вход элемента ИЛИ НЕ 3подается на сигнал с че 1 вертого входа устроисгва. Сигнал с...
Преобразователь кодов с естественной избыточностью в двоичный код
Номер патента: 1667258
Опубликовано: 30.07.1991
Авторы: Красиков, Солнцев, Ткаченко
МПК: H03M 7/02
Метки: двоичный, естественной, избыточностью, код, кодов
...правило преобразования чисел в различных системах счисления с естествен ной избыточностью: хранящиеся значениявесов ряда разрядов системы в двоичной классической системе счисления в зависимости от значений а если а =. 1 и если а 1 - О, соответственно просуммировать и 20 отбросить.Регистр 1 сдвига служит для храненияпреобразуемого числаРегистры 2 сдвига группы служат дляхранения веса соответствующего разряда 25 в зависимости от системы счисления, в которой представлено число, выраженное в двоичной классической системе счисления, т.е. если в регистре должен храниться, например, вес "8", то он будет иметь вид "0001"Элементы 3 задержки группы предназначены для органиэации последовательно о поступления на входы элемента ИГ 1 И 4...
Устройство для контроля кодов
Номер патента: 1674380
Опубликовано: 30.08.1991
МПК: H03M 7/22
Метки: кодов
...второму и третьему входам элемента ИЛИ, выход которого является выходом устройства, выход первого элемента И соединен с первым информационным входом первого мультиплексора, выход первого элемента неравнозначности соединен с первым входом второго элемента И, выход которого соединен с вторым и третьим информационными входами первого мультиплексора и первым информационным входом второго мультиплексора, выход второго элемента неравноэначности соединен с первым входом третьего элемента И, выход которого соединен с четвертым информационным входом первого мультиплексора, вторым и третьим информационными входами второго мультиплексора и первым информационным входом третьего мультиплексора, выход третьего элемента неравнозначности соединен...
Генератор последовательностей кодов
Номер патента: 1675873
Опубликовано: 07.09.1991
Автор: Турко
МПК: G06F 1/02
Метки: генератор, кодов, последовательностей
...соответствии с номером обеспечивается элементами И 3.Последовательность о 0 формируется при помощи кольцевых четырехразрядных регистров 5 сдвига и сумматоров 7 по модулю два. В каждом из регистров 5 циклически сдвигается код 1000, причем частота сдвигов задается разрядными сигналами счетчика 1 и уменьшается вдвое при увеличении номера регистра на единицу, Один из входов сумматора 7.1 по модулю два соединен с источником б единичного уровня,Умножение согласно (правилу построения О-кодов) осуществляется на сумматоре 8 по модулю два, инверсный выход которого(функция Э КВИВАЛ ЕНТНОСТЪ) являетсявыходом генератора,Работа генератора иллюстрируется временными диаграммами.5 На фиг,2 показано формирование последовательности бь на выходах...
Устройство для сравнения кодов
Номер патента: 1675878
Опубликовано: 07.09.1991
Автор: Кадочников
Метки: кодов, сравнения
...логической "1" с прямого выхода которого разрешает прохождение тактовых импульсов через элемент И 8, с выхода которого тактовые импульсы через элемент ИЛИ 28 поступают на суммирующий вход счетчика 3, содержимое которого начинает увеличиваться, При увеличении адресов из блока 4 памяти считываются убывающие значения кодов и, если найдется код, равный коду на входах 6, то появля ется сигнал сравнения на соответствующем выходе схемы 5 сравнения, прекращается поступление импульсов на суммирующий вход счетчика 3, на выходе 23 появляется сигнал равенства кодов, а по сигналу на соответствующем выходе 2 дешифратора 1 можно определить номер найденного слова. Если и ри этом пуске в блоке 4 памяти не оказывается равного кода, то при увеличении...
Устройство для определения необнаруживаемых ошибок линейных кодов
Номер патента: 1676104
Опубликовано: 07.09.1991
Авторы: Карпенко, Людоговский, Ткачев
МПК: H03K 5/19, H03M 13/13
Метки: кодов, линейных, необнаруживаемых, ошибок
...информационных символом для )-го кодового слова, В первом такте работы, когда во входном регистре 1 записана нулевая комбинация, на выходе элемента ИЛИ - НЕ 5.1 в селекторе 5 состояний входного регистра формируется единичный сигнал, переводящий триггер 7 в единичное состояние и отпирающий элемент И 8 для прохождения тактовых импульсов на элементы 11, Элемент 9 задержки обеспечивает задержку тактовых импульсов на время, требуемое для прохождения сигналов в кодопреобразователе 10.На каждом такте осуществляются следующие операции,Сигналы с выходов входного регистра 1 поступают на входы регистра 2,5 кодового слова в блоке 2 кодирования как непосредственно, так и через элементы 2.1, 2,2, 2.3 и 2,4, в результате чего в регистре 2,5...
Устройство для контроля воспроизводимых кодов аналоговых сигналов
Номер патента: 1679558
Опубликовано: 23.09.1991
МПК: G11C 29/00
Метки: аналоговых, воспроизводимых, кодов, сигналов
...в формирователе 2 воспроизводимых кодов аналоговых сигналов, Формирователь 2 воспроизводимых кодов аналоговых сигналов вырабатывает,пенчатый делитель 9 частоты, который воздействует на фазовращатель 13, на цифровой компаратор 5, на второй регистр сигналы тактовой сетки, определяющие медвоичного числа с реверсивного счетчика 10, запускаемого сигналом выбора канала, поступающим по входной шине 8 управляющих импульсов в виде импульсов, имеющих частоту следования 1 Гц. Результат счета с реверсивного счетчика 10 поступает; кроме того, на дешифратор 3, производящий преобразование двоичного кода в семисегментный код, обеспечивающий отображение на индикаторах 4.Когда по входной шине 8 управляющих импульсов поступает импульс, порядковый...
Цифровой приемник дельта-модулированных сигналов многочастотных кодов
Номер патента: 1683181
Опубликовано: 07.10.1991
Автор: Охлобыстин
МПК: H04L 27/32
Метки: дельта-модулированных, кодов, многочастотных, приемник, сигналов, цифровой
...считываразрешающие обнуление и установку и фор ние, и наоборот,мируемые в блоке 1 синхронизации, показа- Выходные сигналы ОЗУ 2,3 поступаютнц на фиг.З к;л, соответственно. На элемент на блок 13 объединения, с выхода которогоИСКЛЮЧАЮЩЕЕ ИЛИ 12 в первой полови инФормация теперь считывается непрерывне интервала тд - 11 о из ПЗУ 6 считываютсяно в каждом цикле, либо из ОЗУ 4 либо иэзначения 31(пТ), а во второй С 1(пТ) и в тече ОЗУ 5 (для ОЗУ 2,3 аналогичную функциюниекаждойполовиныуказанногоинтервала ыполнял элемент ИЛИ 11), Считцваниесчитываются й значений сигнала х(пТ), на- производится с существенно более высокойкопленные за предыдущий цикл Тц50 частотой, чем запись, За время , (фиг,4 а);В каждом такте работы счетчиков 7,8...