Патенты с меткой «исправлением»

Страница 2

Устройство для сбора, кодирования, передачи и приема информации с исправлением ошибок

Загрузка...

Номер патента: 960898

Опубликовано: 23.09.1982

Авторы: Анищенко, Каханович, Коялис, Кучинский

МПК: G08C 25/04

Метки: информации, исправлением, кодирования, ошибок, передачи, приема, сбора

...-навеивать необходимое значение тока в гиниях связи, Субблок индикации позволяет осуществлять визуальный кон троль поступающей на вход устройства информации и состоит из светодиодов, например, типа АЛ 102 Б. При необходимости субблок индикации может быть отключен. Формирователь 3 импульсов состоит из Фильтра и триггеров Юмитта и предназначен для Формирования прямоугольных импульсов, необходимых для нормального функционирования интегральных схем, например, серии К 155 из несинусоидальных колебаний, поступающих из линий связи, а также для защиты информационных входов устройства от помех,Буферный регистр 4 выполняет функции приема и распределения поступающей информации, а также ее хранения в течение времени обработки, т.е.когда она...

Запоминающее устройство с исправлением ошибок

Загрузка...

Номер патента: 964736

Опубликовано: 07.10.1982

Автор: Конопелько

МПК: G11C 29/00

Метки: запоминающее, исправлением, ошибок

...+ Ь, первые 1 = Ьп разрядов которого являются информационными а по)следние Ь разрядов контрольными, помещается.в накопитель 3 по адресу,поступающему из адресного блока 1.В блоке 7 кодирования происходит вычисление контрольных символов путемсуммирования по модулю два блоковпо Ь разрядов в каждом.П ри м е р 1, Пусть 1 с = 16,16Ь = 4, тогда и = 4 = 4, т.е, при построении накопителя с длиной словав 1 б,разрядов используется четыреИМП с четырьмя шинами записи-считывания каждая и пусть в накопитель записывается информация 1 0 0 0 1 1 0 000101111.Тогда н контрольные разряды записывается информация 1 0 0 1, т.е.н накопитель заносится слово 1 О 0 01100.001011111001.В режиме считывания информации выходные данные подаются на формирователь 15...

Запоминающее устройство с обнаружением и исправлением ошибок

Загрузка...

Номер патента: 970475

Опубликовано: 30.10.1982

Авторы: Касиян, Кейбаш

МПК: G11C 29/00

Метки: запоминающее, исправлением, обнаружением, ошибок

...ИЛИ21 и элементы И 22,Устройство работает следующим образом,Накопитель 1 выполнен в виде нескольких зон 1- 1, 1- 2, 1-и, каждая изкоторыхсодержит определенное числослов и имеет контрольный код, запомненный по фиксированному адресу, апо разрядам контрольных кодов в своюочередь определяется их контрольныйкод и также запоминается по фиксированному адресу,Одна из зон памяти выполнена резервной, емкость резервного поля памяти определяется по интенсивностиотказов элементов памяти и периодамашинного времени между вмешательствами извне (например, замена отказавших элементов при технологическихобслуживаниях) или всего требуемогофонда машинного времени, если вмешательства извне невозможны.При отсутствии ошибки в считанномслове блок 4 обнаружения...

Запоминающее устройство с исправлением ошибок

Загрузка...

Номер патента: 982098

Опубликовано: 15.12.1982

Авторы: Борисов, Кузнецов

МПК: G11C 29/00

Метки: запоминающее, исправлением, ошибок

...накопителя и45 первому выходу коммутатора, а другой вход является одним из управляющих входов устройства, одни из входов блока декодирования и входы Формирователя сигналов некорректируемой ошибки подключены к выходам формирователя50 контрольных сигналов, вход которого и другой вход блока декодирования соединены с выходом второго регистра.На чертеже изображена Функциональная схема запомйнающего устройства с исправлением ошибок.Устройство содержит адресный блок 11 первый регистр 2, служащий для 8 4хранения входной информации, блок 3кодирования, накопитель 4, второй регистр 5, служащий для коррекции инФормации, формирователь б контрольныхсигналов, выполненный в виде двухуров.невого генератора синдрома ошибки,блок 7 декодирования,...

Микропрограммное устройство управления с исправлением ошибок

Загрузка...

Номер патента: 985789

Опубликовано: 30.12.1982

Авторы: Колосков, Колоскова, Типикин

МПК: G06F 9/22

Метки: исправлением, микропрограммное, ошибок

...из участков, выбираемые из нее на инфор 55 мационный регистр 5 по признаку адреса последней микрокоманды повторяемого участка и заносимые в счетчик 19 времени как начальная установка по информационным входам,Устройство работает следующим образом.Перед записью в память микрокоманд на каждом повторяемом участке выделяют циклические фрагменты из одной или нескольких микрокоманд) и в местах зацикливания вместо связей к ранее пройденным микрокомандам предусматривают переход к специально введенной микрокоманде, указывающей на циклический характер микропрограммы и позволяющей перейти к микрокоманде, адрес которой указан в регистре 6 адреса повтора. Независимоот числа циклов вводят одну дополнительную микрокоманду на всю микоопрограмму и при...

Оперативное запоминающее устройство типа с обнаружением и исправлением ошибок

Загрузка...

Номер патента: 999114

Опубликовано: 23.02.1983

Авторы: Бондаренко, Брянцев, Тафинцев, Титов

МПК: G11C 29/00

Метки: запоминающее, исправлением, обнаружением, оперативное, ошибок, типа

...и в случае ошибки выдает сигнал на входы элементов И 7 и на вход элемента И 35. Кро- ме того, считанная информация анализируется элементами И 12 и элементами ИЛИ-НЕ 21 по синхронизирующему их срабатыванию, второму стробирующему сигналу, поступающему на третий вход 38 устройства. В случае отсутствия неисправности в трактах считывания на входах и выходах элементов И 12 и ИЛИ-НЕ 21 соответственно будут комбинации сигналов, представлены в табл,1.Таблица99911" Табли ца 2 Элементы И 12 Элементы ИЛИ-НЕ 21 Выход Входы Выход Входы Тракты считывания Элемент И 16Состояние Трегистрачисла послеисправленияоцибки Элемент И 13Верно Сбой Вхо- Выходы ды Вхо- Выходы ды ВыхоВхо- Выходы ды Входы РС СС 1 2 1 2 1 о оо 1 о ао о о а 1 0 0 0 Гф 1 1 1 О1. 0 0 11 0...

Запоминающее устройство с исправлением ошибок

Загрузка...

Номер патента: 1083237

Опубликовано: 30.03.1984

Авторы: Богданов, Горшков, Кондратьев

МПК: G11C 29/00

Метки: запоминающее, исправлением, ошибок

...сдвига имитируется ошибка,которая с помощью сумматоров по модулю два вносится в считываемое из на копителя слово, При этом, если в сумматорах по модулю два в одном илинескольких разрядах имеются отказы,которые равносильны наличию кода "О"на соответствующих входах сумматоров,соединенных с выходами регистра сдви.га, то при этом контроль аппаратуры для коррекции ошибок либо Совсемне производится (при отказах в "О"всех входов сумматоров по модулюдва, соединенных с выходами регистрасдвига), либо производится не в полной мере (при отказах рассмотренноготипа на одном или нескольких входахсумматоров по модулю два). Следовательно, недостатком этого устройстваявляется неполнота контроля его узлов, что обуславливает низкую достоверность...

Декодер циклического кода с исправлением ошибок и стираний

Загрузка...

Номер патента: 1083387

Опубликовано: 30.03.1984

Авторы: Давыдов, Жуков

МПК: H03M 13/15

Метки: декодер, исправлением, кода, ошибок, стираний, циклического

...достижнния поставленной це-. ли в декодер циклического кода с исправлением ошибок и стираний, содержащий блок разделения комбинаций, первый выход которого подключен к входу регистра сдвига, а также мам жоритарные блоки, введены генератор контрольных проверок ".Стирание", генератор контрольных проверок "Ошибка", сумматор по модулю два и решающий блок, при этом первый и второй выходы блока разделения комбинаций подключены соответственно к входам генератора контрольных проверок "Ошйбка" и генератора контрольных проверок "Стирание", выходы разрядов которых подключены к соответствующим входам решающего блока, выходы которого через первый мажоритарный блок подключены к одному из входов сумматора по модулю два, к другому входу которого...

Запоминающее устройство с исправлением ошибок

Загрузка...

Номер патента: 1128294

Опубликовано: 07.12.1984

Авторы: Брюхович, Касиян, Кейбаш, Чофу

МПК: G11C 29/00

Метки: запоминающее, исправлением, ошибок

...выход которого подключен к первым входам дополнительных накопителей, одни из входов регистра контрольной информа ции подключены соответственно к выходам дополнительных накопителей и второму выходу логического блока, а .выходы - к вторым входам дополнительных накопителей и третьему вхо" ду логического блока, первый выход ;блока управления подключен к третьим входам дополнительных накопителей. и мультиплексора, другому входу регистра контрольной информации и одному из входов буферного регистра, другие входы которого соединены со-. ответственно со вторым. входом регист ра числа и информационным входом устРойства, а .выход подключен к третьему входу накопителя.На фиг. 1 изображена структурная схема предложенного,устройствами...

Запоминающее устройство с исправлением ошибок

Загрузка...

Номер патента: 1133624

Опубликовано: 07.01.1985

Авторы: Дичка, Дробязко, Корнейчук, Орлова, Юрчишин

МПК: G11C 29/00

Метки: запоминающее, исправлением, ошибок

...4.Каждый из регистров устройства представляет собой группу П -триггеров. Например, в регистре 2 входыП всех триггеров соединены с выходами накепителя 1, прямые выходы триггеров подведены к входам блока 4, а инверсные - к входам накопителя 1.Синхровходы С всех триггеров соедине. ны межцу собой и подключены к одному из выходов блока управления.Пример реализации блока 13 управления приведен на фиг. 2. В его состав входят 21 -триггеры 14,11 б - триггер 15, дешифратор 16, элементы И 17, ИЛИ 18, а также И-ИЛИ 19.После подачи питания исходное состоя. ние блока управления устанавливается по сигналу "Сброс", устанавливающему все 3 К -триггеры в нулевое состояние, а работа блока управления начинается подачей сигнала "Пуск", посту. пающего по...

Устройство для сбора, кодирования, передачи и приема информации с исправлением ошибок

Загрузка...

Номер патента: 1141439

Опубликовано: 23.02.1985

Авторы: Анищенко, Антоневич, Коялис, Сабаляускас

МПК: G08C 25/04

Метки: информации, исправлением, кодирования, ошибок, передачи, приема, сбора

...подключен кпервым входам первого дешифратораимпульсов, счетчика импульсов иэлемента И, выход которого соединенс первым входом первой группы элементов И, выход которого подключен,соответственно, к первьвювходамблока контроля и буферного регистраи к входу группы элементов ИЛИ, выход которого соединен с первым входом сумматора, выход которогосоединен с первым входом второгодешифратора импульсов, выход которого подключен к второму входу буферного регистра к третьему входу которого подсоединен выход блока контроля, выход счетчика импульсов подключен к второму входу первого дешифратора импульсов, первый и второй выходы которого подключены соответственно с первым входом нереключателя и с,входом триггера, первый выход которого соединен с...

Оперативное запоминающее устройство типа 2 с обнаружением и исправлением ошибок

Загрузка...

Номер патента: 1141452

Опубликовано: 23.02.1985

Авторы: Борисюк, Брянцев, Прудских, Уланов

МПК: G11C 29/00

Метки: запоминающее, исправлением, обнаружением, оперативное, ошибок, типа

...подключены к входам элементов НЕ группы, выходы которых соединены с другими входами дополнительных элементов И третьей группы, одни из входов дополнительных элементов И четвертой группы подключены к выходам дополнительных элементов И первой груп - пы, другие - к выходам регистрОв адреса, второй группы, выходы дополнительных элементов И третьей и четвертой групп через элементы ИЛИ группы подключены к входам дешифратора адреса, вторые входы дополнительных элементов И второй группы через элементы задержки соединены с другими выходами регистра сдвига.На чертеже показана структурная схема предлагаемого устройства.Устройство содержит накопитель 1, дешифратор 2 адреса, первую 3 и вторую 4 группы усилителей считывания, формирователи, 5 тока...

Постоянное запоминающее устройство с обнаружением и исправлением ошибок

Загрузка...

Номер патента: 1142862

Опубликовано: 28.02.1985

Авторы: Николаев, Раев, Храпко

МПК: G11C 29/00

Метки: запоминающее, исправлением, обнаружением, ошибок, постоянное

...элементов И соединены с входами элементов ИЛИ, причем выходы элементов ИЛИ основных блоков постоянной памяти соединены с входами третьей группы блока декодиро-, вания, входы четвертой группы которого подключены к выходам элементов ИЛИ дополнительных блоков посто янной памяти.На чертеже приведена блок-схема предлагаемого устройства.Устройство содержит основные блоки 1 постоянной памяти, дополнительные .блоки 2 постоянной памяти, блок 3 декодирования, дешифратор 4, элементы И 5 и 6, элементы ИЛИ 7 и 8,Блоки 1 предназначены для хранения основной информации, блоки 2 для хранения контрольной информации.Блоки 1 и 2 выполнены на полупроводниковых многоразрядных микросхемах памяти. Хотя каждый блок 1 или 2 является многовыходным (К - число...

Счетное устройство с исправлением сбоев (его варианты)

Загрузка...

Номер патента: 1192139

Опубликовано: 15.11.1985

Авторы: Демидась, Кондратик

МПК: H03K 21/40

Метки: варианты, его, исправлением, сбоев, счетное

...и разнесевенно со входной шиной 8=1 и со счет ны во времени. Первым подают рабочий ным входом счетчика 9=1, выходы кото- импульс по шине 1=1. Счет рабочих рого соединены с первой группой входов импульсов осуществляет счетчик 2=1 блока 11 сравнени я, вторая группа вхо- импульсов, счет контрольных импуль-ф дов которого соединена с выходами сов - счетчик 2=2 импульсов; резульсчетчика 9=2 первые входы элемен 5 таты их счета поступают в блок 3 срав тов ИЛИ г ппы 15ру 5 соединены соответст- нения. Пусть на выходе счетчика 2= венно с выходами элементов И группы импульсов находится число а а напервые входы элементов И кото- выходе счетчика 2=2 импУльсов - чисрой соединены соответственно с выхо- ло Ь. Если в процессе сравнения опдами счетчика...

Запоминающее устройство с исправлением ошибок

Загрузка...

Номер патента: 1226536

Опубликовано: 23.04.1986

Авторы: Дерикот, Дичка, Корнейчук, Палкин, Юрчишин

МПК: G11C 29/00

Метки: запоминающее, исправлением, ошибок

...4 (табл.1).)Таблица 1 Позиция Многочлены от ж Локаторыкода (элементы поля) в, предст. дес.предст. 0001 0010 0100 1000 0011 0110 1100 1011 0101 1010 0111 11101 1101 г (1 Мф =О 1 М. "-Ы 1,вз, г 12 О =О +Ы, =К+1б 10 10 и Ь г 12 0 фК 0 +ОЧК =0 +К 1к1% 13 14 1001 15 ления " на неприводимый многочлен+ М +1, а многочленам от ж однозначй Представление элемента М" в виде многочлена отравно остатку от де 3 1226536 бстеПени а . Это представление уста- да будет совпадать со степенью ю навливает такое соответствие между (нумерация позиций начинается с 1). разрядами слова и локаторами, при Если и =2 -1=15, то проверочная котором уменьшенный на 1 номер развя- матрица представляется в виде1226536 12 10 Синдром старшие разряды В В, - Вмладшие...

Запоминающее устройство с исправлением ошибок

Загрузка...

Номер патента: 1236559

Опубликовано: 07.06.1986

Автор: Делендик

МПК: G11C 29/00

Метки: запоминающее, исправлением, ошибок

...некорректируемой ошибки. Дешифратор 4 производит преобразование битов синдрома в биты состояния. При появлении однократной ошибки на линии одного из битов состояния появляется низкий уровень, обозначающий ошибку, бита,Биты состояния поступают на первые входы логических элементов исключающее ИЛИ 14 и 15. На вторые входы этих элементов поступают соответствующие биты дан ных, хранящиеся в регистрах данных 7 и 8. За элементами 14 и 15 следуют элементы НЕ 16 и 17, тем самым обеспечивается исправление ошибки. Если ошибки нет, то бит, хранящийся в регистре 7(8) данных, передается через логические элементы исключающее ИЛИ 14 и 15 и элементы НЕ 16 и 17 без изменения. При появлении двукратной ошибки на выходе блока 5 формирования сигнала...

Демодулятор сигналов, манипулированных минимальным сдвигом частоты с исправлением ошибок

Загрузка...

Номер патента: 1246400

Опубликовано: 23.07.1986

Авторы: Грусицкий, Невдяев, Попов

МПК: H04L 27/14

Метки: демодулятор, исправлением, манипулированных, минимальным, ошибок, сдвигом, сигналов, частоты

...последовательностях Ч иЧ ; ошибки присутствуют в одной изпоследовательностей Ч или Ч, ошибки присутствуют в обеих последова-, 45 тельностях.При отсутствии ошибок на выходевторого элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 7образуется комбинация из нулевых посылок, Эта комбинация поступает на 50 блоки 12 16 и 17 анализа ошибок.В этом случае дешифраторы 15 этих бло.ков не срабатывают, в результате чегосигнал логического 0 с,выходовблоков 1, 1 б и 17 анализа ошибок пос тупает на соответствующие входы третьего, четвертого и выходного элементов ИСКЛЮЧАЮЩЕЕ ИЛИ 18,20 и 11, и информационный сигнал с выхода второгоэлемента 5 задержки проходит на выходустройства без коррекции,В случае появления ошибок в информационном или проверочном канале, навыходе второго...

Запоминающее устройство с обнаружением и исправлением ошибок

Загрузка...

Номер патента: 1274006

Опубликовано: 30.11.1986

Автор: Скубко

МПК: G11C 29/00

Метки: запоминающее, исправлением, обнаружением, ошибок

...обработке информаци. емкостью 16 х 4 Кбит,независимо от варианта распределения двоичных знаков в массиве,Вариант распределения (при среднем положении перемычек 59) определяется информацией регистра 9, которая при управляющем сигнале на соответствуюцем входе 20 и по синхрони 45н 11зирующей команде Запись на соответствующем выходе блока 1 заносится в регистр 9 со счетчика 8, который считает однобитовые ошибки по50синхронизирующей команде пЧтение"на соответствующем выходе блока 1.При снятии потенциала "лог.Опс входа 19 на выходе элемента 2 ИИЛИ-НЕ 26 будет потенциал "лог.1",контроль битов информации будет осуществляться только на четность нако 55пителем 12. Управляющий потенциал"Коррекция" на соответствующем выходе распределителя 11 и...

Система передачи дискретной информации с исправлением ошибок

Загрузка...

Номер патента: 1283990

Опубликовано: 15.01.1987

Авторы: Захарченко, Киреев, Мариевич

МПК: H04L 1/12

Метки: дискретной, информации, исправлением, ошибок, передачи

...сднига 13. Расстояние между 1 и 1, 1 и к переходами, Е-м переходом и сигналом "Конец - начало" цикла выбрано не менее со е Следовательно в канал непрерывнопоступают сформированные кодовые комбинации с постоянным числом переходов значащих моментов модуляции.Из общего числа возможных реализацийотбираются только сигналы, в которыхчисло переходов равно четырем, местоположение переходов удовлетворяетуказанному алгоритму и расстояниемежду 1, ,1, Е переходами не меньше,чем на интервале стартстопного циклаисходного кода,С выхода выходного триггера 4сигнал поступает в канал связи,Информация с канала связи поступает на входной триггер 17, где осуществляется временная привязка фронтов принимаемых единичныхэлементовк генератору 15. С помощью...

Устройство вычисления функции с исправлением ошибок

Загрузка...

Номер патента: 1288690

Опубликовано: 07.02.1987

Автор: Азаров

МПК: G06F 11/16, G06F 7/50

Метки: вычисления, исправлением, ошибок, функции

...- на вход разрешения записи регистра 5, кроме того, "1" появляется на входе обнуления трехразрядного счетчика 10 бла годаря наличию "1" на выходе элемента И 27 и "0" на выходах элементов И 28 и 30.С приходом очередного синхроимпульса трехразрядный счетчик 10 обнуляется, триггер 16 переключает.ся в "1", к содержимому счетчика 8 импульсов прибавляется н 1 н, в регистре 5 имеется первый результат А, в регистре 6 - второй результат А, в регистре 7 - Г (А,), а на выходе узла 19 свертки по модулю три - Р (А ), Далее при отсутствии сигнала ошибки на выходе четвертого узла 14 сравнения с приходом следующего синхроимпульса к содержимому счетчика 8 импульсов прибавляется "1" в регистр 5 записывается второй результат А с выхода регистра 6, в...

Устройство декодирования с исправлением ошибок

Загрузка...

Номер патента: 1293855

Опубликовано: 28.02.1987

Авторы: Додин, Крутиков

МПК: H03M 13/51

Метки: декодирования, исправлением, ошибок

...того или иного сигнала на выход мультиплексора 7 с учетом качества канала, оцененного эа предыдущий отрезок времени, продолжитель 354055 а затем один из сигналов Л Л Лоф2 Л Л , А коммутируется на выкход мультиплексора 7 в зависимости от кода, поданного на управляющие входы мультиплексора 7 из кодопреобразователя 13.Если на выход мультиплексора 7 коммутируется сигнал А = 1, то он блокирует исправление каких бы то ни было символов входной кодовой после О довательности. В этом случае информация не исправляется и дополнительные ошибки устройством декодирования с исправлением ошибок не вносятся.Если на выход мультиплексора 7 коммутируется сигнал А , то исправление символов разрешается только в тех кодовых словах, которым...

Запоминающее устройство с исправлением ошибок

Загрузка...

Номер патента: 1297120

Опубликовано: 15.03.1987

Автор: Урбанович

МПК: G11C 29/00

Метки: запоминающее, исправлением, ошибок

...разноименных разрядах разных БИС (в обоих случаях общее число ошибок не больше Ь), то на выходе элемента ИЛИ 17 появляется единичный сигнал, который через элемент И 15 устанавливает на управляющем входе коммутатора 5 сигнал, который устанавливает на входах 3 накопителя 1 инверсное по отношению к считанному кодовое слово, которое записывается в те же ячейки накопителя. Затем производится контрольное считывание инверсного кодового слова, которое в блоке 8 сравнивается со считанным ранее (прямым кодовым словом). Состояние регистра 7 не кзменяется, На выходах 21 блока 8, соответствующих отказавшим разрядам, будут единичные сигналы, поскольку даже при записи в отказавшую ячейку инверсного сигнала ее логическое состояние не изменится. Если...

Запоминающее устройство с исправлением многократных ошибок

Загрузка...

Номер патента: 1300568

Опубликовано: 30.03.1987

Авторы: Орлов, Смирнова, Шетько

МПК: G11C 29/00

Метки: запоминающее, исправлением, многократных, ошибок

...2. Эти сигналы появляются на входа 18 и 15 блока 7 г, и элемент 2 И-ЗИЛИ 11 блока 7 г открывается, в результате на выходе элемента И 12 также появляется единичный потенциал, Ошибочный разряд складывается с единичным потенциалом с выхода элемента И 12, т.е. инвертируется, проходит через элемент ИЛИ 13 г и на сле дующем такте считывания, уже исправленный, записывается в регистр 5 г, Ни в одном другом блоке 7, 7 -7не возникает ситуации совпадения сигналов Х, У, Е и информация с выходов соответствующих регистров 5 проходит на их входы без изменения (Нерез элементы И 12 , ИЛИ 13 г) . Аналогичное положение характерно и для остальных блоков 1 -1 , так как ни в одном из них не возникает единичных сигналов Х и У. В случае возникновения двойной...

Запоминающее устройство с исправлением модульных ошибок

Загрузка...

Номер патента: 1302327

Опубликовано: 07.04.1987

Автор: Бородин

МПК: G11C 29/00

Метки: запоминающее, исправлением, модульных, ошибок

...24 - 26 сравниваются с соответствующими группами контрольных сигналов, считанных по выходам 11 - 13 из блока 1.При этом выполняется сравнение контрольных кодов по нечетному модулю, на пример семь, Таблица истинности работы,например, блока 25 при сравнении кодов по модулю семь приведена в табл. 1.Таблица 11302327 Продолжение табл. 1 Вычет значений Таблица истинности работы блока 25 при вычете значений считанного информационного числа (с выходов блока 17) записанногоинформационногочисла, считанныйиз блока 1 (выходы 12) О 1 2 3 4 5 6 7 5 6 4 5 Таблица 2 Номер отказавшего модуля при количестве ошибок в модуле 2, в (от блока 24) Значение кодана выходахблока 25 6 2 3 4 э В зависимости от результатов сравнения возможны следующие варианты...

Запоминающее устройство с обнаружением и исправлением модульных ошибок

Загрузка...

Номер патента: 1304080

Опубликовано: 15.04.1987

Автор: Бородин

МПК: G11C 29/00

Метки: запоминающее, исправлением, модульных, обнаружением, ошибок

...на выходы 15. Одновременно в блоках 19, 17, 21, 22 образук)тся из считанного числа три группы контрольных сигналов, которые в блоках 24 - 26 поразрядно сравниваются с соответствующими группами контрольных сигналов, поступающих из блока 1 по выходам 11 - 13.В зависимости от результатов сравнения возможны следующие варианты дальнейшей работььНа выходе блоков 24 - 26 нули. Это означает отсутствие ошибок и на выходах 35 будут нули, вследствие чего информация на выходах 15 может быть использована.На выходах одного из блоков 24 - 26 имеется одна или несколько единицпредполагается пуансоновский поток отказов). На соответствующем выходе 35 будет единичный сигнал, означающий, что произошел отказ в одной из групп контрольных разрядов блока 1....

Запоминающее устройство с исправлением ошибок

Загрузка...

Номер патента: 1305781

Опубликовано: 23.04.1987

Автор: Бородин

МПК: G11C 29/00

Метки: запоминающее, исправлением, ошибок

...Лог, 0", длительность кото рого должна быть больше задержки в блоке 1 и других блоках устройства.В формирователе 12 Формируются зна. чения первой группы контрольных сигналов, они записываются по входам 7, а в формирователях 16 и 14 формируется вторая группа контрольных сигна- . лов, которые записываются по входам 8.Кодирование по коду Бергера в простейшем случае заключается в том, что в качестве контрольного кода (в трех разрядах) используется число, в двоичной Форме указывающее количество единиц в разрядах одного модуля 2, состоящего, например, из семи информационных разрядов.В режиме считывания на вход 3 подают сигнал считывания, например "Лог, 1", На входы 5 подают адрес ячейки, информация которой необходима, на вход 4 - сигнал...

Запоминающее устройство с исправлением информации в отказавших разрядах

Загрузка...

Номер патента: 1317487

Опубликовано: 15.06.1987

Авторы: Бондаренко, Локтионов, Патракеев, Родин

МПК: G11C 29/00

Метки: запоминающее, информации, исправлением, отказавших, разрядах

...на входах чтения блоков 1 высокого логического уровня на выходах блоков 1 появляются сигналы признака неисправного разряда (ПНР), соответствующие В-разрядам записи в блоках 1. По задержанному относительно сигнала Чтение сигналу высокого логического уровня с элемента 17 задержки на время, необходимое для считывания с блоков 1, регистр 6 принимает сигналы ПНР с блоков 1. Элементы И 7 формируют на основе данных из регистра 6 на своих выходах корректирующую информацию. В этот момент времени с элемента 16 задержки высокий логический уровень поступает на входы записи блоков 1, а на входы чтения поступает низкий логический уровень, который формируется элементом ИЛИ 13 в результате поступления на один из его входов низкого логического...

Запоминающее устройство с исправлением ошибок

Загрузка...

Номер патента: 1363303

Опубликовано: 30.12.1987

Авторы: Горбенко, Терновой

МПК: G11C 11/00

Метки: запоминающее, исправлением, ошибок

...блокапамяти заполнены и для дальнейшей 10записи необходимо увеличить его емкость.Сигнал с выхода 32 через соответствующий элемент И 12, открытый сигналом с выхода дешифратора 10, обеспе чивает прибавление единицы в соответствующий счетчик 23 и, тем сажм,формирует адрес очередной ячейки дляданного блока памяти.На этом цикл записи слова заканчивается и выполняется запись очередного слова, Если запись производится в этот же.блок памяти, то словозаносится в следующую по номеру ячейку, Если же производится запись в 25другой блок памяти, то она начинается с нулевойячейки. Под воздействиемсигналов сдвига единица по кольцуциркулирует в регистре 36 сдвига,обеспечивая формирование необходимых ЗОуправляющих сигналов. Окончание процесса записи...

Устройство для декодирования с исправлением ошибок

Загрузка...

Номер патента: 1411981

Опубликовано: 23.07.1988

Автор: Карпухин

МПК: H03M 13/51

Метки: декодирования, исправлением, ошибок

...2-5(Фиг. 2) выполнен на первом - пятомбуферньх регистрах 15-19, первом 20и втором 21 сумматорах по модулю(2 - 1), преобразователе 23 кода иэлементе И 24. На фиг. 2 обозначеныпервые 25 и вторые 26 информационныевходы, первый - пятый управляющиевходы 27-31, первый 32 и вторые 33выходы.Блок 6 исправления ошибок (Фиг. 3)выполнен на буферном регистре 34,вычитателе 35 по модулю.(2 - 1),преобразователе 36 кода, сумматоре37 по модулю (2 - 1) и сдвиговом регистре 38. На Фиг. 3 обозначены первые 39 и вторые 40 информационныевходы, первый - третий управляющиевходы 41 - 43 и выход 44.Блок 7 вычисления ошибочных позиций (фиг. 4) выполнен на первом -5 О 5 20 25 ЗО 35 40 тринадцатом вычитателях 45-57, первом 58 и втором 59 сумматорах, первом...

Счетное устройство с исправлением сбоев

Загрузка...

Номер патента: 1422402

Опубликовано: 07.09.1988

Автор: Семеновский

МПК: H03K 21/40

Метки: исправлением, сбоев, счетное

...на вторые входы элементов И 5.1 и 5.2, в результате чего выход-. ные импульсы счетчиков проходят навходы элемента ИЛИ 10 и одновременно на входы элемечтов И-НЕ 9.1 и 9,2.В рассматриваемом случае (сигналы с выходов счетчиков 3.1 и 3.2 совпада.ют по величине и времени) с вь 1 ходов элементов И-НЕ 9.1 и 9.2 на вторые входы элементов И 2. 1 и 2.2 по-преж.142240 нему поступают сигналы "1" и счетпродолжается.Если один из каналов, например,второй (счетчик 3,2) присчитает им 5пульс помехи (фиг. 2, диаграмма 11),очередной импульс на выходе, счетчика3,2 (фиг. 2, диаграмма 13) начинает 4ся раньше, чем соответствующий импульс на выходе счетчика 3.1 (фиг.2,диаграмма 12), т.е. в этот момент навыходе счетчика 3.1 еще будет "0", ана выходе счетчика 3.2...