Патенты опубликованные 23.04.1982

Страница 43

Устройство для генерации векторов на индикаторе с черезстрочной разверткой

Загрузка...

Номер патента: 922718

Опубликовано: 23.04.1982

Авторы: Горнец, Лифшиц, Немировский

МПК: G06F 3/153

Метки: векторов, генерации, индикаторе, разверткой, черезстрочной

...т.е, на инверсном выходе регистра 78 или 119 занятости основного или дополнительного СФВм устанавливается уровень логическои " 1" . При этом информация с выходов триггера 6, регистра 7, постоянного запоминающего устройства 19 совместно с выходом младшего разряда регистра 9 кода вектора, регистра 10 через элемент 2 И-ИЛИ 70 (114) и группы элементов 2 И-ИЛИ 72-74 (118, 116 и 117) загружается соответствен 55но в регистр 57 (101)счетчик 58 (102) у регистр 59 (103) сдвига и счетчик 60 (104) длины вектора основного 18 6(дополнительного) СФВ. Для основногоСФВ одновременно с этим производится загрузка регистра 61 памяти,количество разрядов которого равночислу модулей памяти в блоке 76,от дешифратора 20 через группу элементов 3 И-ИЛИ 75. Далее,...

Устройство для генерации векторов на индикаторе с растровой разверткой

Загрузка...

Номер патента: 922719

Опубликовано: 23.04.1982

Авторы: Горнец, Лифшиц, Немировский

МПК: G06F 3/153

Метки: векторов, генерации, индикаторе, разверткой, растровой

...При этом информация на входах:11 - знак дх - 1 бит12 - значение х н - К бит13 - младшие разряды у-Кбит14 - код вектора - (2" -1) битк.15 - значение длины вектора - (2 -1) бит(в конкретной реализации устройства К=10; К=4) загружается соответственно в триггер 6, регистры 7- 10.Эта информация посредством дешиф"ратора 18 направляется в СФВ, номеркоторого задается регистром 8, одна Око загрузка выбраного СФВ происходиттолько тогда, когда выбираемый СФВсвободен, т.е, на инверсном выходетриггера 78 занятости СФВ устанавливается уровень логической "1", Приэтом информация с выходов триггера.6, регистра 7, постоянного запоминающего устройства 19 совместно с вы-ходом младшего разряда регистра 9кода вектора, регистра 10 через эле 50мент 2 И-ИЛИ...

Устройство для вывода информации

Загрузка...

Номер патента: 922720

Опубликовано: 23.04.1982

Автор: Непомнящих

МПК: G06F 3/153

Метки: вывода, информации

...1 содержит шифратор Х 11,состоящий из двух элементов 8 И-НЕ 12и 13, четырех элементов 2 И-НЕ 1417 и одного элемента 7 И-НЕ 18.ЯШифратор 1 содержит также шифраторУ 19, построение которого аналогичнопостроению шифратора Х 11.Блок 2 задания координат содержитшестнадЦать контактных площадок 2035 и управляющую ручку 36, Входыэлементов 8 И-НЕ 12 и,13, элемента2 И-НЕ 14 и элемента 7 И-НЕ 18 соединены с контактными площадками (36,30,922720 522,34, 32, 24 и 26) (36, 30, 22,28,35 31 23 и 27)у (20 и 21)1 (32, 3130 29 28, 27 и 26) соответственно.Однако реализация блока 2 задания 1координат может быть различна. Например, вместо контактных площадок.можно использовать фотодиоды, а вуправляющей ручке установить светодиод,При выборе определенного...

Устройство ортогонального преобразования по уолшу

Загрузка...

Номер патента: 922721

Опубликовано: 23.04.1982

Авторы: Докучаев, Зенцов, Свиньин, Смолов

МПК: G06F 17/14

Метки: ортогонального, преобразования, уолшу

...п 1 ах.т" х 1,К20 За счет незнацительного количественного усложнения схемы известногоустройства без нарушения ее однородности (вместо 2 - 1 регистров сдвигаИи стольких же сумматоров-вычитателей25 в предгагаЕмом устройстве используются 2 регистров сдвига и столькоже сумматоров-вычитателей) удалось. расширить область применения предлагаемого. устройства. Этому расширениюЗ 0 сопутствует либо увеличение точностипредставления анализируемого сигнала,либо при Фиксированной точностиувелицение быстродействия за счетприменения предлагаемого изобретения. 35 Формула изобретения 40В результате через 211+1 тактов после поступления на вход устройстВа ПЕРВОГО ОтСЧЕта т(Х 0) На ПаРаЛ- лельных выходах устройства сформируются 2 " коэффициентов...

Преобразователь кодов

Загрузка...

Номер патента: 922722

Опубликовано: 23.04.1982

Авторы: Беспалов, Будовский

МПК: G06F 5/00

Метки: кодов

...счетчика 2 1связан с вторым входом элемента И 11и вторым входом триггера 22, выходкоторого через элемент 24 задержкиподключен к второму входу элементаИ 10 и второму входу триггера .23,выход которого связан с первым входомэлемента И 11.Преобразователь работает следующим.образом.Информация, представленная в, двоичном коде, с выхода датчика 1 поступает на вход коммутатора 2, которыйпо сигналам из блока 7 производит еераспределение на адресную и,числовую,Каждое информационное слово, приходящее на вход коммутатора, сопровождается синхроимпульсом, формируемымв датчике 1 кодов и снимаемым с третьего его выхода. При этом перед первым и последним передаваемыми словами датчиком 1 вырабатываются соответственно сигналы "Начало" и "Конец"22 5...

Преобразователь двоично-десятичного кода в двоичный

Загрузка...

Номер патента: 922723

Опубликовано: 23.04.1982

Автор: Кучеренко

МПК: G06F 5/02

Метки: двоично-десятичного, двоичный, кода

...то получают следующий результат= ЕН-Р,что превышает значение обратного двоичного кора десятичного числа на (1."-1) Н, т.е. для получения квазиобратного кода уменьшают обратный кодкаждого из разрядов двоично-десятичного числа вобщей сумме на (-1 ) Н.Причем для упрощения преобразователя квазиобратный код единиц (Х)берут равным обратному четырехразрядному коду единиц, что позволяет получить его простым инвертированиемпрямого кода единиц; квазиобратныйкод разрядов Х-Хстроят из техже кодовых комбинаций, что и прямойкод соответствующих разрядов, вследствие чего дешифраторы квазиобратного кода по сложности и числу элементов эквивалентны дешифраторам прямогокода; квазиобратный код разряда Хцравен КкьКкь 1,=К,-5, где К - обратный кодразряда...

Преобразователь n-разрядного параллельного кода в последовательный и обратно

Загрузка...

Номер патента: 922724

Опубликовано: 23.04.1982

Авторы: Лобачев, Пеленович, Сталин

МПК: G06F 5/04

Метки: n-разрядного, кода, обратно, параллельного, последовательный

...источника информации в паралЦ 6По заполнении асинхронного сдвигающе-, го регистра 5 на выходе 11 блока 10 устанавливается уровень логической единицы, подтверждающий появление информации в параллельном коде на информационных выходах 12. Достоверность преобразования информации подтвержда". ется уровнем логической единицы на выходе 11 блока 10. Установление единичного уровня на выходах 13 в ответ на уровень логической единицы на выходе 11 блока 10 подтверждает прием информации потребителем иразрешает сброс информации в регистре 5. После сброса информации на выходе 11 блока .10 устанавливается уровень логическа" го нуля, чем разрешается перевод сигнала на входах 13 на уровень, соответствующий лагическому нулю.Предлагаемое устройство...

Устройство поиска экстремального значения параметров

Загрузка...

Номер патента: 922725

Опубликовано: 23.04.1982

Авторы: Лесков, Миронов, Самойленко, Скубилин

МПК: G06F 7/06

Метки: значения, параметров, поиска, экстремального

...упорядоченности (приоритетности), убывающей (возрастающей) от экстремума. Устройство поиска экстремальногозначения параметров по авт.св.ь" 525083, о т л и ч а ю щ е е с ятем, что, с целью расширения функциональных возможностей за счет упорядочения значения параметров, в устройство введены генератор тактовых импульсов, регистр сдвига, переключатель, элемент задержки, группа,элементов задержки, третья группа элементов И, причем вход генератора тактовых импульсов соединен с,выходомблока запуска, выход генератора тактовых импульсов соединен с входом регистра сдвига, выходы разрядов которого подключены к входам переключателя, выходы которого соединены с вторыми входами элементов И первой и.второй групп и вторым входом блоказапуска, выход...

Конвейерное устройство для одновременного выполнения арифметических операций над множеством чисел

Загрузка...

Номер патента: 922726

Опубликовано: 23.04.1982

Авторы: Долголенко, Луцкий

МПК: G06F 7/38

Метки: арифметических, выполнения, конвейерное, множеством, одновременного, операций, чисел

...кодом, т.е. в результате прохода первого операнда через блоки устройства происходит перевод его в избыточную квазиканоническую систему, причем энацение -го старшего разряда первого операнда получается в 1-м ярусе и остается в триггерах третьем и четвертом 1- го яруса, а также триггерах первом и втором (1+1)-го яруса.В третьем такте содержимое регистров и триггеров второго яруса передается аналогично описанному на регистры и триггера третьего яруса, содержимое регистров и триггеров первого яруса переписывается таким же образом на регистры и триггера второго яруса, а на регистры 6, 7 и 8, а также на триггер 9 с помощью устройства управления заносится код ЧР, в триггер 1 при этом, также с помощью устройства управления,...

Арифметико-логическое устройство

Загрузка...

Номер патента: 922727

Опубликовано: 23.04.1982

Авторы: Цесин, Шостак

МПК: G06F 7/38

Метки: арифметико-логическое

...соединен с выходом63; значения Функции И узла 4 формирования логических функций, значение 6 у поступает на выход узла 7селекции при наличии на втором прямом входе элемента И 42 управляющего сигнала 21, элемент И 43, первыйпрямой вход которого соединен с выходом Ту значения функции ИЛИ узла 4 формирования логических функцийзначение Т ; поступает на выход узла 7 при наличии на втором прямом входе элемента И 43 управляющего сигнала 23, элемент И 44, первый прямой вход которого соединен с выходом НЭ; значения функции Исключающее ЙЛИф узла 4 Формирования логических Функций, значение Н; поступает на выход узла 7 селекции при наличии на втором прямом входе элемента И 44 управляющего сигнала 25, выход Б значения суммы узла б по- тетрадного...

Устройство для формирования сигнала переноса при суммировании многофазных кодов

Загрузка...

Номер патента: 922728

Опубликовано: 23.04.1982

Авторы: Кочергин, Лекарев

МПК: G06F 7/49

Метки: кодов, многофазных, переноса, сигнала, суммировании, формирования

...к зависимости междумногофазным кодом и обычным цифровым кодом.На фиг,2 приведены сигналы пяти-.фазного кода (О, 0, 03, 04 и 0)и соответствующие им сигналы обычного цифрового кода, которые выражаются зависимостями .0=001,11733 - 0 0 118110 0 3 У 9 УЬ ф0501Согласно этим зависимостям элементы И 3 - б выдают сигнал о наличии на их входе кодовой комбинации,соответствующей следующим цифрамобычного цифрового кода первого операнда А А=9,А . А =8 ч 9Ф РА А:7 чф 8 ч 911 = чАА: бф фч ф ф 7 ч8 ф чф 1911 60Соответственно элементы И 7 - 10выдают сигнал о наличииина их входекодовой комбинации,. соответствующейследующим цифрам обычного цифровогокода второго операнда 65 Вч Вб ч7 ч 8 ч 91В 7 ч 8 ч 9. 1 ф РВ,В 19В соответствии с таблицей сложения цифровых...

Комбинационный двоичный сумматор

Загрузка...

Номер патента: 922729

Опубликовано: 23.04.1982

Авторы: Болдырев, Бушуев, Савотин, Шагурин

МПК: G06F 7/50

Метки: двоичный, комбинационный, сумматор

...возникновения переносов С соответствующих блоков 1, входы многовыходных элементов НЕ каждой группы соединены с выходами элементов "Монтажное И" 12 первого каскада с 1-гопо и-й соответствующей группы.Входы первого элемента "Монтажное И" 12 каждой группы соединены со всеми выходами запрета переносов блоков 1 данной группы.-к - х-л- к С к к Сх=к С, Формула изобретения Комбинационный двоичный сумматор, содержащий щ групп, причем каждая группа сумматора содержит .и блоков формирования сигналов возникновения н запрета переносов, блок Формирования внутригрупповых переносов, и блоков формирования суюая, а также блок формирования межгрупповых переносов, причем входы блоков формирования сигналов возникновения и зарата переноса соединены с...

Устройство для сложения и вычитания

Загрузка...

Номер патента: 922730

Опубликовано: 23.04.1982

Авторы: Кочергин, Кульбицкий, Селиванова

МПК: G06F 7/50

Метки: вычитания, сложения

...блока сравнения,который состоит из разрядных блоков10 - 13 сравнения, элементов И 14 -16 и элемента ИЛИ 17. Разрядные блоки сравнения осуществляют операциюсравнения чисел А и В(М щ 1, 2, 3,4) в каждом разряде многофазного кода, причем они должны форми ров ат ькак сигнал ф(А с В), так и сигналравенства АкщВ. Исключение составляет блок 10 сравнения младшего разряда, который Формирует только сигнал Д(А с В) .Работу разрядного блока сравненияпоясним с помощью диаграммы, представленной на фиг,4, на которой изображены сигналы фаэ операндов Аи В,соответственно д, д 1 .. д 5 и40Ь,1 Ьу, и таблица вычитания чисел А и В,.Вычитание двух чисел в десятичном позиционном коде приведено втабл.1.-4 Таблица 2 1 1 1 1 1 О 1 О О О В таблице...

Устройство для умножения в системе остаточных классов

Загрузка...

Номер патента: 922731

Опубликовано: 23.04.1982

Автор: Краснобаев

МПК: G06F 7/52

Метки: классов, остаточных, системе, умножения

...ретий мма отличии от известных емом устройстве опера производится непосред табличного умножения а чертеже изображена ная схема модульного стеме остаточных клас лю П (Р, =11) .5 92273мутатор 7, шестой, седьмой, восьмой,- девятый и десятый элементы ИЛИ 8,выходной регистр 9, пятый и одиннадцатый элементы ИЛИ 10, первый,второй, третий и четвертый элементы И11, двенадцатый и тринадцатый элемен-ты ИЛИ 12.Устройство работает следующим образом.Входы устройства модульного умножения по кодовым цепям для операндовх и у связываются входными регистрами 1 с цифровой вычислительной машиной. С входных регистров 1 операнды.чисел поступают на свои дешифраторы 152. Дешифраторы служат для преобразования операндов чисел машинногопредставления в операнды...

Устройство для умножения полиномов многих переменных

Загрузка...

Номер патента: 922732

Опубликовано: 23.04.1982

Авторы: Батура, Птичкин

МПК: G06F 7/52

Метки: многих, переменных, полиномов, умножения

...являются вторым входом арифметического блока.На фиг, 1 представлена структурная схема предлагаемого устройства; на Фиг. 2 - структурная схема блока управления; на фиг. 3 - функциональная схема блока регистров; на фиг.4 . функциональная схема блока сравнения; на Фиг. 5 - функциональная схема блока счетчиков; на фиг, б -,функциональная схема второго блока памяти; на Фиг. 7 - функциональнаясхема третьего блока памяти; на Фиг, 8 - функциональная схема арифметического блока,Устройство содержит блок 1 счетчиков, блок 2 памяти, блок 3 регист-,ров, блок 1 сравнения, блок 5 регистров, сумматор б, схему 7 сравнения, блоки 8 и 9 памяти, арифметический блок 10, блок 11 управления.Блок 11 управления предназначендля выработки сигналов управленияи...

Цифровой функциональный преобразователь

Загрузка...

Номер патента: 922733

Опубликовано: 23.04.1982

Автор: Рейхенберг

МПК: G06F 7/548

Метки: функциональный, цифровой

...вектора длятригонометрических Функций равенс= П (1 + 21) ) =1,1644353,3:для гиперболических Функций равенй,Вычисление указанных функций в данном ЦФП осуществляется следующим образом.Первоначально в регистрах 13, 14 и 17 устанавливается нулевое состояние. В регистр 15 заносится аргумент 8в регистр 16 - значение 1/1= = 0,858853, в регистр 12 - значе" ние 1/К0,737512191 при вычисле" нии тригонометрических функций. В любой 5 -й итерации с выходов бло ка 25 управления выдаются последовательности (серии) тактовых импульсов, которые сдвигают содержания блоков, 18 - 32 сдвига, а затем выдают содержания этих блоков и ре гистров 12 - 17 и очередную константу из блока 24 памяти на соответствующие входы сумматоров-вычитателей 1 - 10. Результаты...

Устройство для вычисления функций синуса и косинуса

Загрузка...

Номер патента: 922734

Опубликовано: 23.04.1982

Авторы: Мельник, Черкасский

МПК: G06F 7/548

Метки: вычисления, косинуса, синуса, функций

...Значение функций синуса и,косинуса достаточно находить в пределах изменения аргумента от 0до - , так как значения этих функций для произвольного значения аргумента в силу их периодичности можнополучить из значений .функций в интервале О, -) путем дополнительнойоперации типа сложения или изменениязнака,.Вычисление Функций з 1 п х и соз х от аргумента х 0 4 хв ) произвоЛдится в устройстве на основе следующих соотношений,Пусть хо - число, образованное старшими разрядами аргумента, Ь х - число, образованное младшими разрядами аргумента.То есть разбиваем аргумент х=О,х,х,х на сумму узловой точки хд=Охх,х и при.(1+ )выполняемые с погрешностью Е ( 2которая может быть сделана выходящейза пределы разрядной сетки...

Устройство для вычисления квадратного корня

Загрузка...

Номер патента: 922735

Опубликовано: 23.04.1982

Авторы: Крищишин, Мельник, Черкасский

МПК: G06F 7/552

Метки: вычисления, квадратного, корня

...влево, в результате чего получаем аргумент, приведенный к интервалу 1/4 1)Регистры 4 и 5 сдвига осуществля. ют сдвиг аргумента по сигналам управления дешифраторов 2, которые показаны на фиг. 4 и 5.Чтобы после выполнения операцииизвлечения корня привести число кформату с фиксированной запятой, егонеобходимо сдвинуть на - разрядоввправо, что вытекает из формулыРГХ= Гх 2 =1 Х 2 ОПосколькуР = У 5 2 +У 2 +УЗ.2 +У 4.(2 +23),тоР2 5+У 0. 2 +73 2 +74(2 + 2 )1 0. 1 0.(О, 000625) 0 = (О, 0000000000101000).В первом такте, после записи этогочисла во входной регистр 1 дешифра"торы 2 и 3 вырабатывают следующие 15 управляющие сигналы0; т= 0; К= 1;У 4= О; д= 1,Сдвиговые регистры 4 и 5 производят сдвиг числа влево наР = У 5 2 "+У 0 2+УЗ 2. +У(2 + 2 ) =...

Генератор случайной импульсной последовательности

Загрузка...

Номер патента: 922736

Опубликовано: 23.04.1982

Авторы: Басевич, Файнгольд

МПК: G06F 7/58

Метки: генератор, импульсной, последовательности, случайной

...выбором коэффициента деления й реверсивного счетчика 5 и тактовой частотой 1 т генератора б. По каждомувыходному сигналу (импульсу) реверсивного счетчика 5 формирователь 8 выра"батывает два одинаковцх строба(+) и(-), следующих один за другим(фиг. 2). Строб(+) поступает навход элемента И 3, а строб Т (-)на вход элемента И 7.В течение первого строба Т (+)35случайное число импульсов, йолучаемое после прохождения пороговогоэлемента 2 от генератора шума 1,через элемент И 3 и элемент ИЛИ 4записывается на суммирующий входФ40реверсивного счетчика 5. Во времявторого строба(-) точно такойже длительности, что и Т (+, случайное число импульсов через элемент И 7 записывается в реверсивный счетчик 5, но уже по вычитающему входу. Так как запись...

Датчик случайных кодов

Загрузка...

Номер патента: 922737

Опубликовано: 23.04.1982

Автор: Бугрим

МПК: G06F 7/58

Метки: датчик, кодов, случайных

...устанавли 35 вается число и, соответствующее общему числу "единиц" в результирующих случайных щ-позиционных кодах, в вычитателе 8 - число п 1, соответствующее числу позиций результирующего 4 в кода, в делителе 15 в качестве делителя устанавливается число п, соответствующее разрешенному числу следующих подряд "единиц". В компараторе 9 устанавливается число в. Сумматоры 4, 7 и 14. сброшены в "0"." В таком исходном состоянии на.делителе 6 формируется напряжение а, пропорциональное - , которое подает 0 ся на первый вход .блока 3. Это напряжение составляет - -ю часть от напряжения запиоания, соответствующего 6=1, при котором через блок 3 не могут проходить никакие сигналы с генератора 2. Величина - являетсяй 55 вероятностью появления...

Генератор случайных чисел

Загрузка...

Номер патента: 922738

Опубликовано: 23.04.1982

Авторы: Баканович, Жуховицкий, Мельник, Новиков

МПК: G06F 7/58

Метки: генератор, случайных, чисел

...Ме(11 й/8), 11, при Г(11/8 )фГ(12/8")1 Устройство может быть настроено на 2" независимых распределений Ч (х) или на однородный марковский процесс с 2 состояниями, При этом, для хранения множества значений условных функций распределения Гс(х/х"), соответствующих либо распределению Мс(х), либо Й-й строке матрицы переходных вероятностей марковского процесса, отводится одна страница или в блоке 4 памяти или в блоке 5 памяти. Загрузка выполнлется таким образом, что в блоке 5 памяти записываются значения Г(х/х 1 " ), обращение к.которым в процессе моделирования наиболее вероятно, оставшиеся значения Гс(х/хзаписываются в блоке 4 памяти.Пусть блок 5 памяти имеет четыре страницы, в запоминающее устройство"12 страниц, Пусть устройство настроено...

Дифференцирующее устройство

Загрузка...

Номер патента: 922739

Опубликовано: 23.04.1982

Автор: Редин

МПК: G06F 7/64

Метки: дифференцирующее

....работы отрицательными приращениями аргумента и игнорирование знака второй производной на отдельных участках изменения функции.Наиболее близким к изобретению по технической сущности является устройство, содержащее интегратор, входом приращений аргумента подключенный к первому входу устройства,инверсным входом приращении функциисоединенный с. выходом устройства иследящего интегратора, входом приращений аргумента соединенного стретьим входом устройства, а входомприращений функции соединенного с выходом сумматора, первым и вторымвходом соединенного с выходом интегратора и вторым входом устройствасоответственно 1 21,Недостатком данного устройства является невозможность функционирования по назначению при отрицательныхприращениях...

Частотно-импульсное множительно-делительное устройство

Загрузка...

Номер патента: 922740

Опубликовано: 23.04.1982

Авторы: Доронина, Лавров, Рылик

МПК: G06F 7/68

Метки: множительно-делительное, частотно-импульсное

...счетчика соединены с первыми входами соответствующих элементов И третьей 22740 ф группы, вторые входы которых соединены с третьим входом устройства и входом второго элемента задержки,выход которого подключен к входу об" нуления второго счетчика, выходы эле. ментов И третьей группы соединены с входами соответствующих разрядоввторого регистра,выходы которогоподключены к первым входам элементов . И четвертой группы, выходы которых соединены с входами соответствующих разрядов третьего счетчика, выходкоторого соединен с выходом устройства и вторыми входами элементовИ четвертой группы, согласно изобретению первый вход устройства соединен.с счетным входом второго счетчика, выход элемента ИЛИ соединен со счетным входом третьего счетчика.На...

Устройство для программного управления

Загрузка...

Номер патента: 922741

Опубликовано: 23.04.1982

Авторы: Гаркуша, Жулинский, Кутняков, Сергеев

МПК: G06F 9/06

Метки: программного

...16,14 и 17 первой и второй групп.Таким образом, в зависимостиот значения сигнала на выходе схемы6 сравнения на выход узла 10 переадресации проходит группа старших разрядов адреса команды, либо адресспециальной эоны отладки оператив. ного запоминающего устройства.Устройство работает следующим об О .разом.В исходном состоянии на первый вход устройства с пульта поступает код первой команды программы, а на вто-рой .его вход - адрес операнда, участ вующего в операции. 8 процессе работы после выполнения очередной команды в счетчик 1 команд добавляет" ся единица, либо на его вход с арифметическо-логического устройства машины поступает код команды перехода, а на вход регистра 2 поступает адрес операнда, уцаствующего в очередной операции...

Устройство микропрограммного управления

Загрузка...

Номер патента: 922742

Опубликовано: 23.04.1982

Автор: Хабибуллин

МПК: G06F 9/22

Метки: микропрограммного

...работает следующим образом.Информация, служащая для формирования адреса следующей ячейки, с выхода блока 1 поступает на вход элемента ИЛИ 12 и разрешает работу элемента И 14, если она отлична от ну-ля, при котором код операции из регистра 11 команд передается на буФерный регистр 7, если на первом уп-. о 15 2 о 25 эо 35 4 О 45равляющем выходе блока 1 записанаединичная информация, и генератор9 тактовых импульсов передает этот адрес через группу элементов И 6 на регистр 5 адреса. В остальных случаях, когда этот выход блока нулевой, генератор 9 тактовых импульсов производит прием адреса в буферный регистр 7 с выхода блока 1 через элемент И 14 и через элементы И 6 передачу следующего адреса микро- команды с буФерного регистра 7 на...

Устройство для организации мультиветвления процессов в электронной вычислительной машине

Загрузка...

Номер патента: 922743

Опубликовано: 23.04.1982

Автор: Мелехин

МПК: G06F 9/50

Метки: вычислительной, машине, мультиветвления, организации, процессов, электронной

...5055(8 регистров по 8 разрядов) и регистргрупп заявок (8-ми разрядный), в ко"тором фиксируется наличие заявок,функций устройства приоритета. Отличие заключается только в том, что операнд считывается не из ячейки накопителя, а из регистра заявок, непоказанного на фиг. 1. Команда для этого не требуется, так как определение приоритетной заявки обычно выполняется.на микропрограммном уровне, Следует отметить, что в устрой" стве функция приоритета задается в виде таблицы, хранимой в накопителе, Поэтому возможно задание любой функции и изменение заданных функций ,программным путем. Это обеспечивает гибкость и универсальность при существенной экономии аппаратурных затрат. Рассмотрим возможности организации в устройстве иерархической системы...

Устройство для обслуживания запросов в порядке поступления

Загрузка...

Номер патента: 922744

Опубликовано: 23.04.1982

Авторы: Горностай, Любинский

МПК: G06F 9/50

Метки: запросов, обслуживания, порядке, поступления

...функциямиТ 1 =(УНчУЗУ 1) Р, Т:=(1 хчУУ 1) 5;Т=(УНчУ.1 У) Р Т 1=(УхчУ У) 5;1 Ъ (УЗНА) РТЗ ( Ъхч 7 УЪ) 530С, =УхчУъУ:С=У хчУ 1, У 1С=Ух"У 1 Ур:у чУчУгде Н=У 1 УУЪ х=У 1 УУНа входе 26 устройства появляется35сигнал Р при необходимости записиочередного запроса в информационныйрегистр, а на входе 25 сигнал 5 при считывании запроса из информационного регистра для обработки.Устройство работает следующимобразом.В исходном состоянии после подачи импульса на установочный вход24 устройства регистры 1-3 очищены,45разряды регистра 6 управления игруппы триггеров 4 за исключениемтриггера Тгруппы, в который черезэлемент ИЛИ 19 запишется единица,находятся в нулевом состоянии. Уст 50ройство готово к записи запроса впервый информационный регистр, таккак...

Устройство для последовательного выделения единиц из двоичного кода

Загрузка...

Номер патента: 922745

Опубликовано: 23.04.1982

Авторы: Мохнобров, Розанов, Сорокин, Фролов

МПК: G06F 9/46, G11C 11/4063

Метки: выделения, двоичного, единиц, кода, последовательного

...регистра. 5 4Устройство для последовательноговыделения единиц из двоичного кодаработает следующим образом,В исходном состоянии триггеры1 и 2 находятся в нуле, в результатечего элементы Ивсех ячеек открыты,и на одном из входов элементов И 3и 4 присутствует разрешающий потенциал, Кроме того, сигналами с нулевых выходов триггеров 1 открываются по второму входу элементы И 3 всех ячеек.При выделении единиц из двоичного кода значения разрядов исходного кода подается на соответствующиевходы 9 устройства и запоминаются триггерами 2.Если значение разряда исходного кода равно единице, то сигнал с единичного выхода триггера 2 соответствующей ячейки через открытый элемент И 3 поступает на запрещающий вход элемента ЗАПРЕТ б данной ячейки,...

Устройство для управления переключением скользящего резерва

Загрузка...

Номер патента: 922746

Опубликовано: 23.04.1982

Авторы: Горшков, Забавский, Корольчук, Савватеев

МПК: G06F 11/07, G06F 11/20

Метки: переключением, резерва, скользящего

...ф 1. Элементы И-НЕ матрицы 3 стоемятся сработать, но цепи взаимных запретов (выход каждого элемента И-НЕ матрицы 3 связан со входами остальных элементов И-НЕ матрицы 3, стоящих с этим элементом в обшей строке) допускают срабатывание только5 9227 оаного элемента И-НЕ матрицы 3. То, какой из элементов И-НЕ матрицы 3 срабатывает, определяется случайными параметрами: чувствительностью элементов, помехами в цепях, амплитудами сигналов и т.д. После срабатывания одного из элементов И-НЕ матрицы 3 устанавливается состояние, при котором на его выходе будет присутствовать сигнал лощческого фО, а на выходах элементов И-НЕ мазчй рицы 3, стоящих в этой строке, появится сигнал логической 1. При появлении сиьнала логического фОфна выхоце элемента...

Устройство для контроля дешифратора

Загрузка...

Номер патента: 922747

Опубликовано: 23.04.1982

Авторы: Бабкин, Выстороп, Теслик

МПК: G06F 11/08

Метки: дешифратора

...на величину, пропорциональную поданному коду с дискретностью преобразования.Сигал с выхода преобразователя 5 код-аналог поступает на второй вход схемы 1 сравнения, которое вырабатывает на своем выходе сигнал ошибки только в том случае, если напряжение , на его входах отличаются на величину большую а ц, А это либо вместо требуемой будет возбуждена одна фложнаяф шина (в этом случае выходное напряжение преобразователя 5 аналог-код не будет соответствовать напряжению на выходе сумматора), либо возбуждены ,вместо требуемой две или более флож 392274 ются две или более фжжныхф выходных шин дешифратора, а сигнал на выходной шине соответствующей кодовой комбинации отсутствует.Ошибка не обнаруживается, если ошибочно возбужденные выходные...