Регистр сдвига
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 705522
Авторы: Брайловский, Крылов, Лазер
Текст
О П И С А Н И Е 705522ИЗОЬВЕТЕ Н ИЯ К АВТОРСКОМУ СВИДВПЛЬСТВУ Союз Севетскин Социалистическик Республик(61) Дополнительное к авт. свид-ву -ено 07.07.77 (21) 2507716/18-2ением заявки-2) Заявл 1 С 19/О с присоед еударственный коинте СССР не делам изобретений н открытий) Заявитель 54) РЕГИСТР СДВИГ Изобретение относится к области построения структур цифровой вычислительной техники и дискретной автоматики на потенциальных логических элементах.Известен регистр сдвига 1, построенный на элементах И - ИЛИ - НЕ.Наиболее близким из известных по технической сущности является регистр сдвига (21, содержащий в каждом разряде Р 8- триггер, причем управляющие входы КЬ- триггеров всех разрядов соединены с шиной синхроимпульсов,1 вНедостатки таких регистров сдвига заключаются в использовании большого количества логических элементов И - ИЛИ - ЙЕ (четыре логических элемента в каждом разряде) и большой потребляемой мощности.Целью изобретения является упрощение регистра сдвига (уменьшение количества логических элементов) и снижение потребляемой мощности. Это достигается тем, что в регистр сдвига для каждого нечетного и четного разрядов введен двоично-троичный триг О гер, выходы которого подключены к соответствующим входам КЯ-триггеров нечетного и четного разрядов, первые входы двоично-троичного триггера соединены с шиной синхроимпульсов, вторые входы двоичнотроичного триггера подключены к информационным шинам, третьи входы - к выходам КЯ-триггера нечетного разряда соответственно, выходы КЯ-триггеров нечетных разрядов соединены с первыми входами К 8- триггеров четных разрядов, а выходы К 5- триггеров четных разрядов - с информационными шинами,Сущность изобретения поясняется чертежом, где приведена функциональная схема регистра сдвига.Регистр сдвига содержит пары соседних разрядов 1 и 2, 3 и 4, шину сихроимпульсов 5, информационные шины 6 и 7, каждый нечетный разряд 1, 3., содержит К 5- триггер 8, каждый четный разряд 2, 4, содержит К 5-триггер 9, входы 10, 11 и 12 триггера 8, выходы3 и 14 триггера 8, входы 15 - 23 и выходы 24, 25 триггера 9, двоично-троичный триггер 26 входы 27 - 38 триггера 26, выходы 39, 40, 41 триггера 26 информационные входы 42, 43.Функционирование регистра сдвига происходит следующим образом.фо Формула изобретения эо и ао Пусть в начальный момент времени на выкодак 14 и 25 триггеров 8 и 9 и на информационном входе 42 установлены сигналы логического нуля. При этом на выходак 39 и 40 триггера 26 устанавливаются сигналы логической единицы, а на выходе 41- сигнал логического нуля, Изменение сигналов на информационных шинах 6 (42), 7 (43) допускается только при сигнале логического нуля на входе 5 синхроимпульса. После появления сигнала логической единицы на входе 42 и логической единицы на входе 5 происходит переключение триггера 26, при этом сигнал логического нуля устанавливается на первом выходе 39 триггера 26. Переключение сигнала на входе 5 в состояние логического нуля вызовет переключение первого триггера 8, при этом на его выходе 14 устанавливается сигнал логической единицы. После появления сигнала логического нуля на входе 42 и логической единицы на входе 5 происходит переключение триггера 26, при этом сигнал логического нуля устанавливается на выходе 40, Переключение сигнала 5 в состояние логического нуля вызовет переключение первого и второго триггеров 8 и 9, при этом на выходе 14 устанавливается сигнал логического нуля, а на выходе 25 - логической единицы. В следуюшем такте происходит установке на выходе 14 сигнала логической единицы, а на выходе 24 - сигнала логического нуля. Затем сигнал логической единицы на входе 5 вызывает переключение триггера 26 (на выходе 41 появляется сигнал логического нуля). После чего сигнал логи-. ческого нуля на входе 5 вызывает переключение второго триггера 9 (на выходе 25 появляется сигнал логической единицы) и т. д. Сигнал логического нуля на первом выходе 39 триггера 26 подготавливает переключение первого триггера 8 в состояние логической единицы и второго триггера 9 в состояние логического нуля, если первоначально он находился в состоянии логической единицы, Сигнал логического нуля на втором выходе 40 триггера 26 подготавливает переключение первого триггера 8 в состояние логического нуля и второго триггера 9 в состояние логической единицы, если первоначально он находился в состоянии логического нуля. Сигнал логического нуля на третьем выходе 41 триггера 26 подготавливает переключение только второго триггера 9 четного разряда в состояние соответствующее состоянию первого триггера 8 нечетного разряда если первоначально их состояния не совпадают, при этом первый триггер 8 не переключается. Сдвиг информации от одной пары соседних разрядов к другой паре соседних разрядов происходит аналогично сдвигу информации в регистре прототипа. При этом сдвиг информации за один тактболее, чем на один разряд исключаается, так как второй триггер 9 переключается при сигнале логического нуля на синхровходе 5, а триггер 26 при сигнале логической единицы на синхровходе 5.Таким образом, предложение позволяет на 12,5% уменьшить количество логических элементов И - ИЛИ - НЕ в схеме регистра сдвига, Кроме того, как видно из описания работы, каждая пара разрядов имеет три логических элемента И - ИЛИ - НЕ, находяшихся в состоянии логического нуля и четыре логических элемента И - ИЛИ - НЕ, находящихся в состоянии логической единицы. А у прототипа половина (четыре) логических элементов находится в состоянии логического нуля. Следовательно, выигрыш для каждой пары разрядов составляет один логический элемент, находящийся в состоянии логического нуля. Как известно,логические элементы ТТЛ в состоянии логического нуля потребляют мощность примерно вдвое большую чем в состоянии логической единицы. Поэтому выигрыш в снижении потребляемой мощности составит около 17%. Регистр сдвига, содержащий в каждом разряде РЬ-триггер, причем управляющие входы КЬ-триггеров всех разрядов соединены с шиной синхроимпульсов, и информационные шины, отличающийся тем, что, с целью упрощения регистра и уменьшения потребляемой им энергии за счет установки триггеров в единичное состояние, в регистр сдвига для каждого нечетного и четного разрядов введен двоично-троичный триггер, выходы которого подключены к соответствующим входам КЯ - триггеров нечетного и четного разрядов, первые входы двоичнотроичного триггера соединены с шиной синхро-импульсов, вторые входы двоично-троичного триггера подключены к информационным шинам, третьи входы - к выходам КЯ-триггера нечетного разряда соответственно, выходы КЯ-триггеров нечетных разрядов соединены с первыми входами РЯ- триггеров четных разрядов, а выходы Ю- триггеров четных разрядов - с информационными шинами. Источники информации,принятые во внимание при экспертизе1. Авторское свидетельство СССР432602, кл. б 11 С 19/00, 19.02.72.2. Букреев И. И. и др. Микроэлектронныесхемы цифровых устройств. М, Советскоерадио, 1976, с. 90, с. 142 (прототип).оставитель А. Во ред М, Левицкая Тех Тир Государе елам изоб сква, Ж - Патент,113035, Милиал ППП Редактор Д. Мил итеевЗаказ 8044/56ЦНИИП твенногоретений35, Рау г. Уж го омитот кая д у ронинКорректор М. ПожПодписноеета СССРрытийнаб д, 4/5Проектная, 4
СмотретьЗаявка
2507716, 07.07.1977
ПРЕДПРИЯТИЕ ПЯ А-7438
БРАЙЛОВСКИЙ ГЕННАДИЙ СЕНДЕРОВИЧ, ЛАЗЕР ИЛЬЯ МАРКОВИЧ, КРЫЛОВ ЮРИЙ СЕРГЕЕВИЧ
МПК / Метки
МПК: G11C 19/00
Опубликовано: 25.12.1979
Код ссылки
<a href="https://patents.su/3-705522-registr-sdviga.html" target="_blank" rel="follow" title="База патентов СССР">Регистр сдвига</a>
Предыдущий патент: Постоянное запоминающее устройство
Следующий патент: Ячейка памяти
Случайный патент: Датчик скорости вращения