G06F 7/38 — способы и устройства для выполнения математических операций только над машинными числами, например в двоичном, троичном, десятичном представлении
Отсчетное устройство
Номер патента: 661548
Опубликовано: 05.05.1979
Авторы: Гольтман, Каральник, Клинов, Тарнавский
МПК: G06F 7/38
Метки: отсчетное
...(число разрядов регистра и - четное).Блок определения знака 10, тактируемый распределителем, анализирует код старшего разряда и определяет знак циркулируемого кода. Логический элемент И 16, реагируя на О, в (и - 1) -м такте опрокинет в 1 триггер знака 18, единичный выход которого через элемент 2 И-ИЛИ 19 будет подключать к выходу сумматора 7 блок индикации 3 в нечетных тактах, обеспечивая вывод на индикацию прямого кода положительного числа. В режиме вычитания при переходе через 0 число примет отрицательное значение и будет отображаться дополнительным кодом в нечетных тактах и прямым кодом в четных тактах блока распределителя 1.Теперь в (п )-м разряде будет число 9 а в п - м - О, Реагируя на 9, логический элемент 11 17 опрокинет в 0...
Арифметическое устройство
Номер патента: 661549
Опубликовано: 05.05.1979
Авторы: Вирт, Лозовик, Немытов, Оранский
МПК: G06F 7/38
Метки: арифметическое
...сравнения 3 поступают вблок управления 4, в котором по сигналам, соответствующим значениямЧ. ., а, с учетом значений11 49 6я 1,осг,оЧ,11,о от предыдущего шага вычйслений вырабатываются э н ачени я4 ф ш,. ф Ч 1 (4), (8), (12) всоответствии с которыми в регистрах14,15 блоков 2 производится сдцигинФормацииимеющейся в них от предыдущего шага вычислений, и поступаетв соответствующие сумматоры 16,17блоков 2 для сложения (или вычитания) с содержимым сумматоров 16,17,полученным на предыдущем шаге вычислений, в зависимости от значенийЧ,Я,г 1, с,1. Второй шаг вычис 1,1лений закончен.,После выполнения последнего и-гошага вычислений в блоке 2 зафиксирован требуежй результат 2, которыйснимается с выхода 8 этого блока.Определение знака результата Е...
Устройство для извлечения квадратного корня
Номер патента: 661550
Опубликовано: 05.05.1979
МПК: G06F 7/38
Метки: извлечения, квадратного, корня
...выражения. При а=О подкоренное выражение не изменяется,аэ =О, а в остальных случаях иэ стар.ших разрядов вычитается величина 01или добавляется 11 (так как, 11 естьчисло 01 в дополнительном коде). Присуммировании старших разрядов под-коренного выражения и числа 11 навыходе р ячейки старшего разрядасигнал переноса отсутствует (р =О)только в одном случае, когда старшиеразряды подкоренного выражения равйы00, а в остальных случаях на выходепоявляется единица переноса (р)=1);Таким образом, наличие или отсутствие единицы переноса определяет цифру результата: при р =1 первая цифра результата а =1, а при р =О, а =О,В соответствии с этим алгоритмом на входы Ь (фиг, 1) ячеек первой строки матрицы поступают два старших 5 разряда подкоренного...
Конвейерное устройство для одновременного выполнения арифметических операций над множеством п-разрядных чисел
Номер патента: 662935
Опубликовано: 15.05.1979
Авторы: Долголенко, Корчинская, Луцкий
МПК: G06F 7/38
Метки: арифметических, выполнения, конвейерное, множеством, одновременного, операций, п-разрядных, чисел
...табл,2, то бла 1 бдаря"йалйчию кода 1в триггере 1 откроется схема 50 .14; и связанные с ее выходами схемы 15; и 16. Это приведет к тому, чтосостояние триггеров 4, 52 р 1 3 у 4 р 5 еф2 е+2 и 3;, изменится в срответствии с первыми двумя строками табл.2. Вследствие этого произойдет преобразование кодов двух соседних цифр частичного результата вида ОТ и 11 соответственно в коды 11 и О 1, Если же в триггерах 4, 5, 4 н 1 и 5,1 находится такая же ин ОФормация, как в двух нижних строках табл,2, то благодаря наличию кода1 в триггере 1; , откроется схема 10; и связанные с ее выходами схемы 11 е и 12 е . Это приведет к 65( квазиканоническим кодом, а содержимое триггеров 4; и 5;, а также 21 и 3;+1 остается прежним, поскольку схема 13; заперта...
Арифметическое устройство для выполнения операций над несколькими числами
Номер патента: 662936
Опубликовано: 15.05.1979
Авторы: Жабин, Корнейчук, Тарасенко
МПК: G06F 7/38
Метки: арифметическое, выполнения, несколькими, операций, числами
...662936 группы иэ И операндов (в последнем цикле число операндов может быть меньше И),В исходном состоянии в первом разряде регистра сдвига 6 записана единица, а в регистре 4 конца операции единица записана в разряде с номером 5 к(вод И),если к(оядИ) 0; И, если к (яос 3 И 1 = О. В каждом 1-м такте первого цикла на, 1 Овходные шины операндов 101-10+1 поступают 1-е разряды соответствуюащхоперандов . Каждый решающий блок 11 -1выполняет определенную операцию, атактирующие сигналы для них вырабатывает блок управления 2. После выполнения первых Ь+1 тактов на выходах решающего блока 11 присутствуетпервый разряд избыточного кода первого промежуточного результата.В (Ь+2)-м такте этот разряд начинаетобрабатываться в решающем блоке 12,для...
Устройство для вычисления функции
Номер патента: 662937
Опубликовано: 15.05.1979
Авторы: Жабин, Корнейчук, Макаров, Тарасенко
МПК: G06F 7/38
Метки: вычисления, функции
...16, в (1-1)-йразряд содержимого входного регистра 1 прибавляется единица. Если единичный сигнал поступает на информационный вход 18, единица прибавляетсяв 1-й разряд содержимого входногорегистра 1. Если же на информационных входах 16,17 присутствуют нули,содержимое регистра 1 не меняется, 45К началу второго такта сигналы с информационных, входов 16,17 снима" ,ются, а на управляющем входе 19 устанавливается единичный сигнал, кото" рый присутствует до конца 1-го Цикла вычислений.Во втором, третьем, четвертом и пятом тактах управляющий сигнал поступа" ет также на управляющий вход 18. По 55 этому сигналу в регистр 1 производит,ся прием кода, значение которого равно алгебраической сумме кода, находившегося в регистре 1 к. началу такта и...
Арифметическое устройство
Номер патента: 664171
Опубликовано: 25.05.1979
Автор: Войников
МПК: G06F 7/38
Метки: арифметическое
...сдвигов вправо частичного произведения, так как при всех других состояниях этих разрядов сдвиг частичного произведения производится на два разряда.,Таблица 2 двиг на 3 разряда вправощего устроИстна переписывается на регистр 2, а второй (множитель) нэ регистра 1 результата через элементы 9-10 И и элементы 18-19 ИЛИ переписывается в регистр 3 множителя (перед выполнением любой операции один иэ операндов находится н регистре 1 Ь результата) . Кроме этого, в этом такте умножения блок 7 управления записывает единицу в триггер 25 по шине 33, которая не переписывается на триггер первого знакового разряда,10 так как элементы 11, 12 И регистра 3 закрыты сигналом, поступающим с шины 35 блока 7 управления, Во втором так - те умножения элементы...
Устройство для перебора сочетаний
Номер патента: 665303
Опубликовано: 30.05.1979
МПК: G06F 7/38
...переключатель режимовс выходом блока формирователя серий импульсов 21.Недостатки устройства - большое количество аппаратуры и невысокое быстродействие,Цель изобретения - упрощение устройства и повышение быстродействия.Поставленная цель достигается тем,-й (т=1, , т) выход 1-го (1=1, ,кольцевого счетчика соединен с (т+1входом (1 - 1)-го кольцевого счетчика, ивые входы всех кольцевых счетчиков яв665303 Составитель В. Евстигн Техред Н. Строганова ректор И. позняковская Редактор И. Грузова Изд.334 Тираж 779дарственного комитета СССР ио делам изобретений 113035, Москва, Ж, Раушская наб., д, 4/5 Заказ 1133/12НПО Поиск Г Подписное открытий ипография, пр. Сапунова, 2 ются входами сброса счетчиков, счетныс входы счетчиков - входами запуска...
Устройство для вычисления функций у=е
Номер патента: 666540
Опубликовано: 05.06.1979
Авторы: Кондрашов, Плискин, Сухомлин
МПК: G06F 7/38
Метки: вычисления, уе, функций
...разряда второго счетчивыходы всех элементов запрета сонены со входами элемента И, а вэлемента ИЛИ соединен со входомрого счетчика,Целью изобретения являетширение функциональных возмза счет вычисления функции уЭта цель достигается за сго, что предложенное устройсдержит третий счетчик, группкоторого является установочнымидами устрояства, счетный вхонен с выходом элемента ИЛИ,выход третьего счетчика соедвходом второго счетчика.Структурная схема устройстваставлена на чертеже,Оно содержит первый 1 и второсчетчики, элементы запретамент ИЛИ 4, третий счетчикдом б.Устройство работает следующимобразом.На вход 7 устройства поступаеТЗаказ 3186/39 Тираж 779 Подписное ЦНИИПИ Государственного комитета СССР по делам изобретений и...
Арифметическое устройство
Номер патента: 669353
Опубликовано: 25.06.1979
Авторы: Жабин, Корнейчук, Сидоренко, Тарасенко
МПК: G06F 7/38
Метки: арифметическое
...этом код на выходерегистров 2 и 3 зависит от сигналовсоответственно на входах 12, 13 и10, 11. Если присутствует сигнал навходе 10 или 12 (а)= 1, в, =1), то изрегистров Э,и 2 выдается прямой код,а если сигнал на входе 11 или 13(а; =1, Ь, =1), то выдается дополнительный код. При отсутствии сигналовна входах 10, 11 или 12, 13 (а; =3,в; =О), коды из регистров 3 и 2 невыдаются. Код на выходе регистра 4зависит от предыдущего состояниястаршего (знакового) разряда сумма"тора 1. Если в этом разряде записаннуль (положительный знак), то из регистра 4 выдается дополнительный код,а если записана единица (отрицательный знак), товыдаетсн прямсЧ код.При выдаче дополнительного кода изрегистров 3 и 4 на входы сумматоравыдается обратный код содержимогоэтих...
Квадратор
Номер патента: 674015
Опубликовано: 15.07.1979
Авторы: Доля, Жила, Лупейко, Савин, Сорокин
МПК: G06F 7/38
Метки: квадратор
...состояния, суммирующего 2 п"разрядного устройства 2.С выходе элемента ИЛИ 40 блока формирования суммы й переноса второго разряда импульс через дополнительный элемент ИЛИ 44 поступает на входы элементов И 9, 11 блока управления и на суммирующий вход суммирующего 2 и - разрядного устройства 2,Так как на входе алемента И 9 блокауправления присутствует разрешающий положительный потенциал, то имппьс поступает на суммирующий вход счетчика 1.Этой оиерамей добавляется 1" и в счетчик 1 и и устройство 2.Поскопьиу в исходном состоянии счетчик 1 и устройство 2 находятся в нулевом положении, то в итоге в ннх запйсы. вается число "1" (О 001), т.е. 1=1.При поступлении по шине сложенияследующего импульса он проходит черезэлементы И 7, ИЛИ 15, элемент...
Арифметическое устройство
Номер патента: 674016
Опубликовано: 15.07.1979
Авторы: Дудыкевич, Максимович
МПК: G06F 7/38
Метки: арифметическое
...12 импульсов, поступающих с выхода блока вычитания 12, равна раз-. ности частот, поступающих на ее входы142- Х 5 Хз (2).Частота . 1 импульсов, поступающих с выхода элемента ИЛИ 5, равна сумме частот, поступающих на ее входы, и определяется выражением(8)ЯЯ - число, содержащееся в счетчике 2, получимщ е1Частотапоступающая на вход реверсивного счетчика 2 при его работе в вычитаюшем режиме, связана,с числом Я(М, содержащимся в нем, выражением д ЭГаФ( 14), имеемдй Ь) ид И,(Ц 81- ю- . (15)Прйюзведя разделение переменных вдифференциальном уравнение ( 15), полу Время преобразования в устройстве5 начинается с момента открывания элемента Запрет" .8 икончается в момент установки счетчика 1 в "0, при этом ключ 9 закрывает элемент Запретщ 8. 6За это...
Устройство для выполнения арифметических и логических операций
Номер патента: 674017
Опубликовано: 15.07.1979
Автор: Селезнев
МПК: G06F 7/38
Метки: арифметических, выполнения, логических, операций
...которого подается число с выхода преобразователя 5 кода. Из блока 6 управления возможна подачасйгнала р переноса в младший разряд сумматора 1.Выходной коммутатор 3 обеспечивает. формирование на выходе устройства резуль, тата К выполнения операций. На входы , этого коммутатора поступают сигналы,44 уА, А;и 8; ( выходной1сигнал разряда сумматора 1). На выходах тех разрядов коммутатора 3, для которых р: О ., формируются сигналы, соответствующие определенной логической функции от аргументов с, и а(. (вЧ частном случае это могут быть логиче 6ские константы "0" или "1). На тех выходах коммутатора 3, для которых )04=1, формируется результат выполнения заданной арифметической или логической операции над полями.На входы элементов И блока 10...
Цифровой квадратор
Номер патента: 675421
Опубликовано: 25.07.1979
Автор: Ремнев
МПК: G06F 7/38
...содержит вычитаюший счетчик 1,первую 2 и вторую 3 группу элементов И, эле.менты задержки 4 и 5, элементы ИЛИ 6, сумматор 7, По входной шине 8 в устройство им.пульсно заносится число, возводимое в квадрат,по входу 9 поступает опорная частота. Выход,каждого -го разряда счетчика через элементыИ второй группы управляет прохождением опорной частоты в устройство и одновременно черезсоответствующую группу элементов И 3 соеди.нен с входом 1-го разряда сумматора,Устройство работает следующим образом,При занесении числа п по входной шине 8 онопоступает в сумматор 7 и вычитающий счетчик1, через который воздействует на элементы Ивторой группы 3. В устройство поступает опорная частота. С приходом первого импульса число в счетчике...
Арифметическое устройство
Номер патента: 682894
Опубликовано: 30.08.1979
Авторы: Алумян, Григорьян, Шагинян
МПК: G06F 7/38
Метки: арифметическое
...случае несовпадения знаков слагаемых, за исключением уровней на- ЗОпряжений на выходе элемента 10 неравнозначности и, как следствие, на выходе элемента НЕ 32, которые меняются на противоположные. В силу этого на все времясчета элементы И 16 и 21 блокируются. 35Элемент И 14 отпирается, а элемент И 20подготавливается к отпиранию по обнуленип счетчика. Разрешающий уровень напряжения с выхода элемента ИЛИ 23 привозбуждении шины 34 алгебраического сложепия отпирает элемент И 11, и импульсысчета поступают через отпертый элементИ 14 и элемент ИЛИ 18 на счетный входсчетчика 6 и через элемент ИЛИ 16 насчетный вход счетчика 2. По обнулении 45счетчика 2 в счетчике 6 получается модульпервого слагаемого. При этом высокимуровнем напряжения,...
Устройство для вычисления степенных функций
Номер патента: 682895
Опубликовано: 30.08.1979
Авторы: Рейхенберг, Шевченко
МПК: G06F 7/38
Метки: вычисления, степенных, функций
...) =О, 1, 2 п (п - число разрядов),Рекуррентные соотношения вычисляютсяодновременно (параллельно) в итерационном процессе. Каждое рекуррентное соотношение в описываемом устройстве вычисляется последовательно за пт тактов, гдет=(1 о)зи) число дополнительных защитных разрядов для компенсации погрешности усечения чисел при сдвиге,Вычисление указанных функций в описываемом устройстве выполняется следующимобразом.11 ервоначально в регистр 11 (и в сдвиговые регистры 8, 9 и 19) заносится значениепервого аргумента х, в сдвиговый регистр5 - значение второго аргумента у, двиговые регистры б, 7 и 10 и 20 устанавливаются в нулевое состояние,Б любой 1-й итерации с выхода блока 15управления выдаются последовательности(серии) тактовых импульсов,...
Устройство для извлечения корня третьей степени
Номер патента: 684538
Опубликовано: 05.09.1979
Авторы: Кравченко, Примиский, Франко, Цуканова
МПК: G06F 7/38
Метки: извлечения, корня, степени, третьей
...элементной базы позвоим ляет сделать устройство надежным и коМ- т пактным 5счетчика 10 и код К ф Я из счетчика 11, Этот же единичный потенцФл слевого выхода триггера 3 открываетмент И 5, на первый вход которого и.упают импульсы от генератора 6. Тревход алемента И 5 также открыт единным потенциалом с выхода схемы сравния 9, фиксирующей равенство кода Мззаписанного в регистре 7, и кода И = 3снимаемого с выходов счетчика 11,атом схема сравнения 9 настроена такобразом, что код, принимаемый со счечика 11, уменьшается в(т.е.схемасравнения имеет со стороны своих первыхвходов масштабирующий преобразователь),Таким образом на схеме сравнения реатпОно сравниваются код Ю и Н 2= 1 Я,Через открытый элемент И 5 от генератора,импульсов 6 и второй...
Устройство для логарифмирования чисел
Номер патента: 684539
Опубликовано: 05.09.1979
Автор: Примиский
МПК: G06F 7/38
Метки: логарифмирования, чисел
...того, предложенное устройствоне требует логических развязок междуразрядами входного счетчика, чтобы входные импульсы могли непосредственно попасть на вход любого разряда счетчика.Таким образом, предложенное устройствосущественно проще известных устройств.аналогичного назначения. 6845 Пятый, шестой, седьмой входные им 1пульсы не изменяют состояния .выходногосчетчика, так как возникающие ймпульсы55переноса с выходов триггеров 2 2 не,0 упроходят на выходной счетчик так какэлементы И 4 е, 41 закрыты нулевымипотенциаламис единичных выходов триг 3Первый импульс пеоебрасывает в состояние "1" триггер 2 , При этом выходной счетчик по-прежнему находится в состоянии "0", т,е, Ц 1=0.При приходе второго ймпульса триггер 2 переходит в состояние 0", и...
Устройство для извлечения квадратного корня
Номер патента: 684540
Опубликовано: 05.09.1979
Авторы: Гайдученко, Глотов, Трошина, Шахматов
МПК: G06F 7/38
Метки: извлечения, квадратного, корня
...т.д. На вторые входы двух младших разрядов сумматоров 5 всех50 столбцов матрицы по входным шинам 3 постоянно заносится "1", Б первом столбце матрицы осуществляется суммирование первого остатка подкоренного выражения, равного "0", который поступает на сумматор 5 по входным шинам 1 и дополнительный код величины 000;01 который поступает на сумматор 5 по входным шинам 4. Перенос старшего разря 40 4да сумматора 5 первого столбца матрицы записывается в старший разряд р.- гистра результата по выходной шине 10.Одновременно этот перенос поступает на первые входы элементов И 8 и через элемент НЕ 6 на вторые входы элементов И 7 второго столбца матрицы. На вторые входы элементов И 8 поступает второй остаток подкоренного выражения с выходов...
Вычислительное п-разрядное устройство
Номер патента: 686028
Опубликовано: 15.09.1979
МПК: G06F 7/38
Метки: вычислительное, п-разрядное
...произведения через элементы И 4 на соответствующие входы параллельных АЛБ 1 каждой 65 группы устройства поступает значе68 б 028 1 Р:А 0 РтВ:2 А 1 Р:А+В. 155 где формула изобретения ние младшего разряда множимого взависимости от значения соответствующего разряда множителя. При необходимости можно с выхода умножителя снимать и-разрядный результат или2 и-разрядный результат. При А ) 0 и В с О, по алгоритму умножения чисел, заданных в дополнительном коде, необходимо из конечной суммы произведения вычесть кодмножимого. Для этого и/2-й дешифратор нырабатынает коды настройкии/2 -ым АЛБ, указанные н таблице,При А с 0 и В ) О, из алгоритмаумножения чисел, основанного на расширении разрядной сетки, следует,что необходимо заполнить...
Вычислительное устройство
Номер патента: 687448
Опубликовано: 25.09.1979
Авторы: Грачев, Костецкая, Федоровская, Яковлев
МПК: G06F 7/38
Метки: вычислительное
...сумматоры, блоки сдвига, дискриминатор знака, причем входы первого, второготретьего регистров соединены с выходами соответственно первого, второго, тре 1 ъего сум.маторов, выходы первого и третьего регистровсоединены с первыми входами соответственнопервого и третьего сумматоров, второй выходпервого регистра через первый блок сдвигаподключен к первому входу второго сумматора, второй вход первого сумматора соединенс выходом второго блока сдвига, а выходызнаковых разрядов второго и третьего регистров соединены с входами дискриминатора знака, о т л и ч а ю щ е е с я тем, что с цельюрасширения функциональных возможностей пупутем обеспечения возможности вычислениякорня квадратного, оно содержит два элементаИ, элементы ИЛИ, причем...
Цифровое устройство ограничения числа по модулю
Номер патента: 690477
Опубликовано: 05.10.1979
Авторы: Гайдукова, Демина, Кривего, Шабунина
МПК: G06F 7/38
Метки: модулю, ограничения, цифровое, числа
...оно отрицательно или в обратном коде, если оно положительно. Анализ знаков в этом случае ведется первым блоком 6, он же выбирает соответствующие сигналы, управля.ощие работой преобразователей 5 и 12.В случае подачи на первый или втоэой входы сумматора обратного (инверсного) кода одного из слагаемых в цепь переноса младшего разряда сумматора 4 с блока коррекции 7 в такте суммирования этих чисел поступает единица. Анализ знака содержимого регистра 1 осуществляется вторым блоком 13 анализа знаков, которыйявляется дополнительным к первому блоку 6анализа знаков.Обя блока анализа знаков представляютсобой набор элементов И, ИЛИ, вырабатывающих управляющие сигналы для управления преобразователями кодов 5 и 12.Результат вычитания модулей...
Устройство для вычисления корня пятой степени
Номер патента: 691848
Опубликовано: 15.10.1979
Авторы: Рейхенберг, Шевченко
МПК: G06F 7/38
Метки: вычисления, корня, пятой, степени
...в блок 17 управления, кото.рый прекращает выдавать тактовые импульсы 15на следующей итерации, так как процесс вычисления окончен. Каждая итерация выполняется за (и+пт 1 ) тактов,где п=одо - число дополнительных защитных разрядов длякомпенсации погрешности усечения чисел при,сдвиге. Для сдвига и умножения промежуточных результатов необходимо от 1 до 5 так-тов. Максимальное количество итераций равно (и+1), Максимальное время вычисленияодновременно четырех указанных функций25благодаря асинхронному режиму вычисленияв тактах равноТрах(и+1) (и+п 1+5) = О (и+10) +9Параллельно-последовательная структуразопредложенного устройства обладает простотойсхемных решений из стандартных цифровыхэлементов и может быть изготовлена в видеодной...
Устройство для возведения в степень
Номер патента: 691849
Опубликовано: 15.10.1979
Авторы: Дудыкевич, Максимович
МПК: G06F 7/38
Метки: возведения, степень
...время в суммирующем счетчике 1 число й, (1) изменяется от йп до Ип 1, а в реверсивном счетчике 2 число М,(т) изменяется от йп 1 до М (й - результирующее число, записанное в счетчике 2).Проинтегрировав выраже. ние (20), подставив пределы изменения пере.менных, получим1ан я 1аК Я ч .г НИ (2)н или, произведя необходимые преобразования(28) Таким образом, предложенное устройство поэволяет получить дробные и отрицательные стене.ни, что значительно расширяет его функциональ.ные возможности. Формула изобретения Устройство для возведения в степень, содер.жащее делители частоты, генератор тактовойчастоты, первую группу элементов И, потенциальные входы которых соединены с разрядными выходами счетчика и вторую группу элементов И, отличающееся...
Арифметико-логическое устройство
Номер патента: 693368
Опубликовано: 25.10.1979
Авторы: Городецкий, Грачев, Дряпак, Иванов, Палагин, Тиме
МПК: G06F 7/38
Метки: арифметико-логическое
...12 и 13 соединены с выходами накапливающего сумматсьра 6 и регистра признаков 7, а их выходы соединены соответственно с шинами входа-выхода 2 и 3. Коммутаторы передают на эти шины содержимое накапливающего сумматора 6 или регистра признаков.Арифметико-логическое устройство (АЛУ) предназначено для построения микропроцессов параллельного действия с микропрограммным управлением, АЛУ позволяет выполнять арифметические и логические действия над байтами, поступающими по шинам входа-выхода 2, 3, и опе- .рации пересылок между входящими в его состав регистрами и шинами.Все действия по приему, пересылке и обработке информации в АЛУ осуществляются управляющими сигналами, формируемыми дешифраторами микрокоманд 5. Эти сигналы поступают с выходов...
Устройство для вычисления логарифмов чисел, представленных единичными кодами
Номер патента: 694860
Опубликовано: 30.10.1979
Авторы: Милов, Тарасенко, Теплинский
МПК: G06F 7/38
Метки: вычисления, единичными, кодами, логарифмов, представленных, чисел
...вход которого связан с выходомэлемента ИЛИ, а выход ключа - со счетным входом первого счетчика.На чертеже представлена структурнаясхема предложенного устройства.694860 5 где первого Составитель А. ЗоринРедактор И. Грузова Техред А. Камышникова Корректор А, Степанова Заказ 2521/4Тираж 780 Изд.623 Подписное 3Она содержит первый 1 и второй 2 счетчики, группу 3 элементов И, элемент 4 задержки, элемент ИЛИ 5, ключ 6, дешифратор 7.Устройство работает следующим образом.В устройстве после поступления первого входного импульса значение счетчика 1 равно единице, а значение счстч:и;а 2 - нулю. При этом на первом выходе дешифратора 7 устанавливается сдшпща, которая поступает на запрещающий вход ключа 6. Единица на первом выходе дсшиф. ратора...
Устройство для цифрового усреднения двоично-кодированных сигналов
Номер патента: 694867
Опубликовано: 30.10.1979
Автор: Вайнштейн
МПК: G06F 7/38
Метки: двоично-кодированных, сигналов, усреднения, цифрового
...с выхода разрядов счетчика 2 поступают на адресные входы элемента 1 ах,гтн, Ьлогс 3 управления формирует ца выходе сигнал, управляющий работой элемента 1, на втором выходе - стробирукщпй импульс, а на перлом выходе - сш нал, переключающий сумматор 4 и реверспвный счетчик 6 в реяим сложения и;и вычитания,При каждом состоянии счетчика 2 производятся считывание двопчно-кодирсванного сигнала из определенных ячеек элемента 1 памяти и вычитание его из содержимого накапливающего сумматора 4 и реверсивного счетчика 6. Затем осуществляется запись нового значения двоичнокодированного сигнала в те жс ячейки элсмснта памяти - и одновременно сложение его с новым содержимым накаплпвающсго сумматора. Выход переноса старшего разряда...
Устройство для логарифмирования двоичных чисел
Номер патента: 696445
Опубликовано: 05.11.1979
Авторы: Котов, Полковников, Эглитис
МПК: G06F 7/38
Метки: двоичных, логарифмирования, чисел
...сдвига поступает врегистры 9 и 10.При заполнении емкости счетчика 12на его выходе возникает сигнал переполнения, который совершает следующиеоперации: триггеры 4 и 5 устанавливаются в состояние 0, в резуль тате чего закрываются элементы И 6,7 и 8; код числа, содержащегося врегистре 9 заносится в счетчик 13;триггер 16 устанавливается в состояние 1, открывая тем самым элементы Я И 17 и 18.В этот момент счетчик 2 содержиткод числаы,= ки+),35 где п - значение характеристик искомого логарифма, счетчик 13содержит код числаЗ = 2 -2 л х40 где ц - число разрядов счетчика 13и регистра 10, а регистр10 содержит код числа2 п С этого момента через элемент И 45 17 и управляемый делитель 15 импуль -сы генератора поступают на вычитающий вход счетчика 2,...
Адаптивное вычислительное устройство
Номер патента: 696446
Опубликовано: 05.11.1979
МПК: G06F 7/38
Метки: адаптивное, вычислительное
...матрицу 3 могут быть подключены к входу любого ЭП, Выходы ЭП через элементы И 9 и коммутирующую матрицу 3 также могут быть подключены к входам ЭП для образования кольцевых регистров и выполнения операций циклического сдвига. Коммутирующая матрица 3 позволяет образовывать обратные связи и последовательное соединение МЛЭ 7 через ЭП и коммутирующую матрицу, 2, При этом ЭП выполняют. фун кции нормализуюших элементов. Элементы И 11 соединяют выходы и входы ЭП при подаче сигналов из блока управ-. ления, 8 на вторые входы схем И, позволяя тем самым образовывать последова тельные регистры сдвига. В противномслучае осуществляется параллельная работа ЭП. Выходы блока управления 8, подключенные к ЭП, обеспечивают выполнение операций .сброс и сдвиг....
Устройство для вычисления элементарных функций
Номер патента: 697994
Опубликовано: 15.11.1979
МПК: G06F 7/38
Метки: вычисления, функций, элементарных
...по следчюшемч алгоритму. 10На первом этапе величина У/Х (У 4 ь Х т О)представляется в виде произвецения 1.м шаге вычислений из устройства управле. ния по входной шине 9 на управляющий вход сумматора-вычитателя 4 поступает сигнал, формирующий разность (у - х 1) в регистре 1. Одновременно с этим происходит сдвиг регистра 3 влево на один разряд. По выходной шине 11 в устройство управле. ния поступает знак разности (у - х ).Если разность отрицательна, то происходитГ-восстановление величины у, Для этого из устройства управления по входной шине 9 на управляющий вход сумматора-вычитателя 4 поступает сигнал, осуществляющий прибавление содержимого регистра 2 к содержимо. му регистра 1, после чего происходит сдвиг регистра 1 влево на один разряд...