G06F 7/38 — способы и устройства для выполнения математических операций только над машинными числами, например в двоичном, троичном, десятичном представлении
I всесоюзнаяj; rn-: -fvio. tf) inhmfnmmавторызаявителькиевская экспедиция украинского научно-исследовательскогогеологоразведоуного институтаshsjihoteka
Номер патента: 392494
Опубликовано: 01.01.1973
МПК: G06F 7/38
Метки: fvio, inhmfnmmавторызаявителькиевская, всесоюзнаяj, институтаshsjihoteka, научно-исследовательскогогеологоразведоуного, украинского, экспедиция
...1, входы кои с шинами переменной х, а выемы И 2 - с входами суммас входы схемы И 2 черезно соединенные схему И 4 и элемент 6 задержки соединены с шиной нрпращений переменной Лх.Другой вход схемы И 4 связан с выходомсумматора, а другие входы сумматора - с 5 выходамц квадратора 6, входы которого соединены с шинами переменной у. Выход схемы И 4, кроме того, связан с управляющими входами регистра 1 ц сумматора 3.В основу работы устройства положены слс О дующие соотношения. Так как г)х, то решение будем искать в виде г=х+Лх, После подстановки этого условия в псходнос уравнение и возведения в квадрат, получиму = (2 х+ Лх) Дх.15Устройство работает следующим образом.Импульсы, изображающие нсзавпсимуюпеременную у, поступают на вход...
Арифметическое устройство
Номер патента: 394780
Опубликовано: 01.01.1973
Автор: Спасибухов
МПК: G06F 7/38
Метки: арифметическое
...логические зависимости:= с 8(/ зезгде с;, (1( - значения (чх разрядов чисел С и 1) соответственно; з; 1-й импульс сдвига.Блок 8 формирования сквозного псрсноса состоит из групп 12 (по числу разрядов в регистрах), каждая из которых содержит четыре элемента И 13 - 16. В этом блоке выполнены следу)ощие соединения элементов:- в группе, соответствующей младшемуразряду, импульсные входы элементов 13 и 14 соединены с выходом элемента 10 блока анализа, во всех остальных группах эти вхо ды соединены с выходом элемента 14 групппредыдущего разряда;- импульсные входы элементов 15 и 16 вгруппе младшего разряда соединены с выходом элемента 11 блока анализа, а во всех 10 остальных группах они соединены с выходомэлемента 16 группы предыдущего...
Устройство для вычисления вычетов числа по двум модулям
Номер патента: 396688
Опубликовано: 01.01.1973
Автор: Тарасов
МПК: G06F 11/08, G06F 7/38
Метки: вычетов, вычисления, двум, модулям, числа
...х;/ - количество значений, принимаемых весовой функций (д, д", г) н определяемых по формуле1(О, О, ): " (тодО,0 ((Ч г 7 г)дд - 1, г = 1, 2 и; Р, - множество номеров разрядов числа А,для которых (д, д, г) =з=1, 2Схемы 3, общее количество которых равно гг,цв выходах 4 реализуют выражения Ь 1 : (1а,) гпос 1 д, 1 = 1, 2 1 г, (1) гбау где 6; - число, равное сумме цифр по модулю д группы разрядов числа А, взятых с весом;, причем 0(Ь(9 - 1.На выходах 5 схемы 3 реализуют соотноше нияагг 1,:гтгос 1 дф, 1=1,21 г, (2) 10 где г 1; - число, равное целой части по модулюдд числа, полученного от деления суммы цифр группы разрядов числа А с весом, на модуль д, причем 0(г 1,(д" - 1,Общая схема б суммирования по модулю гг 15 на выходах 8 реализует...
Устройство для нормализации чисел
Номер патента: 397908
Опубликовано: 01.01.1973
Автор: Селезнев
МПК: G06F 7/38
Метки: нормализации, чисел
...равно: Для анализатора л 1-ной схемы логическогоуровня 1 соответственно имеем; Выходы анализатора 4 содержимого групп з 0 на нуль подключены ко входу дешифратора 3 величины сдвига соответствующей схемы логического уровня.Дешифратор 3, выходы которого соединены с управляющими входами вентильной схемы 2, вырабатывает сигналы, которые обеспечивают сдвиг числа, поступившего на -вход этой схемы, влево на соответствующее количество разрядов.На выходе устройства фиксируется нормализованное число Б.Выходы дешифратора 3 подсоединены также ко входам шифратора 5, который форми. рует значения разрядов числа Л; соответствующих данному логическому уровшо.В качестве примера рассмотрим работу устройства для нормализацизч 48-разрядного двоичного...
Специализированное арифметическое устройство для операций с комплексными числами
Номер патента: 399859
Опубликовано: 01.01.1973
Автор: Авторы
МПК: G06F 7/38
Метки: арифметическое, комплексными, операций, специализированное, числами
...устройства являются входы регистров 1, 2, 3, 4. Выходы знаковых разрядов этих регистров сообшаются с блоком 5, выход которого сосдинсн со входами формирователей поразрядных произведений 6, 7, 8, 9. Выходы информационных разрядов регистров 1, 2, 3, 4 подключены к другим входам этих же формирователей поразрядных произведений таким образом, что формирователь 6 образует поразрядные произведения РеАЯеВ, формирователь 7 - 1,А К,В, формирователь 8 - 1 АУВ и формирователь 9 - Я,АРВ. Выходы формирователей 6 и 9 подключены ко входам наборов сумматоров 1 О, а выходы формирователей 7 и 9 - ко входам наборов 11 сумматоров. Выходы 12, 13 комбинационно-накаливающих сумматоров являются выходами АУ, причем, с выхода 12 получаем реальную часть...
407306
Номер патента: 407306
Опубликовано: 01.01.1973
Автор: Институт
МПК: G06F 7/38
Метки: 407306
...отличие от известных прототипов, в каждом шаге вычитания происходит вычитание делителя,в прямом коде и, кроме тото, в этом же шаге происходит сравнение частичного делимого с удвоенным, делителем, Прн этом, если частичное делимое больше или равно удвоенному значению делителя, то разрешается следующий шаг вычитания и лрибавляется единица к цифре данного разряда частного. Если окажется, что частичное делимое меньше удвоенного делителя, то происходит прибавление единицы х цифре данного разряда частного и сдвиг, влево,делимого;на один разряд относительно делителя и начинается накопление следующей цифры частного оаисанным выш; способом и так далее.Сказанное иллюстрируется следующим врпмером: 8:3=2,68 (сравнение)3 820 3 Удвоенный...
Специализированное цифровое вычислительное устройство
Номер патента: 408304
Опубликовано: 01.01.1973
Авторы: Авторы, Лыфарь, Никитенко, Оверко, Пршисовска, Степке, Сухомлинов, Ференец
МПК: G06F 7/38
Метки: вычислительное, специализированное, цифровое
...втором варианте не происходит преобразования содержимого регистра 1 в число импульсов, а осуществляется передача самого числа в принятой системе счисления из регистра 1 в сумматор 11. В этом случае на вход схемы 9 сигналы как с выхода сумматора 3, так и с выхода регистра 1 должны поступать младшими разрядами вперед. Сигналы с выхода схемы 9 подаются на вход сумматора 11 в обход цепей триггера 8 и схемы совпадения 10, поскольку они становятся лишними. Реализация схемы по второму варианту позволяет также существенно уменьшить время вычисления.Время вычисления суммы двух чисел при первом варианте равно полному циклу работы счетчика переходов 2, При необходимости ускоренного выполнения операций следует применять второй вариант или...
Арифметическое устройство параллельного
Номер патента: 362295
Опубликовано: 01.01.1973
Авторы: Власов, Кузин, Никифоров
МПК: G06F 7/38
Метки: арифметическое, параллельного
...выполняется сложение кодов по мо;влю 2 и одновременно производится сдвиг результата на один разряд вправо.Выполнение этих ЭО (элементарных операций) осуществляется следующим образом.На шины 28 и 24 подаются потенциалы,разрешающие сдвиг кодов в приемном и накапливающем регистрах вправо. В -м разря О де приемного и накапливающего регистровмогут быть четыре возможных комбинации кодов; 00, 11, 10 и 01. Результат сложения по модулю 2 будет равен единице, тогда, когда значения кодов в рассматриваемом разряде не совпадают. Если в приемном регистре г-го разряда хранится код единицы, а в триггере 4 накапливающего регистра записан нуль, то со схемы совпадения И 14 на вход семы сборки ИЛИ 12 и далее на И 9 поступит сигнал. Этот сигнал закроет...
Устройство для установки запятой суммирующей клавишной вычислительной машины
Номер патента: 367419
Опубликовано: 01.01.1973
Авторы: Вител, Ков, Корнейчук, Ситников, Скорик, Тарасенко
МПК: G06F 7/38
Метки: вычислительной, запятой, клавишной, суммирующей, установки
...14. Выходы элементов И 12,и 13 подключены к входам схемы 15 сравнения фазоимпульсных кодов. Выходы Х, У и 2 этой схемы через схему ИЛИ 16, четвертый вход которого связан с выходом формирователя 4, соединены с нулевым входом триггера П. Кроме того, выход У схемы сравнения подключен к счетному входу фазоимпульсного многоустойчивого элемента 14 и связан с цепями сдвига первого сомножителя в КВМ, а выход Я соединен с вторым входом 5 10 15 20 25 30 35 40 45 50 55 60 65 194элемента ИЛИ 9 и с цепями сдвига второго числа в КВМ. Выходы У и Л схемы сравнения также подведены к входу установки коммутатора разрядов КВМ в первое положение.Устройство подготавливается к работе нажатием клавиши сброса С, в результате чего триггер б устанавливается в...
Устройство для округления чисел0-союгн.: я iпт. « gt; amp; •. 1. -. п1; -,: . лл-; . ц., amp; 1бно”, 1кл i
Номер патента: 367420
Опубликовано: 01.01.1973
МПК: G06F 7/38
Метки: 1бно, 1кл•, iпт, л.л, округления, чисел0-союгн
...выходом схема 5 подключена к единичному входу триггера задержки и к входу схемы 11 запрета. К запрещающему входу схемы 11 подключен выход К, генератора фазоимпульсных констант, Выход схемы 11 запрета связан с единичным входом триггера переноса. Выходы схем И 4 и 5 объединены посредством схемы ИЛИ 12, выход которой является выходной шиной устройства.Устройство работает следующим образом.Перед началом выполнения операции округления по шине сброса подается импульс, устанавливающий триггер 9 начала операции в О. Затем по второй шине поступает последовательный фазоимпульсный десятичный код округляемого числа. Если младший (отбрасываемый) разряд этого числа меньше пяти, то импульс, соответствующий младшему разряду числа, устанавливает триггер...
Арифметическое устройство
Номер патента: 369564
Опубликовано: 01.01.1973
Авторы: Авторы, Метрологии, Погребецкий
МПК: G06F 7/38
Метки: арифметическое
...коде, а частное необходимо получить в двоичном коде, заключается в следующем.Переключатели 14 - 17 устанавливаются соответственно в положения (контакты) 21, 23, 27 и 25. По команде Пуск, подаваемой на клемму 20, схемы И 7 и 9 открываются, а схемы И 8, 10 и 11 закрываются, в блок 1 устанавливается режим деление частоты, С подачей на клемму 18 делимого в виде последовательности импульсов, последняя по. ступает через схему И 7 в блок 1, на выходе которого формируется пакет импульсов, число которых равно частному, которые пройдя через схемы И 9 и ИЛИ 13, поступает на счетный вход двоичного счетчика 2, преобразуясь в нем в двоичный код.Работа устройства в режиме извлечения квадратного корня из числа, представленного унитарным кодом, с...
Устройство для вычисления функции у = е
Номер патента: 369565
Опубликовано: 01.01.1973
Автор: Мельников
МПК: G06F 7/38
Метки: вычисления, функции
...схем запрета, чающееся тем, что, с ройства, в нем выход чен к младшему разр а входы подключены п рета. 20 ьсов на - число СТРОЙСТВО ДЛЯ ВЫЧ Предложенное устройство относится к области вычислительной техники и может быть использовано для вычисления зависимости у=е." при использовании число-импульсных кодов.Известны устройства для вычисления функции у=е, содержащие счетчики, счетчики- регистры и логические схемы.Недостатком таких устройств является их сложность.Цель изобретения - сокращение оборудования для вычисления зависимости у=е" при использовании число-импульсных кодов.Эта цель достигается тем, что выход схемы сборки подключен к младшему разряду счетчИка-регистра.Схема предложенного устройства изображена на чертеже,Устройство...
Арифметическое устройство для операций с комплексными числами
Номер патента: 377769
Опубликовано: 01.01.1973
Автор: Хмельник
МПК: G06F 7/38
Метки: арифметическое, комплексными, операций, числами
...входы 3 и 4 сумматоров 1 и 2 так, что каждая схема 19 присоединена к одноименному одноразрядному сумматору 16. Вторые входы левых схем 21 этих коммутаторов присоединены к выходам одноименных триггеров регистров слагаемых, а вторые входы правых схем 20 - выходам триггеров с номером и, если схема 20 имеет номер2 т, и+т, если схема 20 имеет номер 2 т+1,Коммутатор 8, связывающий выходы одноразрядных сумматоров с регистром результата, присоединен выходами всех схем 19 ко входам одноименных триггеров регистра результата. Вторые входы его левых схем 21 присоединены к выходам одноименных одноразрядных сумматоров 16, а вторые входы правых схем 20 - к выходам одноразрядных сумматоров 16 с номером 2 пг, если схема 20 имеет номерпг(п, 1+2 пг - 2 п,...
411450
Номер патента: 411450
Опубликовано: 15.01.1974
МПК: G06F 7/38
Метки: 411450
...числа от дробной отделена меткой. В качестве метки может служить маркер, может использоваться счетчик и т. д.В случае фиксированной запятой метка во всех регистрах накопителя находится в одном и том же строго определенном переключателем запятой месте (разряде). В случае плавающей запятой метка стоит перед старшим разрядом целой части каждого числа. В за3висимости от тога, в каком режиме будет работать данное устройство, блок переключения режимов вырабатывает соответствующий сигнал, поступающий на входы блока управления операциями с фиксированной запятой и блока управления операциями с плавающей запятой и на вход блока распределения информации, В блоке распределения информации возникает сигнал, соответствующий данному режиму работы...
416692
Номер патента: 416692
Опубликовано: 25.02.1974
МПК: G06F 7/38
Метки: 416692
...вход сукматора-вычттателя 3. На сумматоре-вычптатсле 3, таким образом, суммирустся в двоичном кодс очеред,ная тетрада с умноженным на 10 ранее ввс денным числом. Сумма через переключатель9 поступает в первый оперативный регистр 6 и остается там до гвода следующей очередной цифры. По окончании ввода накопленное двоичное число зожет оыть передано из первого 30 оперативного регистра 6 с его выхода.,Составитеи В, Сидоровс.,ктор Л, Зссньксвсксй скреп Л, Ноданова (,оррскгор М, Лейзерман Изд. М 515Государственного комитета С :о дедам изобретенис н Москвс, )К, Рауинсканказ 634/16ЦНИИГ Тираж 624 нетс .1 иист открытий 25., д. 1,5 Поди исноССР Ги со Гис 1 я р, С.;)ихиосса, 2 В режиме выВода двоичное числокоторое нужно перевести в десятичный...
416892
Номер патента: 416892
Опубликовано: 25.02.1974
МПК: G06F 1/02, G06F 7/38
Метки: 416892
...(вход 11) комментирует поочередно управляющие импульсы (вход 1) на выходы схем 20, 21 совпадения, иначе - на выходы кольцевого устройства 1.Кольцевое устройство 1 под действием упомянутых импульсов функционирует обычным образом, причем схема 16 совпадения тактируется управляющими импульсами с выхода делителя 2, но пе вспомогательными импульсами с выхода схемы 5 запрета, так как на шине счет до нечетного числа команда отсутствует (присутствует ноль). Импульсы поочередно возникают на выходах 1 - И сканирующего устройства; при этом имеют место защитные интервалы и отсутствуют короткие паразитпые импульсы на упомянутых выходах.При появлении команды счет до нечетного числа (на данной схеме - до 5) происходит подключение ко входу схемы 16...
417787
Номер патента: 417787
Опубликовано: 28.02.1974
МПК: G06F 7/38
Метки: 417787
...к регистру 5и через регистры 8, 9 кэ входам рогстра 1,Кроме того, выходы репстра 2 и регистра 1соединены через сумматор 10 с.входом регистра 3. 1 исла для обработки поступа 1 от ца вхо 10 ды регистра 1, результат сш 1 мается с выходоврегистра 3,Устройство работает следующим образом.11 а присмцьш репгстр 1 арирзсти ескогоустройства посту пает порядок первого операн 15 да. Через репстр 3 оп поступает ца реп 1 стр2 и, кроме ого,;осу 1;1 ст ца рс 1 исгр 1. Далее на реп 1 стр 1 поступает ман 11 оса первоГооперанда.Она пс 1)сдастся ца рсГП 1 тр 9 с 1 сз 1 зсГистр20 3 и регистр 1 ам мантисса псргого операндахранится все время обработки порядков. Затем порядок второго операнда поступает цаприемный регистр 1. При операциях сложения - вы...
Счетно-решающее устройство
Номер патента: 421006
Опубликовано: 25.03.1974
Авторы: Всесоюзный, Митов, Никитин
МПК: G06F 7/38
Метки: счетно-решающее
...предлагаемого устройства.Устройство состоит из счетчиков 1, 2 и 3, триггеров 4,и 5 с установочными входамп, схем И 6, 7, и 8, линии задсржкп 9 и переключателя 10.Устройство работает следующим образом.В исходном состояаии, которое устававливается сигналом Сброс, счетчики 1, 2, и 3 сброшены на нуль, схемы И 6, 7 и 8 закрыты. Сигналэм Пуск перебрасывается триггер 5 и открываются схемы И 6, 7. Входные сигналы г, и гг, через схемы И 6, 7 поступают па счетчики 1 и 2. При заполнении счетчика 2 на его выходе вырабатывается импульс наполнения, которьш не пройдет через закрытую схему 11 8, а чсрсз линию задержки 9 перебрасывает триггер 4. Тогда откроется схема И 8, что обеспечивает прохождение следующих импульсов наполнения счетчика 2...
Вычислительное устройство для минимизации структур логических схем
Номер патента: 428387
Опубликовано: 15.05.1974
Авторы: Барбаш, Безбоков, Обретен, Тимонькин, Ткаченко
МПК: G06F 7/06, G06F 7/38
Метки: вычислительное, логических, минимизации, структур, схем
...минлмизаццц структур логических схем.Для решения задачи определения полной совокупности простых импликант на наборном поле 5 через ввод задаются все запрещенные числа логической функции, описывающей структуру минцм 11 зируемэй логиче койсхемы. В логический блэк 3 через ввод зада 5 ется одно из рабочих чисел, характеризующихлогическую функцию.При решении задачи определения про"т химплицент логической функции на наборномполе 5 задаются все раоочие числа мцню 11 о зируемой логической функции, а в лэгцче"к .йблок 3 вводится одно из запрещеняых чисел.На счетчик 7 блока управления 1 последовательно поступают импульсы через зв"д.Выходы счетчика 7 подключены ко входам5 дешифратора 2 и логического блэка 3, В соответствии с сигнала 11,...
Устройство для вычисленияфункции видаду-п
Номер патента: 430383
Опубликовано: 30.05.1974
Автор: Садовский
МПК: G06F 17/10, G06F 7/38, G06F 7/544 ...
Метки: видаду-п, вычисленияфункции
...1. Первый импульс с выхода вентиля поступает на вход регистра 4 первого числа, уменьшая записанное в нем число ггг на единицу, так как регистр работает в режиме вычитания. Одновременно первый импульс по счетному входу записывает в суммирующем регистре 9 число 1, а также поступает на распределитель 7 импульсов, представляющий линию задержки с отводами. Задержанные 30 импульсы с распределителя воздействуют на3вторые входы схем 8 совпадения, первые вхо.ды которых управляются кодовыми выходамирегистра первого числа. Выходы схем совпадений подключены со сдвигом на один разрядвлево к параллельным входам суммирующегорегистра, в результате чего в суммирующийрегистр переносится с умножением на два содержимое регистра первого числа...
434407
Номер патента: 434407
Опубликовано: 30.06.1974
Авторы: Аваев, Арифметическое, Пкин
МПК: G06F 7/38
Метки: 434407
...так как в предлагаемом АУ они не отличаются от аналогичных цепей известных АУ.Работает предлагаемое АУ следующим образом,При выборке операндов очередной команды в блок 2 на адресном регистре 10 устанавливается из дешифратора 1 команд номер адресуемого регистра, в который должен быть записан результат данной команды. При передаче операндов из блока 2 в блок 3 содержимое регистра 10 пересылается на регистр 11, а при передаче результата из блока 3 в блок 4 содержимое регистра 11 пересылается на регистр 12.Выборка операндов следующей команды в блок 2 начинается сразу же после его освобождения от предыдущей команды, однако блок 7 сравнения, сравнивающий поступающие из дешифратора команд номера адресуемых регистров, из которых должны бьп ь...
Арифметическое двоично-десятичное устройство с динамической циркуляционнойпамятью
Номер патента: 434408
Опубликовано: 30.06.1974
Авторы: Бородулин, Конюхов, Назаров, Федосеев
МПК: G06F 7/38
Метки: арифметическое, двоично-десятичное, динамической, циркуляционнойпамятью
...относится к области вь тельной техники, преимущественно к на ным электронным клавишным маши программным управлением.По основному авт, св, 256365 из арифметические устройства, использут качестве регистров памяти для хранен рандов и результатов вычислений дин скую циркуляционную память, наприме нитострикционную линию задержки, и щие в своем составе регистр сдвига, довательный двоичный сумматор и це дачи корректирующего кода. первого слагаемого посту хода 9 блока 1 на вход 14344 Составитель А. Рыбинсхрел й. Куклина орректор Е. Миронова Редактор Е. Дайч Тираж 624 Совета Минис открытий наб., л. 45Изд,1803Государственного компте по делам изобретении Москва, %-35, Раушск каз 3024/10ЦНИИ Полпнспов СССР пографпн, пр. Сапунова, 2 регистра...
435521
Номер патента: 435521
Опубликовано: 05.07.1974
Авторы: Института, Рогава, Сухишвили, Тбилисский, Шергелашвили
МПК: G06F 7/38
Метки: 435521
...с третьего входа схемы 2 снимается, и прекращается поступление импульсов на вход счетчика 14. Число, полученное в результате вычитания, будет А - В, если А)В, и В - А, если В)А.Режим умножения.Команда умножение, подаваемая на шину Умножение, через схему 11 обеспечивает высокий потенциал на втором входе схемы 10 и на первом входе схем 18 и 19. Если в счетчике 25 записана хотя бы единица, то высокий потенциал с выхода схемы 24 подается на третий вход схемы 10 и импульсы от генератора 1, подаваемые на первый вход схемы 10, поступают на вход ДЧИ 9 и на первый вход схемы 19.При этом сомножитель В используется в качестве делителя для ДЧИ 9, куда предварительно переписано число из счетчика 6. Выход ДЧИ 9 подключен ко входу счетчика 25,...
Арифметическое устройство
Номер патента: 437071
Опубликовано: 25.07.1974
Авторы: Виноградов, Горбачев, Жуков, Судьин
МПК: G06F 7/38
Метки: арифметическое
...входы коммутатора 8, благодаря чему по первым входам коммутагора, определяемым кодами операций и признаками, смешанными на шифраторе кодов, на первые входы операционной части арифметического устройства подаются управляющие сигналы, включая необходимые регистры операционной части и сумматор. Таким образом, элемент задержки 5, вентили 6 и смеситель 7 управляют включением в определенные моменты времени соответствующих регистров операционной части и сумматора, необходимых для выполнения данной арифметической операции. Блок управления, кроме того, в определенные моменты времени выдает по вторым выходам импульсные управляющие сигналы на вторые входы коммутатора, благодаря чему по вторым выходам коммутатора на вторые входы операционной...
Вычислительное устройство
Номер патента: 439803
Опубликовано: 15.08.1974
Авторы: Гриб, Минц, Рябуха, Чинков
МПК: G06F 7/38
Метки: вычислительное
...1= 1 а - 6, (2) Импульс переполнения поступает на выход устройства и по цепи обратной связи через замкнутый переключатель 4 и элемент задержки 5 (время задержки определяется временем переходных процессов в с мматоре 3) - на импульсные входы группы вентилей б переноса. При этом осуществляется перенос числа 6, хранящегося в счетчике 7, в сумматор 3 в дополнительном коде. В результате после переноса показания сумматора 3 равны:А; = с - 6+А,. (3) Л алогично при поступлении очередных импульсов последовательности х имеет место неравенство: Ь Ь 1 Ьлибо ), либо1+1, гдеЬцелая часть числя. Следовательно, при 6 Ьращению аргумента хх =- - соответствует приращение функции, равное Лд = 1. Переходя к дифференциалам, получим:ду а10 дх Ь(6)Рассмотрим...
Устройство для выделения первого импульса и вычитания первого импульса из последовательности импульсов
Номер патента: 439804
Опубликовано: 15.08.1974
МПК: G06F 7/38
Метки: выделения, вычитания, импульса, импульсов, первого, последовательности
...выходе25 схемы 3 единичный потенциал, запрещая прохождение первого импульса последовательности,Поставленна входныхвходом первпервой схемчерез схемудом первогоса соединенгера и с И - НЕ, улевым в торой схе входом пер Предм зобрете О Устройство для выделения первого импуль. са и вычитания первого импульса из последоИзобретение относится к области вычислиельной техники и может быть использовано, частности, при создании пересчетных устойств. Известная схема для выделения первого импульса, содержащая два триггера с раздельными входами, выполненные на элементах И - НЕ, и логическую схему И - НЕ, имеет следующие недостатки: неоднозначная начальная установка устройства импульсами сброса, возможность выделения импульса последовательности в...
Устройство для извлечения квадратного корня
Номер патента: 439805
Опубликовано: 15.08.1974
Авторы: Городецкий, Хусаинов
МПК: G06F 7/38
Метки: извлечения, квадратного, корня
...выражения.После определения разрядности импульс с выхода элемента задержки 8 (величина задержки выбирается несколько большей времени, необходимого для последовательного опроса всех вентилей группы вентилей 2) поступает на управляющие входы дешифратора чисел 9, подключенного к соответствующим выходам двоичного счетчика 10. При этом импульс появляется только на одном выходе дешифратора, который декодирует число, оставшееся в счетчике. Импульсы с четных выходов дешифраторов чисел через схемы ИЛИ 12 и 13 поступают на одноименные четные разряды регистра 1 для установки в 1, при этом реализуется выражение (1).Место запятой, отделяющей целую частьПредмет изобретения Устройство для извлечения квадратного корня, содержащее накапливающий...
Устройство для деления количества последовательных импульсов
Номер патента: 441561
Опубликовано: 30.08.1974
Авторы: Рогава, Сухишвили, Шергелашвили
МПК: G06F 7/38
Метки: деления, импульсов, количества, последовательных
...8 подключены кклемме 28 "Деление 1.Устройство для извлеченияквадратного корня работает следующим образом.В режиме извлечения квадратного корня высокий потенциал подается на клемму 29, в результатечего подготавливаются схемы 22 и25 совпадения, схемы 7 и 8 заперты, так как на клемме 28 нет высокого потенциала. В исходномсостоянии триггеры 2 и 16 устанавливаются в положение ф 1, Первый входной импульс проходит навыходную клемму 27 а также напервые входы схем 7-11 и переписывает число, записанное в счетчи-.ке 24 результата в делитель 50(начиная с триггера 2 второго разряда, так как схемы 7 и 8 заперты),стайавливая тем самым новый коэф;ициент деления, равный трем (код1).Этот же импульс поступаетчерез схему 25 на вход установки"1" триггера 1,...
Арифметическое устройство
Номер патента: 445042
Опубликовано: 30.09.1974
Авторы: Духнич, Макаревич, Митраков
МПК: G06F 7/38
Метки: арифметическое
...что на вход вычитателя 11 поступае ц; -й-ФКоммутирующий блок 8 подключает квходу вычитателя 13 один из сдви=говых выходов 14 регистра 3 так,что на вход вычитателя 13 постуйает Х 2-д" /,ФПо Одному из управляющих вхо=дов 15 на коммутирующие блоки 1 б.,17 из устройства управления падается команда по которой коммутирующий блок 11 подсоединяет к входусумматора-вычитателя 18 один изсдвиговых выходов 1+ регистра 3так, что на вход сумматора-вычитателя 18 проходит у, -Л-з 1 , Еам мутирующий блок 17 подключает квходу сумматора-вычитателя 19 Одиниз сдвиговых выходов 12 регистра2 так, что на вход сумматора-вычитателя 19 поступает Ц, Я-Р 4На второй вход сумматора 9 свыхода регистра 1 падается .Е , получающееся на выходесумматора 9, записывается в...
Табличный сумматор-вычислитель в системе остаточных классов
Номер патента: 446056
Опубликовано: 05.10.1974
Авторы: Долинская, Пахомова, Соборников
МПК: G06F 7/38
Метки: классов, остаточных, системе, сумматор-вычислитель, табличный
...нетождественных групп базовых квадратов соединены соответственно с входами второй группы ключевых схем 14. Выходы схем 11 через входные вентильные сборки 15 и первичные обмотки 30, координатно-узловых трансформаторов уз ла 16 соединены с выходами формирова телей 12. Ключевые схемы и формирователи выбирают соответствуюший координатно-узловой трансформатор. формирователями 12 отражают диагональную структуру равнозначных состояний базового квадрата,Число координатно-узловых трансформаторов соответствует числу номеров состо- яний базового квадрата, а число первичных обмоток каждого трансформатора определяется числом равнозначных состо-яний базового квадрата, имеющих одинаковый номер.Входные вентильные сборки 15 включены в направлении...