G06F 7/38 — способы и устройства для выполнения математических операций только над машинными числами, например в двоичном, троичном, десятичном представлении

Страница 2

Устройство для обраборки информации

Загрузка...

Номер патента: 268753

Опубликовано: 01.01.1970

Авторы: Белов, Винокуров, Паршин

МПК: G06F 7/38

Метки: информации, обраборки

...разрядом 13 и сумматора 12 со знаковыми разрядами 14 и 15. Ключ 4 стационарно подключается своим импульсным выходом к счетному входу регистра 11 числа. Операция умножения производится в следующем порядке:- обращение к ячейке В элементов памяти 10;- считывание из ячейки В множителя (так как знаковый разряд 13 не связан с запоминающим блоком 1, то в нем всегда после считывания будет нуль);- сдвиг на один разряд множителя в регистре 11 числа, при этом старший разряд множителя оказывается в знаковом разряде 13.:- запись в ячейку В оставшихся разрядов множителя, при этом 17 разряд множителя ,находится на месте 18 разряда;- установка в нуль регистра 11 числа; знаковый разряд И в нуль не устанавливается (счетный вход знакового 18 разряда...

Устройство для возведения в квадр. м чис-ла, представленного в унитарнол коде

Загрузка...

Номер патента: 269603

Опубликовано: 01.01.1970

Авторы: Бахчиев, Саак, Тбилисский

МПК: G06F 7/38

Метки: возведения, квадр, коде, представленного, унитарнол, чис-ла

...сумматор 9, причем выход первого разряда цепочки перезаписи числа из счетчика 7 в сумматор 9 подключен ко входу третьего разряда сумматора 9, выход второго разряда счетчика 7 - ко входу четвертого разряда сумматора 9 и т. д., выход и-го разряда счетчика 7 - ко входу (п+2) -го разряда сумматора 9. Входная клемма 11 подключена к импульсным входам вентилей 3 и 4, управляющие входы которых подключены соответственно к единичному и нулевому выходам триггера четности 5, выход вентиля 3 подключен ко входу опроса сумматора 9, а выход вентиля 4 - ко входу опроса сумматора 8. Левый вход триггера четности 5 является единичным входом, правый вход - нулевым, левый выход - единичным выходом, правый выход - нулевым. В начальном положении триггер 5...

Быстродействующий минимизатор булевых функций

Загрузка...

Номер патента: 271897

Опубликовано: 01.01.1970

Авторы: Автоматизации, Миронович, Центральное

МПК: G06F 7/38

Метки: булевых, быстродействующий, минимизатор, функций

...или безразличные состояния в схему не вводятся вообще, Входная информация через ключи В 1 - В 4, Вб - -В 8 подается на одни входы схем совпадения И 1 - И 8, на другие входы которых подаются сигналы с вы. ходов , , )з и блока ЛБФ, представляю. щего собой логический многополюсник с шестнадцатью выходами , - и шестью входамн ххх) х ЯЛ) из которых Р Й. являюгся разрешающими входами, а хь х, х, х, - логическими входами многополюсника с сш 5 10 15 20 25 30 35 40 45 50 55 60 65 налами, снимаемыми с выходом триггеров Тг 2, ТгЗ, включенных по схеме двоичного счетчика.На выходах , , з, )4 формируются сигна лы в соответствии со следующими формулами:, = х,х, (ЯЯ) ) , =хх, (РД) )=хх (К 1 К 2) ) 14 Х 2 х (Л 1 Л 2).При Я, равном О и Я равном 1...

Устройство для вычисления среднего арифметического

Загрузка...

Номер патента: 277408

Опубликовано: 01.01.1970

Автор: Мацкевич

МПК: G06F 17/18, G06F 7/38

Метки: арифметического, вычисления, среднего

...достижении выборкой заданного объема М в счетчике частного 4 оказывается число хк, ЗО равное целой части среднего арифметическогоХх;х =:-, а в счетчике-делителе 1 фиксируетсяЮостагок Я от делеггггя сммг.1 гх,. гга Л,По сигналу конца выборки со счетчика выборки 7 закрывается вентиль 2 и запускаются одновпбраторы 8 и 9. При запущенном одповибраторе 9 остаток Я из счетчика-делителя 1 записывается в регистр остатка 6. Если в качестве регистра остатка используется реверсивпый счетчик, число Я записывается в прямом коде; если регистр остатка собран на пе. реверсивном счетчике, оно записывается в дополнительном коде. При появлении в регистре 6 числа, отличного от нуля, открывается вентиль 8. При возвращении одновибратора 8 в...

Пороговое логическое устройство

Загрузка...

Номер патента: 281900

Опубликовано: 01.01.1970

Авторы: Аай, Амербаев, Овчинников

МПК: G06F 7/38

Метки: логическое, пороговое

...основанию Р+г получается ситнал величины ранга числа У,25 Пороговое логическое устройство, содержащее схемы совпадения, отличающееся тем, что, с целью повышения быстродействия и экономии оборудования при,выполнении операции расширения диапазона представления 30 чисел,в системе счисления в остаточных класПредложенное пороговое логическое устройство предназначено для применения,в вычислительной технике и автоматике.Известны пороговые логические устройства. К недостаткам известных пороговых логических устройств относятся малое быстродействие и большой объем оборудования при выполнении операции расширения диапазона представления чисел,в системе счисления,в остаточных классах.Предложенное устройство отличается от известных тем, что оно...

Оптикоэлектронное арифметическое устройство

Загрузка...

Номер патента: 285350

Опубликовано: 01.01.1970

Авторы: Иванов, Писаренко

МПК: G02F 3/00, G06F 7/38

Метки: арифметическое, оптикоэлектронное

...сигнал гармонической формы. Направление обхода столбцов или строк не имеет значения, поэтому в одном из координатных направлений можно использовать обратный ход луча. Развертка на осциллографе по оси Х обычная, а на вход т подается гармоническое напряжение большой амплитуды. Устойчивость растра поддерживается устройством синхронизации.Усилители увеличивают амплитуду напряжения до необходимой для опрокидывания триггеров 5 величины. Триггеры соединены по схеме суммирующего устройства с параллельным вводом чисел в каждый разряд.В данном случае задача решается просто, благодаря отсутствию электрической связи входов сумматора.где Подписное Тираж 480 Заказ 262/5 Изд.150 Типография, пр. Сапунова, 2"1 исло усилителей должно быть...

Ассоциативное параллельное вычислительноеустройство

Загрузка...

Номер патента: 288414

Опубликовано: 01.01.1970

Авторы: Телемеханики, Чудин

МПК: G06F 7/38

Метки: ассоциативное, вычислительноеустройство, параллельное

...и считывание. Рассмотрим ход ариф.метических операций на примере сложения.вычитания и сдвига,Пусть требуется сложить несколько парсел, записанных в произвольно располокенные группы ячеек ассоцпдгпвной памяти. пд- примерА,+ВА,+ВА,+В,и т. д. Это зна чпт, что слагаемые А, и В записаны в первуюгруппу, слагаемые А; и В;, - в пятую и т. д.Считаем, что группы, в которые записаны пары слагаемых, были предварительно помечены. В триггерах б и б записывают слагаемые 30 А и В, триггер 8 используют для меток и триггер 9 - под перенос Р. Результат Р запишем в триггер 6, т. е. в разрядное поле второго слагаемого.Таблица истинности сложения для 1-того 35 разряда имеет вид: Примечание. А 1 и Вс - содержимое 1-того разряда пары слагаемых, записанных в...

Всесоюзная miehikq-tfxh-; f-ld. qбиблиотека

Загрузка...

Номер патента: 301701

Опубликовано: 01.01.1971

Авторы: Денисов, Зелтиньш, Михайленко

МПК: G06F 7/38

Метки: f-ld, miehikq-tfxh, qбиблиотека, всесоюзная

...элемента И 7 подключены к нулевому выходу триггера переноса 5 и к единичному выходу триггера б, а на третий вход поступает серия импульсов выравнивания порядков (СВП), которая одновременно подается на счетные входы регистров порядков 3, 4 и на вход элемента И 8. К остальным входам элемента И 8 подключены единичный выход триггера 5 и нулевой выход триггера б. Выход элемента И 7 подключен к сдвиговому входу регистра мантиссы 1 и единичному входу триггера 9 запоминания сдвига в мантиссе, который в исходном положении устанавливается в нулевое состояние импульсом начальной установки (ИНУ).Автомат, заменяющий логическую схему выравнивания порядков, состоит из триггеров переноса 5, б и элементов И 7, 8. Окончательное значение порядка...

Цифровое устройство для вычисления элементарных функций

Загрузка...

Номер патента: 302716

Опубликовано: 01.01.1971

Авторы: Балашов, Бченко, Лапайка, Мандрнч, Минц, Смел, Чинков

МПК: G06F 7/38

Метки: вычисления, функций, цифровое, элементарных

...- дешифратор, 3 - делитель частоты с переменным коэффициентом деления, 4 - коммутатор коэффициентов деления, 5 и б - собирательные схемы, 7 - триггер знака, задающий режим работы счетчика.Рассмотрим работу устройства при вычислении аргумента х по значению функции у=(х). В исходном состоянии коэффициент деления делителя устанавливается с помощью коммутатора 4 равным Оь Число импульсов Л, соответствующее заданному значению функции у, поступает на вход делителя. Каждый выходной импульс делителя соответствует определенной величине аргумента Лх определяемой коэффициентом Йс по формуле (5). Выходные импульсы делителя записываются в реверсивный счетчик с учетом знака углового коэффициента, который задается триггером, При достижении первого узла...

304576

Загрузка...

Номер патента: 304576

Опубликовано: 01.01.1971

МПК: G06F 7/38

Метки: 304576

...51 счета;13 -- устроцство формирования обратного п 2 п 132 влецц 51 счета;14 - триггер реверса;3 д - Устройство фОРмиРОВани 51 положительного знака числа.Устройства формирования пологкитсль 3 ого ц отрицательпого знаков числа представляот собой диодцые логические ячейки типа И ца два входа. Одни входы цх соединены со входами зцачеция сигналов гг ц и- соответствецно, а другие - параллельно выходу пуль счетчика 6. Выходы устройств 15 и 10 соединены со входами триггера знака 1. Тривеер знака стгяцт для получения зцакя 10 15 20 25 30 35 40 45 50 55 60 65 разности, накапливаемой в реверсивном счетчике 6.Триггер реверса 14 слугкит для реверсировяцця направления счета двоичного счетчика 6.Входы двоичного реверсивного счетчика и схемы...

Цифровая арифметическая система

Загрузка...

Номер патента: 308428

Опубликовано: 01.01.1971

Авторы: Карцев, Кислинский, Либуркин

МПК: G06F 11/22, G06F 7/38

Метки: арифметическая, цифровая

...модулей.К недостаткам известной системы относитсяи простой оборудования при вынужденном отсутствии арифметической операции, что можетвозникнуть, например, при операциях переда дешифратора соединен с выходом регистра 60 кода операции, выход которого соединен совходом схемы ИЛИ, другой вход схемы ИЛИ соединен с переключателем, выход 1 б, 17 и на управляющий вход 11 счетчика 10, разрешает прием информации в модули 1 по входам 21 коммутаторов 1 б и по входам 23 коммутаторов 17, прием информации в устройчи управления или в тех случаях, когда не удается задать операнды на все арифметические модули системы,Цель данного изобретения - обеспечение автономности контроля сравнением, повышение его эффективности и уменьшение времени контроля...

Устройство для определения среднего

Загрузка...

Номер патента: 308432

Опубликовано: 01.01.1971

Автор: Мандрыгин

МПК: G06F 17/18, G06F 7/38

Метки: среднего

...информа ция о которых поступает по многоканальнымвходам на входы блока 3 через блок 1. Каждый многоканальный вход несет информацию об одном статистическом распределении.Блок 3 состоит из запоминающих ячеек и уст ройств выбора адреса, которые управляются308432 Многоканальныг Ьооы ре 3 нгг ароомеличгсфое )начени ектор б. С. Зайцева лякова акто Типография, пр, Сапунов Составитель В. Шовинск Техред 3. Н. Тараненко Заказ 2176/9 Изд.951 Тираж 47ЦНИИПИ Комитета по делам изобретений и открытий приМосква, Ж, Раушская наб д. 4/5 Подписно вете Министров СССления, будет введено в сумматор-вычитатель буже два раза и т. д,альным импульсом приводится в начальноеположение.Когда будет просуммирован последний интервал статистического...

Арифметическое устройство вьечислительноймашины

Загрузка...

Номер патента: 310247

Опубликовано: 01.01.1971

Авторы: Аваев, Новизенцев, Пкин, Хииче

МПК: G06F 7/38

Метки: арифметическое, вьечислительноймашины

...- схема И.По сигналу устройства управления 3 устройство 5 управления нормализацией начинает работать при условии, что следующая операция, хранящаяся в буферных регистрах АУ 8, не требует выравнивания порядков. В этом случае усилитель 10 через дешифратор 9 устанавливается в состояние 1, разрешая нормализацию. После ее окончания устройство 3 управления операциями через схемы И б и ИЛИ 12 возбуждает усилитель 7, разрешая начало следующей операции.Если следующая за выполняемой операция требует выравнивания порядков, то усилитель 10 остается в нулевом состоянии. Устройство 3 управления операциями через схемы И 11 и ИЛИ 12 возбуждает усилитель 7, разрешая начало следующей операции, без выполнения нормализации результата предыдущей...

Библиотека

Загрузка...

Номер патента: 314204

Опубликовано: 01.01.1971

Авторы: Маркнов, Савина, Смирнов

МПК: G06F 11/10, G06F 7/38

Метки: библиотека

...сравнения, а выход - с входом сумматора.На чертеже приведена блок-схема арифметического устройства.Арифметическое устройство работает следующим ооразом. С регистра 1 хранения первого операнда х через схему совпадения 2 код х поступает ца вход ячеек сумматора 3. С регистра 4 хранения второго операнда у через схему совпадения 5 код у поступает ца второй вход ячейки сумматора.В -й ячейке сумматора формируется перецос в +1-й разрядП;. 1: ху; / х;Пт / утП;и значение суммы -го разряда результатаС . х,у,ПД х,Пгт / у,П; т Ц П,.Пт, т, где х; - первый вход г-й ячейки сумматора;у; - второй вход т-й ячейки сумматора; П, - третий вход г-й ячейки сумматора.314204 Составитель И. ДолгушеваРедактор М. Аникеева Тсхрсд Л. Куклина Корректор Н....

Во союзная-: . l; jbi. ) ii. ki-eoiiliбиблиотекав. и. жук

Загрузка...

Номер патента: 318940

Опубликовано: 01.01.1971

МПК: G06F 7/38

Метки: ki-eoiiliбиблиотекав, жук, союзная

...с выходами старших разрядов регистра аргумента, а выходы - со входами узла умножения. 10Это позволяет за счет установки нового узла постоянной памяти разностей с меньшей разрядностью исключить из состава устройства один из узлов постоянной памяти опорных значений обратной величины У 2, имею щих большую разрядность, и узел вычитания, служащий для вычисления разности У, - У 2 соседних опорных значений, благодаря чему достигается повышение быстродействия и экономия оборудования. 20На фиг. 1 показан график кусочно-линей 1ной аппроксимации функции У = - на нехкотором ее участке; на фиг. 2 - блок-схема предлагаемого устройства. 25На графике показаны следующие величины, используемые при кусочно-линейной аппроксимации:х и х 2 - соседние...

Арифметическое устройство

Загрузка...

Номер патента: 318941

Опубликовано: 01.01.1971

Автор: Власов

МПК: G06F 7/38

Метки: арифметическое

...инвертора 35.Импульсные входы вентилей 10 - 15 подключены к шине 49, цо которой поступает исполнительный импульс.Вентили 16 - 21 и 22 - 27 подключены к шинам 50 и 51 соответственно.Выходы схем полусумматоров 28 - 30 подключены к счетным входам триггеров 4, 5, 6 регистра сумматора. Кроме того, выход схемы полусумматора 30 подключен ко входу полусумматора 29 и т. д.Рассмотрим работу устройства на примере выполнения операции умножения, так как эта операция содержит большое число ЭО, выполняемых арифметическим устройством.Перед выполнением ипосредственно умножения код числа, хранящегося в накапливающем регистре, пересылается в регистр множителя. Для пересылки кода по шине 52 подается разрешающий потенциал, на вентили 10 - 15 поступает...

318947

Загрузка...

Номер патента: 318947

Опубликовано: 01.01.1971

Авторы: Нтно, Шапиро

МПК: G06F 11/10, G06F 7/38

Метки: 318947

...16 - схема суммирования 17 - выход результатов операции; 18 - выход, сигнализирующий о наличии сбоя.При выполнении операции умножения первоначально осуществляется запись в арифметическое устройство операндов. По сигналу Запись первого операнда, поступающему на вход 1, схема управления 2 выдает на первые входы первой и второй собирательных схем 3 и 4 сигнал разрешения переписи операнда. При этом с выхода собирательной схемы 3 сигнал разрешения подается на вход группы вентилей 5 переписи операнда, а с выхода собирательной схемы 4 - на вход группы вентилей б переписи операнда. При этом первый операнд и его контрольный код, поступающие на вход 7 через группу вентилей 5, записываются в регистр операнда 8 и в регистр 9 контрольного кода...

Автомат общественного лднения

Загрузка...

Номер патента: 324627

Опубликовано: 01.01.1972

Авторы: Автоматизированных, Государственный, Научно, Оган, Управлени

МПК: G06F 7/38

Метки: автомат, лднения, общественного

...и=столбцов. Шийы первых т,сг 1 рок матрицы и всех ее столбцов соединены соответственно с регуляторами. Шина каждого столбца матрицы накопителей, кроме того, подключена к накопителю 7 строки ,(т+1), Выходы соотвегствующих регуляторов подключены ко входаи соответствующих датчиков импулысов 12 и 18, а выходы этик датчиков - ко входам множительного устройства 14, выход которого соединен с шиной (оп+2) =строки матрицы накопителей.Предложенное устройство, работает следующим образом.Для получения общественных оценок относительно п объектов с т признаками п столбцам табло ставят в соотвегствие объекты, первым и строкам - признаки. Посредством регуляторов строк 10 фиюсируют цены .признаков в 1 в 2вщ цасредством регуляторов столбцов 11 1...

Арифметическое устройство

Загрузка...

Номер патента: 326577

Опубликовано: 01.01.1972

Авторы: Абакулин, Дмитриева, Криворук, Мкин

МПК: G06F 7/38

Метки: арифметическое

...в данной операции; оперативный регистр 5 для хранения дополнительного операнда, блок управления б, две группы вентилей 7 и 8, кодовые шины 9 и числовые шины 10.Импульсные входы и выходы оперативного регистра подключены к кодовым шинам устройства и числовым шинам ЦВМ. К последним подключены также импульсные выходы регистра результата и импульсные входы регистра выделения, Выходы регистра выделения подключены к потенциальным входам двух групп вентилей. К импульсным входам первой группы подключены числовые шины и к выходам - кодовые шины, а к импульсным входам второй группы - кодовые шины арифметического устройства. Импульсные выходы этой группы вентилей подключены к числовым шинам ЦВМ.Для выполнения операций над отдельными разрядами слова...

Вычислительное устройство

Загрузка...

Номер патента: 327476

Опубликовано: 01.01.1972

Автор: Лзо

МПК: G06F 7/38

Метки: вычислительное

...которой является регистр микрокоманды 2.Группа разрядов 11 регистра микрокоманды 2 управляет схемой 10 формирования адреса следующей микрокоманды, входы которой также соединены с выходами арифметико-логического устройства 8, а выходы - со входами регистра 9 адреса памяти микрокоманд. Выходы регистра 9 связаны со входами памяти микрокоманд 1,Группа разрядов 12 регистра микрокоманд 2 управляет работой схемы выбора А 4, входы которой связаны с выходами рабочих регистров 3. Выходы схемы выбора А и выходы группы разрядов 15 регистра микрокоманды 2 подключены ко входам схемы И 5,Входы схемы выбора В подключены к выходам арифметико-логического устройства 8 и выходам группы разрядов 16 регистра микро- команды, Управляюц 1 ие входы схемы...

Устройство для усреднения частоты

Загрузка...

Номер патента: 328431

Опубликовано: 01.01.1972

Авторы: Лавров, Петух

МПК: G05B 15/02, G06F 7/38

Метки: усреднения, частоты

...3, содержимое СКД увеличивается на единицу, а триггеры устанавливаются в нулевое состояние, разрешая прохождение входным импульсам на счетный вход вычитающего счетчика 3 через логическую схему б. Как только вычитающий счетчик д установится в нулевое состояние на выходе логической схемы 4 появится импульс, устанавливающий триггер 11 в единичное состояние. При этом входные импульсы начнут поступать через логическую 4схему 7 на счетный вход РС 20, осуществляющий деление на и+1 в режиме сложения.Г 1 усть, например, начальное состояние РС 20 - нулевое. РС 20 подсчитывает импульсы, поступающие на его вход, и, когда состояние РС представит число и+1, соответствующее состоянию СКД, схема сравнения кодов 19 сформирует импульс сброса РС 20 в...

328453

Загрузка...

Номер патента: 328453

Опубликовано: 01.01.1972

МПК: G06F 11/10, G06F 7/38

Метки: 328453

...наличии этого переноса. Сигналы с выходов схем 8, 15, 14 и 10 складываются по модулю два на схеме 1 б, выход которой и есть четность результата операции слояение.В арифметическом устройстве одновременнос выполнением операции происходит формирование четности параллельных переносов всех разрядов, кроме последнего, т, е. старшего, Параллельные переносы - это переносы, возникшие при сложении двух слагаемых, последовательные переносы - это переносы, возникшие при приведении параллельных переносов.Схема 8 реализует следующую функцию(пример для трех разрядов 2, 3, 4, считая чет.вертый младшим):/ ЗА, ЗБ,4 Б) (+2 А, 2 БПеренос, возникающий в старшем (первом)разряде при сложении, не учитывается, так как он уходит в старшую секцию сумматора. Но...

Однотактное цифровое арифметическое устройство

Загрузка...

Номер патента: 330450

Опубликовано: 01.01.1972

Авторы: Брик, Гаврилин, Жук, Златииков, Карцев, Кислинский, Лушпин, Петрова

МПК: G06F 7/38

Метки: арифметическое, однотактное, цифровое

...многорядный код, образованный частичными произведениями, в двухрядный код произведения. Двухрядный код произведения с выхода преобразователя 8 поступает через коммутаторы 14 в старшую часть 11 сумматора 9, который преобразует двухрядный код произведения в одцорядный. Готовое произведение поступает в регистры 3 и 4. Умножение чисел малого форматаВ каждом из регистров 1 и 2 располагается столько чисел малого формата, сколько имеется блоков 7. В каждом блоке 7 перемножается одна пара сомножителей малого формата, поступающих из регистров 1 и 2.Таким образом, по одной команде одновременно выполняется столько независимых операций умножения, сколько имеется блоков 7. Произведение с выхода каждого блока 7 в однорядном или двухрядном коде...

Устройство для вычисления среднего арифметического

Загрузка...

Номер патента: 343266

Опубликовано: 01.01.1972

Автор: Мацкевич

МПК: G06F 17/18, G06F 7/38

Метки: арифметического, вычисления, среднего

...соединен с единичным входом первого триггера, нулевой вход которого соединен с выходом коммутатора и с первыми входами первого и второго вентилей, вторые входы которых соединены соответственно с единичным и нулевым выходами первого триггера; выход первого вентиля соединен с единичным входом второго триггера, а выход второго вентиля соединен с нулевым входом третьего триггера; выход генератора импульсов через третий вентиль, управляемый единичным выходом второго триггера, соединен с управляющим входом коммутатора, выход датчика одиночных импульсов соединен с нулевым входом второго триггера и через одновибратор со входом счетчика выборки, выход которого подкючен ко второму входу датчика одиночных импульсов, единичный выход 10 третьего...

Анализатор числа

Загрузка...

Номер патента: 348992

Опубликовано: 01.01.1972

Авторы: Бабенков, Бйбдпывил, Сесою, Трофимов

МПК: G06F 7/38

Метки: анализатор, числа

...единичному входу элемента памяти 8, пятая 25 и четвертая 24 выходные 15 шины дешифратора через элемент ИЛИ13 - к нулевому входу элемента памяти 3.Выход элемента памяти 8 подключен к первому входу элемента И 15. Второй вход кого- рого через элементы ИЛИ 12, 14 подключен 20 к первой 21, второй 22 и третьей 23 выходнымшинам дешифратора, Выход элемента И 15 подключен к счетному входу триггера 3 третьего разряда регистра со сдвигом, выход которого подключен к счетному входу четвертого 25 триггера 4 разряда регистра со сдвигом,Преобразование производичся последовательно, начиная с младших разрядов. Число поступает на регистр со сдвигом, причем тре.тий разряд числа записывается также и в эле мент памяти 9, В первом и последующих так348992 15 Р...

Устройство для весового суммирования кода изображения

Загрузка...

Номер патента: 358696

Опубликовано: 01.01.1972

Авторы: Галустов, Мелкум, Саркис

МПК: G06F 7/38

Метки: весового, изображения, кода, суммирования

...сумматоров 9 - 11.Так как на выходе первого параллельного счетчика параллельный сумматор и промежуточный регистр не нужны, то выходы первого счетчика 5 подключены ко входам сумматора 9, находящегося на выходе второго счетчика б, Выходы сумматоров 9 - 11 подключены ко входам соответствующих регистров 12, 13. Выходы этих регистров подключены к входам последующих параллельных сумматоров. На выходе последнего параллельного сумматора промежуточный регистр не обязателен.Устройство работает следующим образом.Код, подлежащий весовому суммированию, в регистре кода изображения 1 через каждый такт сдвигается на один разряд, Счетчик очередности 3 дает разрешение суммирования кода первого и второго изображений группам схем блока 4...

Арифметическое устройство последовательного

Загрузка...

Номер патента: 387361

Опубликовано: 01.01.1973

Автор: Ботвинник

МПК: G06F 7/38

Метки: арифметическое, последовательного

...повысить быстродействие уст 15 ройства,На чертеже изображена блок-схема предлагаемого устройстваУстройство содержит одноразрядный сумматор 1, распределитель 2 тактовых импуль 20 сов, логические элементы И 3, 4 и 5, элементы памяти 6, 7 и 8, выходные логические элементы И 9, 10 и 11.Разряды слагаемых подаются на вход одноразрядного сумматора. Тактовый импульс, со 25 провождающий сигналы разрядов слагаемых,поступает на вход распределителя тактовыхимпульсов, на первом входе которого возникает сигнал управления. Этим сигналом производится ввод переноса, возникшего от сло" 387361 Предмет изобретения Составитель М. Коновалов Техред Т. КурилкоКорректор С. Сатагулова Редактор 3. Твердохлебова Заказ 26347 Изд. М 733 Тираж 647 ПодписноеЦН 111 ПИ...

Арифметическое устройство с контролем и коррекцией ошибок

Загрузка...

Номер патента: 387362

Опубликовано: 01.01.1973

Автор: Полунин

МПК: G06F 11/10, G06F 7/38

Метки: арифметическое, контролем, коррекцией, ошибок

...входные клеммы 32,и 35, поступает в регистр второго операнда 38. Затем второй операнд через вентили 40 и 43 или 45 и 46, управляемые сигналами из устройства управления, подаваемыми на входные клеммы 39 илц 44, поступает ца вход 13 сумматора прямых значений кодов 15 и вход 11 сумматора инверсных значений кодов. Одновременно в блоке 52 ца схемах сверток 48 - 51 получают контрольпые коды прямых и инверсных значений операндов. По шинам 24 их передают в блок формирования признаков ошибок, где производится анализсоответствия цх контролы 1 ым признакам, которые сопровождают операнды. Полученныена выходах сумматоров 14 и 15 результатыоперации через вентили прямых 19 и инверсных 18 значений результата, управляемыесигналами из устройства...

Устройство для возведения в квадрат

Загрузка...

Номер патента: 391560

Опубликовано: 01.01.1973

Авторы: Кравченко, Панчишин, Таранов, Чигирин

МПК: G06F 7/38

Метки: возведения, квадрат

...4, матрицу произведений5, преобразователь б двоичного кода в числоимпульсный код, который состоит из сдвпго 5 вого регистра 7, триггера 8, схемы И 9,группы схем И 10,Выходы регистра основания 1 связаны через матрицы разрядов 2 ц произведений 5 совходами счетчика-накопцтеля 4 и входами0 группы схем И 10 преобразователя б. Другой вход группы схем И соединен с выходами сдвигового регистра 7, а выход - с входомтриггера 8. Другой вход послелнего связан содним из выходов сдвигового регистра 7, авыход через схему И 9, другой вход которойсвязан с входной шиной 11, а выход - с другим входом счетчика-накопителя.Устройство работает следующим образом.Числу, поступившему в регистр основания 1,соответствует определенное значения матрицы....

В пт6

Загрузка...

Номер патента: 391561

Опубликовано: 01.01.1973

Автор: Автор

МПК: G06F 11/10, G06F 7/38

Метки: пт6

...регистра исходного числа, авыходы - со входами блока частичных вычетов. При использовании сумматора, воспринимающего одновременно все частичные вычеты,уменьшение количества слагаемых вдвое приводит к сокращению оборудования сумматорав два раза.На фиг. 1 изображена функциональная схема устройства для определения вычетов чиселпо модулю; на фиг. 2 - логическая схема блока исключения дополнительных пар устройствадля определения вычетов 12-разрядного двоичного числа по модулю 5.На функциональной схеме устройства исходное число хранится в регистре 1 исходногочисла, Регистр исходного числа разбит наподрегистры, соответственно периодам рядавычетов возрастающих степеней двойки. Буквой 1 обозначен подрегистр, хранящий начальный отрезок числа....