G06F 7/00 — Способы и устройства для обработки данных с воздействием на порядок их расположения или на содержание обрабатываемых данных
Ячейка волновой коммутационной системы
Номер патента: 934467
Опубликовано: 07.06.1982
Авторы: Антонишкис, Булгаков, Денисенко, Еремин, Каляев, Макаревич, Стоянов
МПК: G06F 7/00
Метки: волновой, коммутационной, системы, ячейка
...элементам. ИНЕ 2 остальных узлов ввода-вывода прием данного сигнала из других ивпрввле 67 8ний, Каждый иэ элементов, принимаюшихсигнал поиска, стремится закрепить вводего из другого направления. В результате одно из направлений выигрывает гонки и на выходе элемента И-НЕ 2 данного узла 1 ввода-вывода уствнавливаечся нулевой, а иа выходах элементов ИНЕ 2 остальных узлов ввода-вывода единичный потенциал, В дальнейшем, пройдяэлемент И-НЕ 12 собирательного узла11, данный сигнал по шинам 24 вновьв виде единичного потенциала распространяется вглубь системы.Достигнув периферийных ячеек, сигналпоиска появляется нв шинах 24, связанных с вершинами-приемниками информации, Таким образом, в процессе распространения волнь 1 сигнала поиска в...
Программируемая логическая матрица
Номер патента: 935945
Опубликовано: 15.06.1982
Авторы: Асцатуров, Лысиков, Пыхтин, Щетинин
МПК: G06F 7/00
Метки: логическая, матрица, программируемая
...переменной(или ее отрицания) равносильно прерыванию данной связи. 30Матрица элементов И 2 (фиг. 6), запрограммированная предложенным способом для обеспечения работы ПЛМ в режиме ОДСслужит дпя вырабтки логических произведений - членов ДНф и 35ссдержитгЕ=8 И-вкодных ( м) элемютов И 34-41. На входы каждогоэлемента И поступают сигналы с выходов соответствующей группы элементовИЛИ второго блока прерывания избыточных связей ( Х,Х 2.1 1 Х ( 1, Х1 ф 1 ХХ 1 Х 1Х, 1 ХХЯ,1 ,Хд Х1 Х Хг 2 Хя1 Х 1 ХХэ ХВыходы элементов И У, соединены 45с первыми входами первого блока прерывания избыточных связей 10,Первый блок прерывания избыточныхсвязей 10 служит для селективного прот-раммного логического маскирования сигна 50лов-0 на промежуточных шинах ПЛМи...
Ячейка однородной структуры
Номер патента: 941994
Опубликовано: 07.07.1982
Авторы: Берштейн, Канаев, Мелихов
МПК: G06F 7/00
Метки: однородной, структуры, ячейка
...Н (А,В) О, при АВ 1, при А) В Н (А,В)О, при А( ВСхема построена как классическая схема сравнения на комбинационных элементах. На входные шины А и В схемы сравнения поступают коды чисел, на выходе имеем признаки Н , Н 1 или Й , Й, которые выдаят соответствующие триггера. Работу схемы не сложно проследить, задавая раз"личные коды чисел. Схема сравненияимеет две восьмиразрядных входных шины и четыре выходных шиныпризнаков,Сдвиговый регистр 9 предназначендля формирования серии последовательных управляющих сигналов, необходимыхдля функционирования ячейки.Дешифратор 10 предназначен для дешифрации кода выполняемой операции.Первая группа элементов И 11 пред назначена для формирования сигналовуправления для коммутаторов 2 и 4в зависимости от кода...
Устройство для обработки информации
Номер патента: 941995
Опубликовано: 07.07.1982
Авторы: Демидов, Лаптев, Моисеев, Серов
МПК: G06F 7/00
Метки: информации
...одному из входов АЦП 7 и к селектору 2, один выход которого соединен с первым входом элемента ИЛИ 5, а другие выходы - с входами преобразователя 3 кода. Одни выходы преобразователя 3 кода подключены соответственно к первым входам блока 17 элементов И делителя 13 частоты, а другие - к входам блока 4 выделения сигналов калибровки, выходы которого соединены с другими входами элемента ИЛИ 5. Выход элемента ИЛИ 5 соединен с одним из входов элемента И 6, другой вход которого подключен к выходу элемента ИЛИ 18 делителя 13 частоты. Выход элемента И 6 соединен с другим входом блока 4 выделения сигналов калибровки, с другим входом АЦП 7 и с другими входами блока 11 элементов И. Выходы шифратора 9 подключены к входам регистра 1 О, выходы которого...
Ячейка однородной структуры
Номер патента: 941996
Опубликовано: 07.07.1982
Авторы: Дербунович, Мызь
МПК: G06F 7/00
Метки: однородной, структуры, ячейка
...элементыИ 5 и 6, элемент 7 ИЛИ, входы 8 и 9настройки, вход 10 переменной ячейки,вход 11 сброса, вход 12 управления,информационные входы 13 и 14, выходы15 и 16.Входы триггеров 1 и 2 подключенысоответственно к входам 8 и 9 настройки ячейки, вход триггера 3 - квходу 10 переменной ячейки, входыустановки в ноль триггеров 1,2 и 3 к входу 11 сброса, а другие их входысоединены с входом 12 управленияячейки, причем выход триггера 1 соединен с одним из входов элемента5 9419 4 "Неравнозначность", другой вход которого подключен к выходу триггера 3, а выход соединен с входом элемента И 5, другой вход которого подключен к информационному входу 13 ячейки, а 5 выход - к входу элемента ИЛИ 7, другой вход которого подключен к информационному...
Устройство для анализа последовательных кодов
Номер патента: 943731
Опубликовано: 15.07.1982
Автор: Аристов
МПК: G06F 7/00, G06F 9/46
Метки: анализа, кодов, последовательных
...3, состояние которого меняется лишь при поступлениисигнала с последовательного выхода счетчика 1 после анализа последнего (знакового) разряда. Следовательно, при анализе кода состояниетриггера 3 не меняется и соответствует, например, единичному. В этомслучае на второй вход адреса записиблока памяти 4 поступает уровень"0", поэтому нулевые разряды анализируемого числа А формируют адресзаписи 00, а единичные - 01, На информационный вход блока памяти 4 спараллельного выхода счетчика 1 поступает код номера разряда, поэтомупо стробирующему входу записи блокапамяти 4 в ячейку с адресом 00 запийгсываются последовательно адреса разрядов, имеющие уровни "0", а в яцейку 01 - уровни "1". С приходом последнего разряда, знакового, счетчик 1...
Многофункциональный логический модуль
Номер патента: 945861
Опубликовано: 23.07.1982
Авторы: Аспидов, Витер, Козюминский, Мищенко, Терешко
МПК: G06F 7/00
Метки: логический, многофункциональный, модуль
...Х 4 О О Х 1 Х 2 ХЗ Х 4 Х 5 О 0 Х 5 Хб О о хб О.О Х Х 2 ХЗ+Х 4 Х 5 Хб 0 0 0 Х Х 2 ХЗ 0 Х 4 Х 5 Хб 0 0 О 6 3+2+1 Х 1 Х 2 ХЗ+Х 4 Х 5+Хб 0 0 О О 0 0 Хб Х 1 Х 2 ХЗ Х 4 Х 5 0 7 31+ Х Х 2 ХЗ+Х 4+Х 5+Хб О 0 Хб 0 0 О Х 5 Х Х 2 ХЗ Х 4 О О 8 2+2+2 Х 1 Х 2+ХЗ Х 4+Х 5 Хб 0 0 О Х Х 2 . 0 0 .ХЗ Х 4 0 Х 5 Хб 02+2+1+ Х Х 2+ХЗ Х 4+Х 5+Хб 0 0 Хб Х 1 Х 2 0 0 ХЗ 4 О Х 5 О 0 Х Х 2+ХЗ+Х 4+Х 5+Хб 0 Х 5 Хб Х 1 Х 2 0 0 10 2+1+1+К+кХЗ+Х 4+Х 5+Хб Х 4 Х 5 Кб Х 2 0ю Х 0 Ющ 0 ХЗ 0 О 0 О Зная комбинацию входных сигналов, необходимую для настройки многофункционального логического модуля на реализацию определенного типа бесповторной Функции, легко определить комбинацию входных сигналов для реализации любого другого типа бесповторной функции данного вида, Если, например,...
Универсальный логический модуль
Номер патента: 947851
Опубликовано: 30.07.1982
Авторы: Аспидов, Гурьянов, Козюминский, Мищенко
МПК: G06F 7/00
Метки: логический, модуль, универсальный
...входы 17-32, элементы И 33-36 1-й группы, элементы И 37-40 2-й группы, 25 элементы ИЛИ 41-45, элементы И 46- 61, выход 62 устройства.1Элементы И 46, 50, 54, 58 и элемент ИЛИ 41 образуют коммутатор 63, информационные входы которого под ключены к выходам элементов И 33-36 первой группы соответственно, а управляющие входы - подключены к управляющим входам 17-31 модуля соответственно, выход коммутатора 63 35 подключен к управляющему входу элемента И 37 второй группы.Элементы И 47, 51, 55, 59 и элемент ИЛИ 42, элементы И 48, 52, 56, 60 и элемент ИЛИ 43, а также эле менты И 49, 53, 57, 61 и элемент ИЛИ 44 образуют коммутаторы 64, 65 и 66 соответственно, выходы которых подключены к управляющим входам элементов И 38-40 второй группы...
Ячейка каскадной коммутирующей среды
Номер патента: 949650
Опубликовано: 07.08.1982
Автор: Максименко
МПК: G06F 7/00
Метки: каскадной, коммутирующей, среды, ячейка
...код режима распределения, аисточники запросов, подключенные к ячейкам.источникам, формируют соответственнона шинах 2, - 2 п 1 и 26, - 26 п 1 потенциалы поиска и код режима распределения, Транзитные ячейки осуществляют коммутацию потенциалов и кодов от ячеек-источников к ячей.кам-приемникам.Работа ячейки системы в режиме распределения задания, как и в режиме коммутации,состоит из двух этапов: поиска и вьщеления. 10На этапе поиска волна потенциала поиска,сформированная ячейкой. источником, концент.рически распространяясь, охватывает все множеством незанятых и исправных ячеек, Как ив основной ячейке, схема 19 сравнения каждой ячейки выявляет ячейку-приемник запро.са путем сравнения кодов, поступающих пошинам 26, - 26 щ, и хранящегося в...
Цифровой дискриминатор
Номер патента: 951292
Опубликовано: 15.08.1982
МПК: G06F 7/00
Метки: дискриминатор, цифровой
...счетчика, выходы 15которого подключены к соответствующим вхо.дам первой группы входов схемы сравнения,выход которой соединен с входом установкив нулевое состояние входного счетчика, введеОны коммутатор и выходной счетчик, причем 20выходы каждого -го переключателя уровнейдискриминации соединены с соответствующимиинформационными входами 1 ой группы входовкоммутатора, выходы которого подключены ксоответствующим входам второй группы входов э 5схемы сравнения, выход которой соединен свходом выходного счетчика, выходы которогоподключены к управляющим входам коммутора.На чертеже приведена блок-схема дискриминатора,Дискриминатор содержит выходныесчетчики 1 и.2, переключатели уровней дискри.минации 33, , 3, коммутатор 4, схемусравнения 5,...
Счетное устройство
Номер патента: 951293
Опубликовано: 15.08.1982
Авторы: Карелин, Смирнов, Целигоров
МПК: G06F 7/00
Метки: счетное
...содержащее блок подсчета чис. мер.ла единиц в двоичном коде, введены (и - 1) .1081110 1сумматор по модулю два, где и - число 1 0 0111 Оразрядов числового ряда, причем выходы сум-. Зматора по модулю два соединены с соответ 0 100 1 1ствующими входами блока подсчета числа получаем число единиц, равное четырем, единиц в двоичном коде, выходы которого Использование изобретения в арифметичес. являются выходами устройства, первый вход . ких устройствах ЭВМ позволяет быстро осу. каждого -го сумматора по модулю два 10 шествлять функцию подсчета числа перемен ( 1, 2 и - 1), соединен с соответствую- знака в каком-либо числовом ряду, что уско 1 цим 1 ым входом устройства, а второй вход - ряет реализацию некоторых алгоритмов.с (+1).ым входом...
Настраиваемое устройство
Номер патента: 955025
Опубликовано: 30.08.1982
МПК: G06F 7/00
Метки: настраиваемое
...будут зависеть только от состояния остальных двух входов.При подаче питающего напряжения в точку 6 появляется сигнал на первом входе второго элемента И 3 в первом блоке и на первом входе первого элемента И 2 во втором переключательном блоке. Сигналы хи хпоступают на первые входы упомянутых выше элементов.Таким образом, на всех трех входах второго элемента И 3 первого переключатеМьного блока при подаче сигнала х и (или) первого элемента .И 2 второго переключательного блока при подаче сигнала х оказываются единичные сигналы, вследствие чего появляются сигналы на выходах этих элементов.Сигнал с выхода второго элемента И 3 первого переключательного блока через перемычку, а сигнал с выхода первого элемента И 2 второго переключательного блока...
Устройство для вычисления булевых функций
Номер патента: 955026
Опубликовано: 30.08.1982
Авторы: Алдабаев, Диденко, Загарий, Конарев, Ручинский
МПК: G06F 7/00
Метки: булевых, вычисления, функций
...триггера 7 и установит егов единичное состояние. Единичныйсигнал с прямого выхода первого триггера 7 поступит на единичный установочный вход информационного триггера9, который установится в единичноесостояние. Одновременно с этим нулевой сигнал с инверсного выхода первого триггера 7 поступит на второйвход третьего элемента И 6, вследствие чего будет запрещено прохождение импульса с выхода второго делителя 4частоты через этот элемент на единичный установочный вход второго триггера 9, что не приведет к изменениюсостояния информационного триггера 9. При значении измеряемой частоты, выше установленной граничной, на выходе второго делителя 4 частоты импульс появится раньше, чем на выходе первого делителя 2 частоты. Этот импульс поступит...
Устройство для вычисления булевых функций
Номер патента: 955027
Опубликовано: 30.08.1982
Авторы: Ерофеев, Михайлова, Полященко, Шандрин
МПК: G06F 7/00
Метки: булевых, вычисления, функций
...счетчик 6 адреса поступает импульс,увеличивающий на единицу код хранящегося в нем числа, и при появлении настробирующем входе регистра 7 импульса, значение переменной, адрес которой закодирован во второй команде,через коммутатор 3 заносится во вторую ячейку регистра 7, Если втораякоманда содержит признак отсутствия 10операции, то на этом цикл выполнениявторой команды заканчивается. При наличии в операционной части второгокомандного слова признаков операцииконъюнкции или дизъюнкции с выхода 15блока 5 управления на счетчик 6 адреса подается импульс, уменьшающийхранящееся в нем число на единицу,т.е, на адресные входы регистра 7и коммутатора 8 подается код нуля.Коммутатор 8 служит для подключенияк входам вычислительного блока 4двух...
Устройство для выделения числового интервала
Номер патента: 955028
Опубликовано: 30.08.1982
Автор: Новожилов
МПК: G06F 7/00
Метки: выделения, интервала, числового
...информационные входы 1, сумматор 2, регистр 3 нижней границы числового интервала, схему 4 сравнения, регистр 5 числового интервала, группу б элементов И, выходы 7,Устройство работает следующим образом.Цифровой код анализируемого числа со входов 1 поступает на первые входы сумматора 2. В сумматоре 2 происходит суммирование анализируемого числа (Х) с кодом нижней границы числового интервала (Н),поступающим с выхода регистра 3 нижней границы числового интервала в дополнительном коде, При этом происходит нормирование циФрового кода анализируемого числа, т.е. вычисляется разность Х = (Х-Н). Если циФровой код анализируемого числа (Х) находится в интервале между нижним и верхним значениями числового интервала (Н й Х 6 В), то нормированный...
Логический модуль
Номер патента: 955029
Опубликовано: 30.08.1982
Авторы: Аспидов, Витер, Мищенко, Семашко, Терешко
МПК: G06F 7/00
Метки: логический, модуль
...Х 5 1 Х 1 Х 2 ХЗ Х 4+Х 5 1 1 Х 1 1 Х 2 ХЗ Х 4 Х 5 Х 5 Х 1 Х 2 ХЗ+Х 4.Х 5. Х 1 Х 2 ХЗ Х 4 Х 5 1 1 3+2,Х 1 Х 2 ХЗ+Х 4+Х 5 Х 1 Х 2 ХЗ Х 4 1 Х 5 1 1 0 3+1+1 Х 1 Х 2+ХЗ Х 4+Х 5 Х 1 Х 21 ХЗ Х 4 1 1 Х 5 0 2+2+1 Х 1 Х 2+ХЗ+Х 4+Х 5 Х 1 Х 2 1 ХЗ 1 Х 4 Х 5 1 О 2+1+1+1 Х 2 1 ХЗ Х 4 Х 5 О Х 1+Х 2+ХЗ+Х 4+Х 5 Х 1 1 1 1+1+1+1+1 Формула изобретения Работает логический модуль следующим образом. На входы модуля подаются переменные и/или их инверсии (при необходимости), и значения логических "О" и "1", а с выхода модуля 14 снимаются нсе бесповторные функции пяти переменных. Используя какую-либо из этих ком 40 бинаций и соответствующий ей тип фун. кций, легко получить комбинации нход ных сигналов для любого другого типа бесповторной функции данного нида....
Устройство умножения булевых матриц
Номер патента: 959063
Опубликовано: 15.09.1982
Авторы: Коренев, Онищенко, Петровский, Черепко
МПК: G06F 7/00
Метки: булевых, матриц, умножения
...которыхравно количеству строк в матрицемножимого и каждый из которых со"держит два трехвходовых элемента И7 и 8, ПЯТ-триггер 9, выход 10 блокапамяти множителя, выход 11 электрически программируемого, выход 12блока памяти множимого выход 13 логического элемента И 7, выход 14логического элемента И 8, выход 15 55 блока логического умножения и су"мирования, шина 16 программирующеговхода матричного коммутатора, управляющая шина 17 считывания блоков памяти множимего и множителя, управляющая шина 18 записи блока памяти 6 ф результата, управляющая шина 19 суммированияпо модулю два, управляющаяшина 20 логического суммирования, .шина 21 сброса, синхронизирующийвход 22 устройства, вход 23 тактовых 63 импульсов устройства, входы 24 и 25программной...
Устройство для вычисления симметричных булевых функций
Номер патента: 959064
Опубликовано: 15.09.1982
Авторы: Балашов, Маркин, Негода, Пузанков, Скворцов, Чистяков
МПК: G06F 7/00
Метки: булевых, вычисления, симметричных, функций
...любая симметричная бу-такте по входным шинам 1 в устройст- лева Функция представима в виде во.Если сигнал с дешифратора 3 не проходит через элемент И 4, то на выход,с,с о= .о то предлагае- де устройства присутствует уровень, мое ус,ойство может реа изовать лю 5 соответствующ й нулево у значению бую симметричную функцию от и пере- заданной бУлевой функции. менных. Определим число ступеней системыВид симметричной функций опреде- постоянных запоминающих узлов, разляется настроечным кодом, хранящимся Рядность и емкость структурных элен одной из ячеек постоянного запоми- О ментов, входящих в устройство. нающего узла настроечных кодов б, Длина аргумента, обрабатываемоДлина ячейки ранна и+1 разряд а ко- го УстРойством, равна сумме .и+К...
Устройство для распознавания функциональной полноты систем логических функций
Номер патента: 960795
Опубликовано: 23.09.1982
Автор: Сидоренко
МПК: G06F 7/00
Метки: логических, полноты, распознавания, систем, функций, функциональной
...свойств Полноты, идалее проверяется. наличие не простовсех свойств полноты, а так. называемых базисных групп наборов.свойств . полноты, что позволяет непосрадственно выявлять неизбыточные Функциональ но-полные системы булевых, Функций.Назовем каждое из указанных втеореме о полноте Поста пяти свойствбулевых Фнукций, т.е, первое свой-ство - .не сохранять константу.нуль 40 .(Ко), второене сохранять констан-, ту единица (К), третье - быть немо-.нотонной (Й), четвертое - багь не.линейной (Й) н пятое - быть несамо двойственной (С) - свойством полно- :,45 гыОбозначим.циФрай О случай, когдабуде. вая Функция обладает данным свойствамполноты, и циФрой 1, если не обла" дает нм. Тогда, очевидно,можйо составить 32 различных набора свойств полноты....
Арифметико-логический модуль
Номер патента: 962916
Опубликовано: 30.09.1982
Авторы: Баскаков, Гладштейн, Комаров
МПК: G06F 7/00
Метки: арифметико-логический, модуль
...операции над двумя операндами, один из которых записан в триггерах первого 1 и второго 2 разрядов, а второй операнд установлен на входных шинах 5 и 6. На выходах мультиплексоров 16 и 18 формируются соответственно первый и второй разряды кодарезультата операции.При этом 1-тыйразряд результата (первый или второй)в зависимости от уровня сигнала нашине 24 выбора режима есть переключательная функция следующих аргументов: сигнала на 1-той шине выходныхданных (7 или 8); сигнала на 1-тойшине (5 или 6); сигнала первого переноса, поступающего по шине 9 илинепосредственно с выхода мультиплексора 15; и сигнала обратной связи,поступающего непосредственно с шины8 или по шине 12, если уровень сигнала на шине выбора режима равен логическому нулю,...
Универсальный логический модуль
Номер патента: 962917
Опубликовано: 30.09.1982
Авторы: Аспидов, Гурьянов, Мищенко, Терешко
МПК: G06F 7/00
Метки: логический, модуль, универсальный
...настроечного алфавита "0", "1", Х 1, Х 2, Х 1, Х 2,ХЗ,Свойством последовательно соединенных схем в цепочке элементов равнозначностей для трех переменных яв" ЗО ляется то, что всегда можно подобрать9 б 2917 такие настроечные сигналы на управляющие входы, что на выходе цепочкибудут получены функции, состоящие не Вид функции навыходе цепочкиравнозначностей Вид функции на входецепочки равнозначностей Настройки цепочкиравнозначностей 5 6 7 Х 2 Х 1 Х 1 1 Х 1 Х 2 ХЗ Х 1 Х 2 ХЗЧ Х 1 Х 2 ХЗЧХ 1 Х 2 ХЗ ХЗ Х 1 Х 23 ЗЧХ 1 Х 2 ХЗЧХ 1 Х 2 ХЗ Х 2 Х 1 Х 2 ХЗ ХЗ Х 2 Х 1 ХЗ Х 1 Х 1 Х 2 ХЗЧХ 1 Х 2 ХЗ Устройство, состоящее из элемента равнозначности на три входа и эле- мента И, реализует любые функции трех переменных, содержащие две любые конНастройки...
Устройство для вычисления логических выражений переменных
Номер патента: 962918
Опубликовано: 30.09.1982
Авторы: Гурьянов, Козюминский, Мищенко, Семашко
МПК: G06F 7/00
Метки: выражений, вычисления, логических, переменных
...к группе п в тинформационных входов 4 устройства, а управляющие входы мультиплексора 1 подключены к управляющим входам б устройства. Выход модуля 1 подключен к входу записи блока 2 памяти, 2 выходов которого подключены к информационниа входам мультиплексора 3, управляющие входы которого подключенык группе т информационных входов 5устройства. Выход мультиплексора 3является выходом 8 устройства.Устройство работает следующимобразом.На информационные входы 4 устройства подаются входные сигналых 1 х 2 х которые поступаютна информационные входы мультиплексора, который с помощью сигналовуправления О., О 2 О, подаваемых на управляющие входы устройства, манжет быть настроен на выполйение любой логической функцииГ(х, х ,) входных информацион ных...
Многофункциональный модуль
Номер патента: 966689
Опубликовано: 15.10.1982
Авторы: Козюминский, Семашко, Терешко, Трофимов
МПК: G06F 7/00
Метки: многофункциональный, модуль
...ИЛИ 16, И 17, И 15. А с элемента ИЛИ 11 сигнал подается на элемент И 18. Сигнал Х 1 подается на вход 2 и эле-мент И 15. Управляющий сигнал И 1 подается на-входы элементов НЕ 12 и И 25. Сигнал И 2 подается на вход элементов НЕ 13, И 23, И 24. А управляющий сигнал И 3 поступает на элементы НЕ 14, И 22 и И 24, Сигнал И 4 подается на вход элемента рав 4нозначности 27. С элементов НЕ 12,НЕ 13 и НЕ 14 сигнал поступает навходы элементов И 21 И 25. С элементов Н 21 - И 25 сигнал подаетсяна входы элемента ИЛИ 26, а с негона вход элемента равнозначности 27.С выхода элемента равнозначности вырабатывается выходной сигнал,П р и м е р . Пусть на входы 1-4модуля подаются сигналы Х 1, У 2, ХЗ,Х 4. Тогда на выходах элементов 16-20имеем логические...
Программируемое логическое устройство
Номер патента: 972500
Опубликовано: 07.11.1982
Авторы: Бородин, Бузунов, Шипилов
МПК: G06F 7/00
Метки: логическое, программируемое
...входу второго 17элементов И. Информационный вход 10и выход 15 коммутатора 11соединены, соответственно, с информационным входом первого 16 и выходом второгб 17 элементов И, а информационный вход 14коммутатора подключенк выходу первого 16 и к информационному входу второго 17 элементовИ,Устройство работает следующим образом.Для реализации некоторой комбинационной или последовательностнойсхемы на основе данного устройства,последнее подвергается предварительной настройке путем настройки многоФункционального элемента 1. Каждыйвнешний вывод 7 устройства, соедийенный с выходом коммутирующего блока2(, может использоваться в любом изтрех режимовг цВход устройства", "Выход элемента 1 или "Выход триггера ",.При этом и процессе работы...
Устройство измерения пространственных характеристик пучка заряженных частиц
Номер патента: 818315
Опубликовано: 23.11.1982
Авторы: Грачев, Ольховиков, Скосарев
МПК: G06F 7/00
Метки: заряженных, пространственных, пучка, характеристик, частиц
...разрядностью счетчика АЦП 4, от которого зависит точность амплитудно-цифровых преобразова 45ний, а количество ячеек ОЗУ 5 при любом диапазоне изменений размеров пучка связано с заданным числом точек дискретизации сеченияпучка соотношениеми) =2 К,50где в - количество ячеек ОЗУ; К - заданноечисло точек дискретизации распределения токапо сечению пучка.Схема управления ОЗУ 5 не только задаетчастоту перезаписи информации иэ АЦП 4, нои обеспечивает режим внутреннего перемещенияинформации в ОЗУ 5 с помощью промежуточного регистра 7, По окончании измерений ин 5 4формация из ОЗУ 5 переписывается в БЗУ 8. Многоканальная.связь ОЗУ с АЦП, БЗУ и триггерами промежуточного регистра осущест.вляется через мультиплексор 9 и демультиплексор 10.В режиме...
Элемент однородной среды
Номер патента: 978139
Опубликовано: 30.11.1982
Авторы: Берштейн, Михайлова, Надточий, Сапрыкин
МПК: G06F 7/00
Метки: однородной, среды, элемент
...связывающие сети.Элемент однородной перестраиваемой среды является схемным аналогом дискрета. Если элементы однородной среды объединить между собой по типу зо прямоугольной решетки, то получится однородная сеть, которая будет являться схемным аналогом конструкторской плоскости, а передача возбуждения от элемента к элементу однородной среды и запоминание направления прихода возбуждения моделирует волновую процедуру.Второй основной режим работы элемента - изоморфные преобразования моделируемого объекта. Этот режим работы соответствует реализации основной процедуры при решении комбинаторных задач проектирования.Например, при решении задач проектирования радиоэлектронной аппаратуры принципиальная (функциональная) схема представляется в виде...
Устройство для уплотнения информации
Номер патента: 978140
Опубликовано: 30.11.1982
Авторы: Белков, Братальский, Карцев
МПК: G06F 7/00
Метки: информации, уплотнения
...производится частичное уплотнение по частям из .п разрядов, в соответствии с младшими разрядами кодов управления. Одновременно производится частичное уплотнение старших разрядов кодов уплотнения под . 65,ключен к -1) ФБ + 13-му входу выходного информационного регистра% дешифраторов, % элементов ИЛИ,7 о групп по Ул элементов И в каждой,причем к-й выход уплотнителя соединен с выходом к-го элемента ИЛИ,входы которого соединены соответственнос выходами элементов И к-й группы,первые входы элементов И к-й группысоединены соответственно с входамиуплотнителя, второй вход -го элемента И к-й группы соединен с к-м выходом 3-го дешифратора, входы 1-го дешифратора соединены с 1-м наборомуправляющих входов уплотнителя(И 5 - 1,.,Я),На фиг, 1...
Устройство для логической обработки цифровых данных
Номер патента: 978141
Опубликовано: 30.11.1982
Авторы: Дралин, Князев, Михайлов, Сурков
МПК: G06F 7/00
Метки: данных, логической, цифровых
...прямых, инверс,ных выходов триггеров 3 и входных шин 4 устройства в зависимости от сигналов на шинах 5-9 настройки устройства,В качестве сигналов на шинах 5-9 настройки устройства могут быть как сигналы постоянного значения (разрешающие - единицы, запрещающие - нули),так и сигналы переменного значения (двоичные последовательности), Сигналами на входных шинах 4 устройства могут быть сигналы постоянного или переменного значения как независимые (внешние ио отношению к данному устройству), так и зависимые (с выходов триггеров 3). Каждый следующий сигнал на шине 10 синхронизации устройства может быть подан после завершения переходного процесса в устройстве от предыдущего сигнала на этой шине, те. минимальный такт должен бытьбольше времени...
Ячейка каскадной коммутирующей среды
Номер патента: 983702
Опубликовано: 23.12.1982
Автор: Максименко
МПК: G06F 7/00
Метки: каскадной, коммутирующей, среды, ячейка
...заключается в том, что в ней имеется дополнительный режим работы - режим широковещательной передачи, Этот режим02 6 данее направление ведет в ячс йку, охолящую в множество ячеек-приемников сообщений,Если рассматриваемая ячейка не входит в множество ячеек-приемников сообщений, на выходе схемы 13 сравнения формируется единичный потенпиал. В этом случае,на выходе элемента И 15 формируется единичный потенциал, который поступает на входы элементов И-НЕ 24 всех входных блоков. Лищь тот входной блок, который подключен к потенциалу поиска, пропускает единичный потенциал с выхода элемента И 15 на управляющий вход группы вентилей 25, при этом нуЛевым потенциалом с выхода элемента НЕ 20 блокируются все входные блоки итем самым прекращается...
Однородная структура для реализации логических функций
Номер патента: 991411
Опубликовано: 23.01.1983
Авторы: Герцев, Мищенко, Окулович, Панчиков
МПК: G06F 7/00
Метки: логических, однородная, реализации, структура, функций
...55 Однородная структура для реализациилогических функций, содержащая элеме 3 п И и неравнозначности, о т л и ч а ю ш я с я тем, что, с целью упрощения и Эгруппы 11% =1,2Ь 211%Г щ 12Ю ности т-го уровня является выходомуструктуры,На чертеже представлена функциональ- ная схема устройства,для и = 5.Схема устройства содержит элементы. И 1-5, на входы 6-10 кот урых подаются управляющие сигналы, элементы 11- 14 неравнозначности, реализующие функцию сложения по модулю два, Выходы 15-18 элементов И 1-4 являются входы ми элементов 11 и 12 неравнозначно-сти соответственно, выходы 19 и20 которых подключены к входам элемента 13 неравнозначности. Так как число выходов элементов И, составляющих первый ранг схемы, не четно, то выход 21 элемента 5...