G06F 7/00 — Способы и устройства для обработки данных с воздействием на порядок их расположения или на содержание обрабатываемых данных

Страница 7

Многофункциональный логическиймодуль

Загрузка...

Номер патента: 798802

Опубликовано: 23.01.1981

Автор: Шалыто

МПК: G06F 7/00

Метки: логическиймодуль, многофункциональный

...вход второго элемента И являются вторым входоммодуля, о т л и ч а ю щ и й с я тем,что, с целью расширения функциональных возможностей за счет,реализациивсех Формул, трех переменных в базисеИ, ИЛИ, НЕ вторые входы третьего,четвертого, пятого, шестого элементов И соединены с выходами четвертого, пятого, шестого, седьмого элементов ИЛИ, первые и вторые входы которых - с выходами соответственно седьмого, восьмого, девятого, десятого,одиннадцатого, двенадцатого, тринадцатого, четырнадцатого элемент.н И,первые входы которых соединены с нкИз табл. 2 следует, что входы 1 и 2 при реализации рассматриваемых формул из 2 букв могут использоваться только как информационные, а входы 40 3, 4, 5 и 6 - только как настроечные. Настройка модуля на...

Асооциативная однородная среда

Загрузка...

Номер патента: 798803

Опубликовано: 23.01.1981

Автор: Денисенко

МПК: G06F 7/00

Метки: асооциативная, однородная, среда

...к рассматриваемому моменту времени в матрице уже записано неко. - торое число сигнальных образцов. Новый цикл записи начинается с предъявления столбцу 5 информации о новом образе. На его выходах формируется сигнальный образ в виде пространственного двоичного кода, поступающий по шинам распространения сигнала выделения звеньев 7 на ячейки столбца 2По окончании переходных процессовячейки готовы к участию в построениидерева сигнальных путей, связанногос записью нового сигнального образца.Цикл записи образа в классифицирующую среду начинается подачей единичного импульса пуска в триггер 10 .При этом триггер 10 управляющего блока 8 устанавливается в нулевое состояние и выдает разрешения элементу И 11,данного блока на пропуск тактовых...

Ячейка однородной среды

Загрузка...

Номер патента: 798804

Опубликовано: 23.01.1981

Авторы: Артюхов, Шалыто

МПК: G06F 7/00

Метки: однородной, среды, ячейка

...среда, построенная на основе предлагаемой ячейки, являет. ся универсальной в классе произвольных ДНФ, но в отличие от среды, построенной на базе ячейки Шорта, является также универсальной в классе про- бО извольных КНФ.Структура, построенная на основе предлагаемой ячейки, является также универсальной в классе произвольных формул (в том числе и любых скобоч- б 5ъ с первыми нходами третьего элемент.И и четвертого элемента ИЛИ, нторыевходы которых соединены и являютсячетвертым входом ячейки, причем пятыйвход ячейки соединен с вторым входомпятого элемента И.5На фиг . 1 показана схема ячейки;на фиг. 2-4 - возможные соединенияячеек н среде .Ячейка содержит входы 1-5, элементы И .6-10, элементы. ИЛИ 11-15, ныхо рды 16 и 17,Структура...

Устройство для вычисления булевыхфункций

Загрузка...

Номер патента: 798805

Опубликовано: 23.01.1981

Авторы: Алдабаев, Диденко, Загарий, Конарев, Коновалов, Ручинский

МПК: G06F 7/00

Метки: булевыхфункций, вычисления

...образом.На информационный вход первого узла 1 инвертирования подается бит инФормации ИН . При наличии оператора "/" инвертирования, поступающего с управляющего входа устройства на управляющий вход первого узла 1 инвертирования, в последнем производится инвертирование информации И 8, поступившей на информационный вход. Обработанная таким образом информацияподается на первый вход триггера 2операций.При наличии на управляющем входеустройства оператора ":" начала пред ложения триггер 8 окончания операцийустанавливается в нулевое состояниеи при наличии сигнала "х" конъюнктивной формы триггер 2 операций и тригрег 3 конъюнктивной формы устанавли ваются в единичные состояния, а приотсутствии оператора "и" конъюнктивной формы в триггер 2...

Логический модуль

Загрузка...

Номер патента: 798806

Опубликовано: 23.01.1981

Авторы: Артюхов, Вольский, Шалыто

МПК: G06F 7/00

Метки: логический, модуль

...минимально и при указанных функциональных возможностях не может быть снижено. Формула изобретения4 Логический модуль, содержащий два элемента И, два элемента ИЛИ, причем первый вход модуля соединен с первым входом первого элемента ИЛИ, второй 50 вход модуля оединен с первые входомпервого элемента И, выход первогоэлемента ИЛИ и третий вход модулясоединены с входами второго элементаИ, выход которого соединен с первымвходом второго элемента ИЛИ, выходкоторого является выходом модуля,о т л и ч а ю щ и й с я тем, что,с целью расширения функциональныхвоэможностей за счет реализации всехформул из трех букв, он содержит третий элемент И и два элемента НБ, причем четвертый вход модуля соединенчерез первый элемент ИЕ с вторым входом первого...

Комбинаторное устройство

Загрузка...

Номер патента: 798807

Опубликовано: 23.01.1981

Авторы: Викторов, Орел, Романкевич

МПК: G06F 7/00

Метки: комбинаторное

..."5 ф. Единичный сигнал с Выхода схемы 8 сравнения проходит иа входы вычитающих счетчиков 14, 15 и 16 и устанавливает их в рабочие состояния соответственно "1", "2" и "3" . С выходов блока 2 памяти на входы делителя блока 4 целочисленного деления поступают :игналы (ОО 110) =(6). После окончания операции целочисленного деления остаток(0 000 001)=(1)1 в становится делимым. Единичный сигнал с выхода 6 блока 4 целочисленного деления открывает элементы И группы 5 и разрешает выдачу кода частного (010)д =(2) на первую группу входов схем 7-11 сравнения. Единичный сигнал с выхода конца операции 6 деления проходит на вход блока памяти . Единичный сигнал с выхода конца операции деления 6 поступает на вход счетчика 22 и устанавливает его в состояние...

Однородная вычислительная среда

Загрузка...

Номер патента: 798808

Опубликовано: 23.01.1981

Авторы: Визирев, Вылков, Донианц, Дончева, Лазарев, Пийль

МПК: G06F 7/00

Метки: вычислительная, однородная, среда

...операции "з . Операции "и", "к" "л" и фм" используются,цля обхода нейсправныхучастков. среды. 26Введение дополнительных настраиваемых коммутаторов магистральных шин среды позволяет повысить ее надежность за счет восстановления ее работоспособности путем локализации неис- д правных участков и их последующего обхода по свободным магистральнымшинамФормула изобретенияОднородная вычислительная среда,содержащая матрицу И" вычислительныхячеек, причем первый и второй входыкаждой вычислительной ячейки соединены с соответствующей горизонтальнойи вертикальной шиной, о т л и ч а ю -щ а я с я тем, что, с целью повышения надежности она содержит 2 И коммутаторов и 2 И блоков настройки, причем информационные входы -го-той вертикальной и 1-ой...

Ячейка однородной вычислительнойструктуры

Загрузка...

Номер патента: 805300

Опубликовано: 15.02.1981

Авторы: Васильев, Голованова, Додонов, Фенюк, Хаджинов

МПК: G06F 7/00

Метки: вычислительнойструктуры, однородной, ячейка

...направлении сигналом логической единицы с выхода счетчика18 импульсов запоминающий триггер 1устанавливается в единичное состояние, и сигналы логической единицы свыходов инверторов 2 и 4 через функциональные преобразователи 13 и 14подаются на обе коммутационные шины24 и 25, которыми элементы однородной вычислительной структуры соединяются между собой в вычислительнуюструктуру. Сигналы логической единицы, появившиеся на коммутационных шинах 24 и 25, являются запускающимисигналами для других, еще не запущенных элементов однородной вычислительной структуры. Этот режим работы элемента однородной вычислительнойструктуры соответствует формированиювеса дуги в одном направлении.Аналогичным образом сработает элемент однородной вычислительной...

Вычислительная однородная среда

Загрузка...

Номер патента: 805301

Опубликовано: 15.02.1981

Автор: Пискунов

МПК: G06F 7/00

Метки: вычислительная, однородная, среда

...восьми (кроме себя) соседей и пишет информацию в .себя и еще одну ячейку, т.е, К = 9 и г = 2. В память команд в какую-то дару слоев, например третью, записана команда101011101.01и пусть в некотором такте 5(5=1,3, 5,7) сигналы от элементов памяти б собственно ячейки и ее соседей, а также сигналы со входов 9 ячейки, соответствующим образом упорядоченные, образуют вектор (О, Оо, О,ОО, на информациойные входы. блока 4 на-. стройки фильтров поступает сигнал О. В блоке 4 вырабатывается вектор напряжений (0+0, О +О, О, +О, О +О 03+01 Оъ+01 ОЪ+01 Оз+Оа "03+О, 0+Од, 0+0) . Его компоненты подаются на,настройку одиннадцати пар электродов блока 1 перестраиваемых фильтров. При таких условиях первая пара электродов пропускает сигналс частотой Й+Ы,...

Комбинаторное устройство

Загрузка...

Номер патента: 805302

Опубликовано: 15.02.1981

Авторы: Викторов, Лукашевич, Орел, Романкевич

МПК: G06F 7/00

Метки: комбинаторное

...И 87 и закрывают его, 25Во втором такте работы устройства тактовый сигнал поступает на вход каждого из элементов И 19-24, и единичные сигналы с выходов открытых элементов И 23 и 24 поступают на так- З 0 товые входы регистров 5 и б. Код 100 с информационного выхода регистра 5 через открытые элементы И 11, 13-16 и элементы ИЛИ 25-29 поступает на вход установки регистра б, Код 101 с информационного выхода регистра б через открытый .элемент И 12 и элемент ИЛИ 30 поступает на вход установки регистра 5. Регистры 5 и б устанавливаются соответственно в состояния "5" и "4", Информация в дру гих,регистрах фиксируется нулевыми сигналами из тактовых входов.. Таким образом, во втором такте работы устройства реализуется перестановка "012354"....

Устройство для определения значенийбулевых функций

Загрузка...

Номер патента: 807269

Опубликовано: 23.02.1981

Авторы: Сечкин, Столяров

МПК: G06F 7/00

Метки: значенийбулевых, функций

...аргументаэлементы И 4-8, эдементы ИЛИ 9-11 блоки 12-14 памяти,Устройство работает следующим образом. На вход устройства последовательно поступают аргументы заданной булевой функции, значение которой сдедует определить. Импульсы синхронизации стробируют поступление входных сигнагов на второй, третий, четвертый и пятый элементы И, Одновременно с поступлением каждого входного сигнала на шине 3 признака аргумента формируется сигнал логическая 1, если аргумент входит в булевое выражение в прямом коде, и сигнал логический О, если аргумент входит в выражение в инвертированном коде. В зависимости от значения аргумента 1 "О иди 1") и сигиапа на шине 3 входной сигнад прохойит через второй, третий, четвертый ипи пятый элементы И. Входной сигнал с...

Ячейка вычислительной среды

Загрузка...

Номер патента: 807270

Опубликовано: 23.02.1981

Авторы: Визирев, Вылков, Гусейнов, Донианц, Дончева, Лазарев, Фирсов

МПК: G06F 7/00

Метки: вычислительной, среды, ячейка

....нап "единица, а на входы 3 и 8 -ноцьф При этом триггер 12 устанавпивается 5 О 15 20 25 ЗО 35 40 45 50 сигналом с входа 1. В третьем такте настройки на вход 8 подается сигнал единица", а на входы 3 и 4 - ноль". При атом триггер 1 3 устанавливается сигналом входа 1,При йаличии управпяющего сигнала единица на входе 7 и сигнала "нопь" на входах 3, 4 и 8, ячейки переходит в режим работы Обработка информации". Сигналы о выходов триггеров 11, 12 и 13 управпяют работой коммутатора 17. Помимо четырех операций, выпопняемых известной ячейкой вычислительной среды, такая ячейка может настраиваться на выполнение четырех спедующих дополнитепьных операций: д - передача прямого сигнала от второговхода к первому входу; е - соединение первого, второго,...

Многофункциональный логическиймодуль

Загрузка...

Номер патента: 807271

Опубликовано: 23.02.1981

Авторы: Артюхов, Шалыто

МПК: G06F 7/00

Метки: логическиймодуль, многофункциональный

...И,м, что, сМногофункцисостоящий изаая из которыкИЛИ, выкоц котвычислительнойрой входы соедственно первоготличаю ники информации, внимание при эксперт ое свидетельство ССС кл. Я 06 С 7/00,Исто принятые во 1. Авторс М 275824 а 30. 03. 69. 2. Авторс М 269599, числительн содержит пер рого являетс ячейки, а иены с выхо и второго эл щийся те кое свидетельство СС кл, С 06 С 7/00, 19 8,Модуль содержит входы 17, первую вычислительную ячейку 8, выход первого блока 9, второй вход второго элемента И второй вычислительной ячейки 10, вычислительная ячейка 11, выход 12 модуля. Элемент И 13, элемент ИЛИ 14, элемент И 15, элемент ИЛИ 16. 2:0,2 =0,2:О1 Х 67:О :О 2 =О2+ т 5=1,2.5=0, =О2 =0,2 =1, 2:оЛ-Ое-1,ф-,-, 1- 5==12.:0,2=1 2 =1е ф Таким образом,...

Устройство для вычисления булевыхфункций

Загрузка...

Номер патента: 807272

Опубликовано: 23.02.1981

Авторы: Диденко, Загарий, Конарев, Коновалов, Ручинский

МПК: G06F 7/00

Метки: булевыхфункций, вычисления

...на логическое вЫражение и вычисляемую зависимую переменную.Логическое выражение делится операторами коныьнкции, цизъюнкции, открывающей и закрывающей скобками наеоперанды. В дальнейшем все переменные, входящие в предлЬжение и снабженные адресами в соо 1 тветствии с принятой системой адресани, будем называть операндами. Операнд может бытьснабжен признаком инвертирования.Этот признак дает воможность вводить операнд в устройство и выводитьего как в прямом, так и инверсномкодах, Операторы скобКа открывающаяоперандов не имеют. Оператор скобкаоткрывающая совмещаетфя с операторами "+" или."." и может быть снабженпризнаком инверсии,Работает устройствО следующим образом.На вход 1 подается,обрабатываемаябулева переменная. В Зависимости...

Логический модуль

Загрузка...

Номер патента: 813409

Опубликовано: 15.03.1981

Авторы: Борисенко, Гольбрайх, Макаровский, Фирсов, Шабельский

МПК: G06F 7/00

Метки: логический, модуль

...образом.Информирующий сигнал 1 при подаче питания на элементы и блоки устройства через элементы 3 и 4 проходит на блок 7 памяти и через него на реле 8 времени, где выдерживается по времени и подается, через элемент 9 ЗАПРЕТ и элемент ИЛИ 1 О на выход 11 устройства, цри этом через элемент 19 ЗАПРЕТ второго канала по сигналу от блока 7 памяти первого канала блокирован второй канал, а при снятии положительного сигнала 1, т. е. при отсутствии его -- блокировка элемента 19 снимается, сигнал по второму каналу через второй элемент ЗАПРЕТ 18 проходит на блок 15 памяти, через него ца реле 14 времени и че)ез элемент 13 ЗАПРЕТ на блок 7 памяти и элемент 9 ЗАПРЕТ первого канала.Г 1 ри получении за это же время второго сигнала, его принимает и...

Универсальный логический модуль

Загрузка...

Номер патента: 813410

Опубликовано: 15.03.1981

Авторы: Губка, Дергачев, Лысенко, Попов, Скибенко

МПК: G06F 7/00

Метки: логический, модуль, универсальный

...противоположных конституент единицы в ее СДНФ, Две булевых 35 Функции относятся к одному типу, если их ранги и индексы совпадают.Рассмотрим процесс реализации ло-гической Функции с заданным рангомР и индексОм 3 (Фиг.1). Возможны два случая.и 1. Рассмотрим случай 2 7,8 71На группу входов 1 подается двоичный код числа А =х - 3, При этом на йвыхода дешифратора 5 (фиг.1) появляется сигнал ф 1" и функция с 45 А"го выхода блока Формирования наборов 7, принимающая значение "1" на А наборах пройдет на элемент ИЛИ 10.На вторую группу входов 2 подается двоичный код числа В = 3, прн этом 50 на В-ом выходе дешифратора б появляется сигнал "1." и Функция с 2" -В выхода блока Формирования наборов, принИмающая значение "1" на В наборах, проходит на...

Комбинаторное устройство

Загрузка...

Номер патента: 813411

Опубликовано: 15.03.1981

Авторы: Викторов, Лукашевич, Орел, Романкевич

МПК: G06F 7/00

Метки: комбинаторное

...сигнал с выхода элемента 7задержки и элемента 8 задержки поступает на первый элемент 5. С информационного выхода счетчика 2 через эле мент 5 на вход установки счетчика 3поступает код 010 состояния счетчика2. Счетчик 3 устанавливается в состояние 2. Единичный сигнал с выходаэлемента 8 задержки через элемент 9задержки, элемент И 11 поступает натактовый вход счетчика 3, которыйустанавливается в состояние 3. Наинформационные выходы счетчиков 1-3поступают, соответственно, коды 001,010 и 011, Таким образом, реализуется сочетание 123.В десятом такте работы устройствав режиме сочетаний реализуется последнее сочетание 234.Работа устройства в режиме сочетаний иллюстрируется табл.1Таблица 1012013014023024034Продолжение табл. 1 12413410...

Устройство для программной реали-зации переключательных cxem

Загрузка...

Номер патента: 813413

Опубликовано: 15.03.1981

Авторы: Кондратьев, Кошевов, Мариночкин, Футерман, Хохлов

МПК: G06F 7/00

Метки: переключательных, программной, реали-зации

...1 и остается найти лишь последний аргумент последнего члена дизъюнкции, после проверки которого функция вновь должна принять 5значение равное 1. Этот последний аргумент находят по следующему правилу. По ходу вычисления (описанному выше) подсчитыВается число ответвлений справа вниз и справя вверх. Тот ближайший шаг вычислений, в котором число ответвлений спра ва вверх превышает на единицу число от.ветвлений справа вниз указывает на последний аргумент последнего члена данной ,Изькэнкции. При этом фхнкцияцимяет значение 1 и вычисление продолжается.25Если же при проверке аргумента, имеющего ответвление справа вниз, его дейститеггьное состояние не совпадает с состоянием, указанным на лестничной диаграмме ц цредыдуцее значение функции равно...

Однородная вычислительная среда

Загрузка...

Номер патента: 815725

Опубликовано: 23.03.1981

Авторы: Габелко, Смирнов

МПК: G06F 7/00

Метки: вычислительная, однородная, среда

...образом, предлагаемый резерви - рованный регистр сохраняет работоспособность при отказах типа ложный ноль, т. е. тогда, когда требуемые логические единицы не могут быть выданы и вместо них выдаются нули.Однородная вычислительная среда работает следующим образом.В режиме записи информация поступает на вход 34 независимо в каждый столбец 4 1 - 4 на внешние выводы 25, 28, 21 и 22,. Для разрыва цепи сдвига от старшего к младшему разряду на выводы 24 ч, 27 з, 30 и 33, подается внешний потенциал запрета, а на выводы 24 - 24, 27 - 27, 27, 30, 30 д, 30 и 33 - 33 подается вйешний потенциал, разрешающий сдвиг информации.В режиме контроля тест-программа проверки исправности модулей с первого выхода генератора 35 подается на выходные выводы 26, 29,...

Многофункциональный логическиймодуль

Загрузка...

Номер патента: 819809

Опубликовано: 07.04.1981

Авторы: Артюхов, Суханов, Шалыто

МПК: G06F 7/00

Метки: логическиймодуль, многофункциональный

...а в четвертой - их алгебраические выражения. Графы 6-15 однозначно соответствуют входам б, 7, 8, 1 О, 12 и 14, выходу 9 и входам-выходам 11, 13 и 15 модуля. В графах 6-;15 указывается наличие соответству ющей входной или выходной переменной, констант "1" или "О" и перемычек на соответствующих настроечных входах, выходе и входах-выходах модуля, Вход 5 модуля является ненастраиваемым вхо- щ дом, на нем постоянно должно находиться питание при работе модуля (при питании постоянным током - минус напряжения источника питания, при питании переменным током - фО" или соответст вующая фаза переменного напряжения). Поэтому графа 5 в таблице не заполнена. Выходные логические переменные в таблице обозначены через У, входные переменные через ХП,где п...

Устройство для задержки сигналов

Загрузка...

Номер патента: 824191

Опубликовано: 23.04.1981

Автор: Солоха

МПК: G06F 7/00

Метки: задержки, сигналов

...задержки, а выходы логического блока 8 соединены с другими входами основного накопителя 1.На фиг. 2 показаны входные импульсы (фиг. 2 а), поступающие на вход 2, основного накопителя 1, тактовые импульсы (фиг. 2 б) от источника 5 синхроимпульсов, 20 поступающие на вход счетчика 7, текущий код состояний счетчика (фиг. 2 в), код, поступаюший на входы основного накопителя 1 с логического блока 8 (фиг. 2 г), синхроимпульсы считывания (фиг. 2 д), поступающие по выходу 10 источника 5 синхроимпульсов на вход основного накопителя 1, и синхроимпульсы записи (фиг. 2 е), поступающие по выходу 11 источника 5 синхроимпульсов на вход основного накопителя 1,14но входного импульса (фиг, 2 ж). Этот задержанный импульс (фиг. 2 и) записывается в...

Однородная вычислительная среда

Загрузка...

Номер патента: 826336

Опубликовано: 30.04.1981

Авторы: Габелко, Смирнов

МПК: G06F 7/00

Метки: вычислительная, однородная, среда

...из отдельных многофункциональных моделей 1-4, состоящих из рабочих, ре- . 25 ,зервных и контрольных триггеров, меж 1 цу которыми организованы цепи переноса элементов И 231-23 3, 24 и 25, элементов ИЛИ 26 и 27, триггеров 28 фиксации исправности, при этом выходы рабочих триггеров 5-7 подключены ко входам элементов И 231, выход рабочего триггера 8 подключен непосредственно к выходной шине 32, выход резервного триггера 15 подключен ко вхо З 5 ду элемента И 23 соответствующей груп пы, выход резервного триггера 16 подключен ко входу элемента И 23 соот 3 ветствующей группы, выход резервного триггера 18 подключен ко входу эле- ю мента И 232 соответствующей группы, выходы резервных триггеров 17 и 19 подключены ко входам соответствующих...

Элемент однородной структуры

Загрузка...

Номер патента: 826337

Опубликовано: 30.04.1981

Авторы: Базанов, Березенко, Вепхвадзе, Голубев, Корягин, Малюгин, Певцов, Прангишвили, Шкатулла

МПК: G06F 7/00

Метки: однородной, структуры, элемент

...входами первого блока коммутации, второй управляющий вход кото 40рого соединен с вторым управляющим входом второго блока коммутации и подключен к входной управляющей шине элемента однородной структуры.На чертеже изображена схема элемента однородной структуры.Элемент однородной структуры содержит блокэлементов И, коммутационный регистр 2, блок Э коммутации, многофункциональный логический элемент 4, регистр 5 функций, триггер 6 режима, блок 7 коммутации и блок 8 элементов И.Элемент однородной структуры Функционирует следующим образом.При наличии сигнала на управляющем 55 входе настроечная информация записывается в коммутационный регистр 2 и регистр 5 функций. После окончания записи возможны два различных варианта работы, Если в регистр...

Настраиваемый функциональный модуль

Загрузка...

Номер патента: 826338

Опубликовано: 30.04.1981

Авторы: Артюхов, Шалыто

МПК: G06F 7/00

Метки: модуль, настраиваемый, функциональный

...совпаданяций с сигналомна выходе модуля в предшествующий момент времени;230х 3 - сигналы, подаваемые на первый 4, второй 5 и третий б выходй модуля соответствен" но,Иодуль позволяет путем настройки 35 (подачи констант "О" и "1" или отождествления" одного из входов модуля с его выходами) реализовать алгоритмы Функционирования всех вести разновидностей триггеров, указанных выше, 40В таблице приведены алгоритмы функционирования В, Е, дК 5, Р 5 н Т-триггеров соответственно. 38 аПервый нз укаэанных триггеров реализуется прих = 0 0 = (0.Х 4)хавторой прих = (.Я щ х 4 хУ(х мх)ЯПриведенная операция йастройки соответствует наложению перемычки междуединичным выходом модуля и его третьим входом,Третий триггер реализуется при4 тнх=О 9= ХЙ...

Ячейка однородной среды

Загрузка...

Номер патента: 830372

Опубликовано: 15.05.1981

Авторы: Коган, Танцюра, Фет

МПК: G06F 7/00

Метки: однородной, среды, ячейка

...в основномавт. сн.Рассмотрим организацию тестовогоконтроля двумерной однородной структуры, составленнои из предлагаемыхячеек.Проверяющим тестом будем называтьсистему проверок, правильное прохождение которых говорит об отсутствиизаданного перечня неисправностей(из допустимого перечня); диагностирующим тестом - систему проверок,позволяющую определить неисправности (из допустимого перечня), присутствующие в схеме.Условия прохождения тестов: подача входных наборов (н заданном порядке) и фиксация выходных сигналов(с анализом для диагностирующеготеста), Время действия наборов навходах, должно быть больше плительнос 45 5 О 55 60 65 ти переходных процессов н проверяемой схеме.В качестве допустимого перечня неисправностей приняты одиночные...

Способ выполнения логических и кор-ректирующих операций шишкова

Загрузка...

Номер патента: 834694

Опубликовано: 30.05.1981

Автор: Шишков

МПК: G06F 7/00

Метки: выполнения, кор-ректирующих, логических, операций, шишкова

...изменяется соответственно изменениям Фаз напряжений источников 1 и 2. Значения амплитуды и Фазы первой части входного тока при этом 15 определяются из условия дополнения второй части входного тока до взаимного тока с постоянными амплитудой .и фаз ой.Значения постоянных амплитуд и фаз 2 О напряжений источников 3 и 4, а такженеличин активных и реактивных составляющих элементов 8 и 9 при разных значениях Фаз напряжений источников 1 и 2 определяются из условия стабили.5 зации амплитуд и фаз компенсационных частей входных токов, протекающих через элементы 8 и 9.Части входных токов каждой линии, образованные суммой взаимного и соответствукщего компенсационного тока, равны нулю, вследствие чего амплитуды и фазовые сдвиги токов источников 1 и...

Устройство для автоматическогоизменения частоты измерений

Загрузка...

Номер патента: 834695

Опубликовано: 30.05.1981

Автор: Иванов

МПК: G06F 7/00

Метки: автоматическогоизменения, измерений, частоты

...времени начала измерений записывается в накопитель измерений совместно с начальным измерением Уо . Последующие второе У и третье измерения У а также соответствующие моменты времени , с хранятся временно в блоках 2 запомийания измерений и блоке 15 запоминания времени соотвественно. По команде блока 17 управления кодированные сигналы У и У 2 складываются в сум,маторе 4 и делятся на два в блоке 5 деления. В блоке б вычитания из полу- суммы крайних измерений вычитается среднее измерение У, т.е. в блоках 4-б в соответствии со свойством средней линии трапеции определяется значе-. ние сигнала нелинейностид, т.е.у +уд= у2В блоке 7 сравнения значение нелинейности 8 сравнивается с максимально допустимым Ь, т. е.У-Ь аБсли значение текущей...

Настраиваемое устройство

Загрузка...

Номер патента: 834696

Опубликовано: 30.05.1981

Авторы: Артюхов, Киселев, Шалыто

МПК: G06F 7/00

Метки: настраиваемое

...элемента НЕ 6, выход элемента И 9 соединен со входом элемента ИЛИ 13, другой вход которого соепинйн с выходом элемента И 10, выход элемента ИЛИ 13 соединен со входом элемента 9,входом элемента НЕ 6 и выходом устройства 14.Структура устройства описывается. Формулой 35 13+(хО+х х )хх х Б хх х Бгде 5 - сигнал на выходе устройства в данный момент времени,5- сигнал на выходе устройст.ва в предшествующий моментвремени, 45хlхХхх 5- сигналых подаваемые на первый, второй и третий входысост в ет ст венно,Устройство позволяет путем настройки (подачи константы О или отождествления входов) реализовать четыреразличных режима генерации.1, Генерация прямоугольных импульсов при, подаче любого одного из,.двухвозможных входных сигналов и Фиксация...

Многофункциональный логическиймодуль

Загрузка...

Номер патента: 838699

Опубликовано: 15.06.1981

Авторы: Артюхов, Шалыто

МПК: G06F 7/00

Метки: логическиймодуль, многофункциональный

...к входной шине 9, второй вход соединен с выходом элемента ИЛИ 5, а выход подключен к первому входу элемента ИЛИ 4, второй вход которого соединен с выходом элемента И 10, первый вход которого подключен к выходу элемента ИЛИ 1, а второй вход соединен с выходом инвертора 6.838699 Продолжение таблицы 1 0 0 1 1 0 1 1 1 1 1 1 1 1 где Я Формула изобретения Е-триггер - при Х,=А Х, =О;Х Я =АВ Ч (АЧВ)Я 5-триггер - при 1 1 1 1 Функционирование многофункционального логического модуля осуществляется согласно следующей формуле. Я.е - (Х Я,е ) (ХЯ Х 3) ХХ 3- сиги л на выходной шине 3в данный момент времени;О- сигнал на выходной шине 3в предшествующий момент времени;Х Хе, Хз - сигналы, подаваемые навходные шины 2, 7 и 9...

Многофункциональный логическиймодуль

Загрузка...

Номер патента: 838700

Опубликовано: 15.06.1981

Авторы: Артюхов, Шалыто

МПК: G06F 7/00

Метки: логическиймодуль, многофункциональный

...нулевой вход подключен к выходу соответству838700 формула изобретеггия Составитель В. ЧацгнидзеТехред А. Бойкас КоТираж 745 Поударственного комитета Сизобретений и открытийЖ - 35, Раушская наб.,ент, г. Ужгород, ул, Про Редактор М. ПетроваЗаказ 4447/73ВНИ ректор М. ШарошиписноеСР ИПИ Гос по делам 113035, Москва илиал ППП Пат4/5 тная, 1ющего элемента И 7, первый вход которого соединен с одноименной информационной Входной шиной 2, а второй вход подключен к одноименному выходу распределителя 6.Функционирование многофункционального логического модуля осуществляется следующим образом.При подаче на 1 ину 4 запуска первого импульса, срабатывает распределитель 6 и на его первом выходе появляется сигнал, который поступает на нулевые входы...