G06F 7/00 — Способы и устройства для обработки данных с воздействием на порядок их расположения или на содержание обрабатываемых данных
Однородная логическая структура
Номер патента: 511588
Опубликовано: 25.04.1976
Автор: Егоров
МПК: G06F 7/00
Метки: логическая, однородная, структура
...элемента неравнозначности второй строки.На фиг. 1 показана предлагаемая структура; на фиг. 2 - элемент матрицы на двух полевых транзисторах. Однородная логическая структура реал зует функции от Г 1 переменных К Х . К( 1 ефф содержит. вертикальные шины, на которых присутствуют инверсные значения перемен ных Х, ХХ, а также 1 оризонтальныешины 1 и диагональные шины. Каждый элемент 2 матрицы состоит из двух последовательно соединенных МОП-траизисторов (см. фиг. 2).Каждая горизонтальная шина 1 соединена с элементом неравнозначности 3, реализующим функцию сложения по модулю два, а также с резистором 4.Устройство реализует требуемро функцию в каноническом виде на основе Разложениячленов функций по Жигалкину, которые, например, для И = 4...
Перестраиваемый фазоимпульсный многоустойчивый блок
Номер патента: 511589
Опубликовано: 25.04.1976
Авторы: Бородаев, Корнейчук, Тарасенко, Тесленко
МПК: G06F 7/00
Метки: блок, многоустойчивый, перестраиваемый, фазоимпульсный
...констант соединен через элементы И 5 и 6 со счетными входами счетчиков 1 и 3, Причем второй вход элемента 5 соединен с единичным выходом триггера 7, нулевой выход которого соединен 5 со вторым входом элемента 6, Единичный выход триггера 7 и второй выход генерато ра 4 тактовых импульсов и фазоимпульсных констант, по которому поступает константа К, через элемент И 8 соединены с элемен том ИЛИ 9. Второй вход элемента 9 подклкь чен к выходу счетчика 3. Выход элемента 9 соединен со вторыми входами группы элементов И 2 и с входом установки нуля триггера 7. Вход установки нуля счетчика 1 и 15 вход установки единицы триггера 7 соединены с настроечным входом блока.Работа перестраиваемого фазоимпульснс го многоустойчивого блока заключается в...
Логическая ячейка
Номер патента: 520585
Опубликовано: 05.07.1976
Авторы: Василенко, Мокляк, Попов, Скибенко
МПК: G06F 7/00
Метки: логическая, ячейка
...а ковы пер т собоентам имер мд при ии. Нап имеет и блице 3 свтипу ы 1 привев пер= (0,1,3,5,7,9, 11,13) З таблию .1 приведены настро"получения представителей всех семсамодвойствевных фун " четь",рехных, е в таблице 3 - матриц расс(матрицы-инварианты) для каждогоЯ- риць 1 представляют с хтику типа булевых функций. При зтфункции одного типа имеют одинаматрицы расстояний с точность;.о дстановое строк/рМатрица расстояний представляезависимо:ть рьсстоялий между элем;т числа элементов в функц2 т п.а матрица-кквариантзад,мыл в таблице 2. В таматрицы функпж к тому или иномуВ стобпе "ункцля таблицпены де,ж"ичные эквиваленты набор 3/2,1,2,1,2,1,34/2,1,2,12,3,15/3,2,1,1,3,2,2 менных Х 1 - ХНапример, в строке 2 приведена Функция 0,1,3,5,7,9,11,13...
Логическая запоминающая ячейка
Номер патента: 520586
Опубликовано: 05.07.1976
Авторы: Балашов, Куприянов, Петров
МПК: G06F 7/00
Метки: запоминающая, логическая, ячейка
...который обу.славливает появпение другого сигнала либона шине 4, либо на шине 5 в зависимостиот хранимой информации. При записи новойинформации сигнал подается одновременноне шину 2 и на одну из шин 4 ипи 5. Присчитывании постоянной информации сигналподается одновременно на шину 2 и одну.из шин 3,Реализация логических операций междувходной переменной и, оперативнойинформацией происходит при подаче управляющихсигнапов на эпеченты "Иф 6 - 9 и сигналана шину 2. Вид логической операции определяется набором управляющих сигналов.Обозначим через двоичные переменные:- состояние элемента памяти, 5 - сиг-,нап на единичном, а 5 - сигнал на нулевом входе элемента памяти, появляющиесяна разрядных шинах при реализации логи. ческих операций, Е -...
Устройство выборки приращений
Номер патента: 522496
Опубликовано: 25.07.1976
Автор: Дубицкий
МПК: G06F 7/00
Метки: выборки, приращений
...мгко,.Вк - сных значений аналоговых сигналов и аналогоцифровые преобрязовя-эпиИЗВЗ: рТ ОЯкжвОтвей С тО. СОПЕВЖЯЖЕЕКт 1 ОССИ Кс. РДЕССЯСС З 1 ЯЬ 1 КТИ УС:.СлрС; Т;С СЕмссНЕ 1 с -1 сс С Сс,1 с с 1 5. К 1 +,- с 1 . сМЗаказ 3982/343 Тираж 864 Подписное ЫНИИПИ Государственного комнтетаСовета Министров СССР цо делам изобретений и открытий 113035, Москва, И(-35, Раушская наб д, 4/5,пряжение конденсатора памяти 2, Напряжениена конденсаторе близко по величине кнапряжеиию источника сигналов 8 в момент раэмыкания ключа 3, т. е. при переходе из:,пер-вого этаца во второй, и сохраняется неизменЬным на все время второго этапа. На входе10 устанавливается напряжение, близкое кнапряжению на конденсаторе 2 и равное ыпряжению, присутствующему на...
Устройство для перебора сочетаний
Номер патента: 525948
Опубликовано: 25.08.1976
Автор: Епихин
МПК: G06F 7/00
...20 начинают поступать тактовые импульсы. Так как перед поступлением первого тактового импульса триггер 12 находится в единичном состоянии, открыт элемент "И" 17, и первый тактовый импульс через элемент "Иф 17 поступает на продвижение распределителя 19. Распределитель 19 переводится во второе положение, при этом на его первом выходе появляется импульс, который производит считывание первой строки из блока памяти 1. Содержимое первой строки из блока памяти 1 записывается в блоках перебора 2 и 5.В результате этого в блоке перебора 2имеется базовое сочетание 11111, а вблохе перебора 5 - базовое сочетание1000000,Блоки перебора 2 и 5 осуществляют Ьциклический сдвиг их содержимого. Сигнал на управляющих входах 4 или 7 блоков перебора 2 или 5...
Устройство для сортировки двоичных чисел
Номер патента: 526888
Опубликовано: 30.08.1976
Авторы: Благовещенский, Крючков, Куровский, Соколов
МПК: G06F 7/00
Метки: двоичных, сортировки, чисел
...порядке убывания или возрастания их значений.Рассмотрим,раздельно процесс выделения максимального числа из массива и чисел и процесс формирования убывающей последовательности этих чисел.При появлении на шинах, кодов исследуемых чисел выполняется, начиная со старшего разряда, их последовательный поразрядный анализ. В случае неравенства в анализируемых разрядах, т, е. если в данноьм разряде всех чисел имеется как О, так и 1, происходит исключение из процесса анализа всех более младших разрядов тех чисел, у,которых в данном разряде имеется О. Это исключение производится путем подачи 1 на управляющие входы элементов запрета 10, соответствующих разрядов.Пусть значение старших разрядов всех чисел равны О, В этом случае на выходе элемента ИЛИ...
Адаптивное вычислительное устройство
Номер патента: 528564
Опубликовано: 15.09.1976
МПК: G06F 7/00
Метки: адаптивное, вычислительное
...к одному из входов блока сравнения 5 и соответствующим выходам распределителя функций 4.Перед началом включений в зависимости от выполняемой функции Р= ( Ь " 4 в распределителе функций 4 задаются коды настроек, соответствующие функциям. Кроме этого, в некотором -м разряде сдвигаюгцего регистра б записывается единица. При этом выход -го разряда входного регистра 7 через соответствующий элемент И 11 подключается ко входам элементов И 12, связанных с дополнительными одноразрядными многофункциональными блоками 3. Выходы элементов И 9, соответствующих -му разряду, подключаются через соответствующий элемент И 10 ко входу блока сравнения 5.Таким образом, осуществляется подключение к -му разряду основных многофункциональных блоков 1...
Устройство сдвига
Номер патента: 548891
Опубликовано: 28.02.1977
Автор: Заровский
МПК: G06F 7/00, G11C 19/00
Метки: сдвига
...4, управляющие элементы 5, 6, шину сдвига 7, 548891элементы ИЛИ 8, первые и вторые дополнительные элементы И 9, 10.Устройство работает следующим образом, При поступлении по шине сдвига 7 сигнала Сдвиг открываются элементы 3, а также первый управляющий элемент 5, если первый триггер регистра 1 находится в состоянии 1, или второй элемент 6, если этот триггер регистра 1 находится в состоянии О. В результате содержимое левой половины регистра 1 через элементы 3 передается в четные триггеры регистра 2 и через элементы 9 и 10 в зависимости от состояния первого триггера регистра 1 (нуль или единица) в прямом или обратном коде передается в нечетные триггеры регистра 2. Первый триггер регистра 2 сигналом Сдвиг устанавливается в состояние О....
Устройство для настройки однородной структуры
Номер патента: 551638
Опубликовано: 25.03.1977
Автор: Прохорова
МПК: G06F 7/00
Метки: настройки, однородной, структуры
...блоке хранения операторов 2 содержатся коды настройки опе оаторов стандартного наименьшего формата или формата, коатного наименьшему, В результате каждого обращения к блоку хранения операторов 2 на выходной регистр 3 выводится оператор или часть оператора стан О дартного фсрмата. Под контролем счетчика 5 с вь ходного регистра 3 оператоо пеоеносится на входной регистр 7 и под управлением распределителя Р помещается на заданную позицию буфеоного накопителя 6. Перепись оператооа с выходного регистра 3 на входной регистр 7 и далее в буферный накопитель 6 происходит столько раз, сколько за,оно числом повторений, занесенных на счетчик 5, причем каждый цикл переписи со-И провожаетс я вычитанием единицы из содержимого счетчика 5. По окончании...
Дешифратор для запоминающего устройства
Номер патента: 551639
Опубликовано: 25.03.1977
МПК: G06F 7/00
Метки: дешифратор, запоминающего, устройства
...3 и 4 осуществляется черезвходные трансформаторы 23 и 24, соответственно, Источниками помех дешифратора яв ляются паразитные емкости 25 и 26 координатных шин 1 и 2 относительно земли,емкости 27 между числовыми линиями 5 иразрядными 7 и емкости 28 полувыбранныхдиодов 6, 25Дешифратор работает следующим образом,При выборке пары транзисторных ключей3 и 4 на соответствуюших координатныхшинах 1 и 2 устанавливается потенциал, 30близкий к уровню земли. Ток выбранногоключа 3 протекает от шины 15 нулевогопотенциала через обмотку 12 трансформатора 10, шину 11, транзистор 3, по шине 1,через резистор 8 и обмотку 9 трансформа- Зьтора 10 к источнику - О, Для указанноготока встречно включенные обмотки 9 и 12трансформатора-резистора 10...
Многофункциональный логический модуль
Номер патента: 556430
Опубликовано: 30.04.1977
Авторы: Василенко, Дергачев, Мокляк, Попов, Скибенко
МПК: G06F 7/00
Метки: логический, многофункциональный, модуль
...с первого по седьмой и десятого элементов И, пятый вход -с входами второго, четвертого, шестого, девятого и одиннадцатого элементов И, шестой 10вход - с входами третьего, пятого, седьмого,девятого и одиннадцатого элементов И. Выходы с первого по одиннадцатый элементов Исоединены с входами первого элемента ИЛИ,выход элемента ИЛИ соединен с выходом мо одуля,На чертеже показана схема многофункционального логического модуля,Мнгофункциональный логический модульсостоит из входных наружных выводов 1 - 6, 20выходного наружного вывода 7, десяти трехвходовых элементов 8 - 17 и одного четырехвходового элемента И 18, элемента ИЛИ 19.Элементы схемы модуля соединены следующим образом. Первый входной наружный вывод 1 соединен с элементами 8, 9,...
Многофункциональный логический модуль
Номер патента: 556431
Опубликовано: 30.04.1977
Авторы: Василенко, Дергачев, Мокляк, Попов, Скибенко
МПК: G06F 7/00
Метки: логический, многофункциональный, модуль
...ИЛИ соединены с выходами первого и второго элементов И, выход второго элемента ИЛИ соединен с выходом модуля.Многофункциональный логический модуль представлен на чертеже, Многофункциональный логический модуль содержит входные наружные выводы 1 - 6, выходной наружный вывод 7, два трехвходовых элемента И 8, 9, один четырехвходовый элемент И 10, элемент НЕ 11, трехвходовый элемент ИЛИ 12, элемент НЕ 13, два двухвходовых элемента И 14, 15, двухвходовый элемент ИЛИ 16.Входной наружный вывод 1 соединен с элементами 11, 15, входной наружный вывод 2 - с элементами 8, 9, входные наружные выводы 3, 4 - с элементами 8, 10, входные наружные выводы 5, б - с элементами 9, 10. Выходы элементов 8, 9, 10 связаны с элементом 12, выходы элемента 12 - с...
Устройство для минмизации логических функций
Номер патента: 558275
Опубликовано: 15.05.1977
МПК: G06F 7/00
Метки: логических, минмизации, функций
...через вершины (1, 2, 3, 4). Разметка выделяет ребра (йь 1) и (Ь, 4). Далее производим разметку ребер, лежащих в поле переменной хь сравнивая концевые вершины относительно осей симметрии, проходящих через вершины 5 и 6. Вершины Йо, йь Йь Йз сравниваются соответственно с вершинами Йз, 7 з, е, Ь и так далее до полной, разметки всех ребер дерева. После разметки проходим всевозможные пути от ро к концевым вершинам и попадающиеся отмеченные ребра записываем в виде буквы или ее отрицания, объединяя все буквы одного пути знаком коныонкции, а каждую конъюнкцию одного пути соединяем с конъюнкцией другого пути знаком дизыонкции. После рассмотрения всех путей, полученное выражение эквивалентно исходному и представляет собой сокращенную дизъюнктивную...
Универсальный логический модуль
Номер патента: 561182
Опубликовано: 05.06.1977
Авторы: Бухштаб, Варшавский, Мараховский, Песчанский, Розенблюм, Стародубцев, Цирлин
МПК: G06F 7/00
Метки: логический, модуль, универсальный
...изобретения является устранениесостязаний при любых разбросах величийзадержек элементов,Для этого в универсальном логическоммодуле, содержащем трехстабильный триггер на трех элементах И-ИЛИ-НЕ, выходыкаждого из которых соединены с выходамидвух других элементов, и шины входныхсигналов, первый из элементов имеет поодному четырехвходовому расширителю Ина каждую пару шин входных сигналов идополнительный расширитель с числом входов, равным числу шин входных сигналов,по два входа любого расширителя каждого элемента, кроме дополнительного расширителя первого элемента, соединены с выхс дами двух других элементов, входы дополнительного расширителя первого элемента соединены со всеми шинами входных сигналов, остальные два входа каждого...
Устройство для сравнения
Номер патента: 570050
Опубликовано: 25.08.1977
МПК: G06F 7/00
Метки: сравнения
...для сравнения работает следующим образом. Коды сравниваемых чиселА, Б, В подаются на входы формирователей3 другие входы которых связаны с поразрядными выходами счетчика импульсов 2, Помере заполнения счетчика 2 импульсамигенератора 1 на его поразрядных выходахобразуются последовательно во времени и по,величине от минимального значения Ао максиРмального коды.В момент равенства кода сравниваемогочисла А, Б или В и кода счетчика 2 на выходе соответствующего формирователя 3 воэ-,25никают импульсы, следующие в порядке возрастания сравниваемых чисел.Импульсы с выхода формирователя 3 сигнала числа поступают на входы формирова-телей 4, образованных сочетанием чисел, иа;Зпример, иэ трех по два. Количествовходовэлементов ИЛИ 7 и модуль...
Устройство для сравнения частот последовательностей импульсов
Номер патента: 570893
Опубликовано: 30.08.1977
Авторы: Карташов, Лисовец, Павлюк, Шойхет
МПК: G06F 7/00
Метки: импульсов, последовательностей, сравнения, частот
...элемента И - ИЛИ 8 не формируется, так как не было момента одновременного присутствия единичных сигналов на входах элемента И - ИЛИ 8. Далее приходит первый импульс второй последовательности импульсов. Сигнал с инверсного выхода формирователя б закрывает элемент И 2 по второму входу, С прямого выхода формирователя б единичный сигнал подается на первый вход элемента И 3, на другой вход которого проходит единичный сигнал с инверстного выхода формирователя 7, В результате элемент И 3 срабатывает и перебрасывает триггер 11 в нулевое состояние, сигнал с его инверсного выхода поступает на вход элемента 10 задержки.1-1 а выходе элемента И - ИЛИ 8 сигнал рассогласования отсутствует, так как на первом входе второй половины элемента И - ИЛИ 8 нет...
Логическая ячейка
Номер патента: 577525
Опубликовано: 25.10.1977
МПК: G06F 7/00
Метки: логическая, ячейка
...передача прямого сигнала с горизонтальной шины 1 (.-го ряда на вертикальнуюшину 5 4 -го столбца и последуюшая передача резупьтируюшего инвертированного сигнада с вертикальной шины 4 ) -го стопбцана горизонтальную шину 24 -го ряда;е) передача инвертированного сигнала сгоризонтальной шины 11 -го ряда на вертикальную шину 5 -го столбца и последующая передача инвевтиромнного сигнала свертикальной шины 4 -го столбца на горизонтальную шину 2 1 -го ряда,Работа ячейки в режиме настройки поясняетса табпицей, где символы в крайнемлевом стопбце обозначают вид операцийсоГпасио описанию, выцопняемых ячейкойУ 1, У, У сигналы на прямых выходах триггеров 15, 16 и 17 соответственно (, 2 Э- сигналы настройки ячейки,подаваемые на шины...
Многофункциональный логический модуль
Номер патента: 579610
Опубликовано: 05.11.1977
Авторы: Белков, Братальский, Лушпин
МПК: G06F 7/00
Метки: логический, многофункциональный, модуль
...поступает в один из четырех блоов 3 формирования дизъюнкций всех рангде У 4 - У 4 - входные сигналы блока формирования дизъюнкций всех рангов 3.3 нак + обозначает операцию ИЛИ.Первый блок формирования выдает 45 все куски функций четырех переменных на наборах 0000, 0001, 0010, 0011; второй блок - все куски функций на наборах 0100, 0101, 0110, 0111, третий блок - все куски функций на 5 О наборах 1000, 1001, 1010,1011, а четвертый блок - все куски функций на наборах 1100, 1101, 1110, 1111 .Выходы блоков 3 соединены со входами элементов ИЛИ 2 в соответствии с таблицей значений функций, а именно на вход элемента ИЛИ 2 подается тот сигнал Э, столбец которого в таблице 1 совпадает со значениями функции на данном наборе входных переменных,...
Устройство для обработки информации
Номер патента: 585492
Опубликовано: 25.12.1977
Авторы: Молчанов, Постникова, Томах
МПК: G06F 7/00
Метки: информации
...информации работает следующим образом.С блока воспроизведения 1, который в частном случае представляет магнитофон с кольцевой магнитограммой, сигнал одновременно поступает на блок 4 выделения элементов сигнала и блок 2 квантования сигнала.585492 Формула изобретения ЦНИИПИ Заказ 5049/39 Тираж 818 Подписное Филиал ППП Патент, г.ужгород, ул,Проектная, 4 Блок выделения элементов сигналаза каждое воспроизведение сигнала выделяет границы участка сигнала, ко"торый должен быть закодирован и записан до следующего воспроизведениясигнала.В блоке 2 квантования сигнала заа воспроизведений сигнала проводитсявзятие выборок сигнала с постояннойчастотой 1, на участке, определяемомграницами и участка, поступающими со, Юсчетчика 3, устанавливающего...
Устройство для сдвига информации
Номер патента: 586454
Опубликовано: 30.12.1977
Авторы: Василенко, Левитин, Стоенко
МПК: G06F 7/00, G11C 19/00
Метки: информации, сдвига
...2. В момент 1 число передается в регистр 4, а в регистр 5 записывается знак числа. Затем это двойное слово сдвигается на трех регистрах сдвига и на выходе регистра сдвига третьего уровня получается результат длиной в одно слово. В момент времени 11 последний записывается в регистры 1 и 2 и передается в память. При сдвиге влево числа одинарной длины последнее из регистра 1 12) загружается в оба регистра 3 и 4. Сдвиг влево на С(п равнозначен циклическому сдвигу вправо на величину и - С. В результате сдвига такого двойного числа 1 - 1 на выходе регистра третьего уровня сдвига и далее в регистре 1 формируется результат.При сдвиге двойного слова вправо исходное старшее и младшее слова находятся в регистрах 1 и 2 соответственно. Пусть С(и....
Ячейка однородной структуры
Номер патента: 588541
Опубликовано: 15.01.1978
Авторы: Гостев, Козырь, Рейхер
МПК: G06F 7/00
Метки: однородной, структуры, ячейка
...ячейки однородной структуры осуществляется следующим образом.В исходном состоянии на шины 9 - 12 настройки ячейки разрешающие потенциалы не поступают, в результате чего ключи 5 - 8 разомкнуты, а частотный триггер 18 находится в невозбужденном состоянии. На смеситель 15 с шины 2 опорных сигналов подается сигнал, частота которого соответствует логическому нулю, а на шину 1 опорных сигналов подается сигнал с частотой, соответствующей логической единице. 1-1 а шины 3 и 4 тактовых сигналов подаются соответственно тактирующие сигналы первого и второго тактов, а на шины 11 и 12 настройки подаются разрешающие потенциалы, ключи 7 и 8 открываются, и на частотный триггер 18 поступают тактовые сигналы с шины 3 или 4 тактовых...
Устройство для сортировки информации
Номер патента: 590728
Опубликовано: 30.01.1978
МПК: G06F 7/00
Метки: информации, сортировки
...первого элементаНЕ б поступает на вход второго и всех последующих элементов И 7 в качестве запрещающего сигнала. Единичный сигнал возникает только в тех ячейках, где анализируемые признаки имеют максимальные значения, равные 2".Если среди анализируемых признаков нечайдется ни одного признака со значениемравным 2", но найдется хотя бы один признак со значением равным 2" - 1, то на выходе второго элемента И 7 тех ячеек, где этоимеет место, образуется единичный сигнал,который через т-ый элемент ИЛИ 8 поступает на выход результата 12 и через второйэлемент ИЛИ 8 на второй выход второйгруппы выходов, Так как второй выход второй группы выходов соединен с вторым входом первой группы входов, то единичный,игнал поступает на вход второго элементаНЕ...
Адаптивное устройство для сбора и обработки информации
Номер патента: 595725
Опубликовано: 28.02.1978
Авторы: Грибок, Куликов, Победоносцев, Смирнов, Солецкий, Сумский, Яхонтов
МПК: G06F 7/00
Метки: адаптивное, информации, сбора
...из дат:иков, подключенных к блоку 1 Сжс 1 ТИ 51 ИпфорМаи,ип ЯЗЛЯСТСЯ 32 ДВТЧИК В 1 ЭЕМИИ 1. ЫТИ(1)Г)р)ацпя Ис 1 010 13 Ь 1 ХО,(С .;Е 1 яСТСя О,нш раз в секунду (ил 3; другой выбранный рохс)1;уток 13 рсхсии) и выража т собой время из(С 1)сия. Когда сип;ал задатчика .рсмеии 11 изх 1( иясся, си ста 1 О 3 ится сущс (.Г 3(иь: и ио с;Ис 1 с Вьхо, блока 1 с(2- Г 5 Пи(1)ОРмс ,и, Дс ( 0 )05(:0 ВыДсли, ( Гдси фр 1 роьа В, и а П 1) им( р, адреси, ю 12 сть. -);, ли слг;.т;(Ип;1 эатср 12В состав ад,:.Итиыио: о усройстыа входят исрыьй 13 и второй 14 триггеры. При вклю(.И ,стэОйс 132 002 Сии нсхОДЯтс 5 В и)ле:):сос 1 ся:ии. ТТизк.1 си 2 л на сдиничио. лхос ис 1)ВОГО триГГ(.ра 13 закрьыаст клос 15 и, впадая а вход рсилма 1 б выходного б,Ока 1,...
Элемент однородной вычислительной среды
Номер патента: 596940
Опубликовано: 05.03.1978
Автор: Платонов
МПК: G06F 7/00
Метки: вычислительной, однородной, среды, элемент
...управления 8 служит для временного согласования работы всех устройств, т. е. для заданий временной диаграммы выполнения алгоритма решения. Управляющие выходы узла 8 соединены с управляющими входами регистров 1, коммутаторов 2, 6, узлов 3, 4 и 5, а также узла 7.Решающий блок работает следующим образом.Перед началом решения задачи или при первичной настройке решающего блока в узел 7 заносятся программы коммутации регистров 1 и узлов 3, 4, 5 между собой для выполнения заданных алгоритмов. Кроме того, в него записываются временные отметки, определяющие такт работы решающего блока, в котором должна быть осуществлена та или иная коммутация.Одновременно узел управления решающим блоком 8 настраивается так, чтобы по командам устройства...
Ячейка каскадной коммутирующей среды
Номер патента: 598067
Опубликовано: 15.03.1978
Авторы: Денисенко, Лапшин, Макаревич, Мышляев, Поляк
МПК: G06F 7/00
Метки: каскадной, коммутирующей, среды, ячейка
...обратимся к фиг. 2. Здесь каждый столбец (а Х и Х 2) -полюсника представляет собой рассматриваемую ячейку. С целью уменьшения числа выводов (ьпХпХ 2)-полюсника в него внесены элементы И - -НЕ 5 и И- - НЕ 15 предыдущего каскада, а свои элементы И - НЕ 5 и И -- НЕ 5 вынесены в последующий каскад.На фиг. 2 рассматривается расгота ячейки при прокладке новых каналов связи одновременно с передачей информации по старым каналам связи. Это, как указывалось выше, в известной ячейке не осупьествлягьсгсь. Причина заключалась в том, что в установленном канале связи информация поступает сь входной шине 9 на входы соответствуюьцих элементов И - НЕ 8 всех ячеек ш Х и Х 2 -полюсннка. 11 ричем, эта информация проходит дальше только через открытые элементы...
Ячейка коммутатора
Номер патента: 602937
Опубликовано: 15.04.1978
Авторы: Денисенко, Каляев, Макаревич
МПК: G06F 7/00
Метки: коммутатора, ячейка
...первый вход которого соединен с шиной 14 синхронизации, второй и третий входы - соответственно с ну. левыми выходами триггеров 1 и 2 настройки, четвертый и пятый входы - соответственно с входными шинами 5 и 10 построения связи, а выход - с единичным входом триггера 3 настройки, элемент И 16, входы которого подключены к выходам элементов ИЛИ 7, 12 и 13, а выход - к первому входу элемеНта ИЛИ - НЕ 17, элемент И 18, входы которого соединены с выходами элементов ИЛИ 7, 8 и 12, а выход - с первым входом элемента ИЛИ - НЕ 19, второй вход элемента ИЛИ 7 подключен к нулевому выходу триггера 2 настройки, вторые входы элементов ИЛИ 8 и 13 - к нулевому выходу триггера 3 настройки, второй вход элемента ИЛИ 12 - к нулевому выходу триггера 1...
Блок коммутирующей среды
Номер патента: 602938
Опубликовано: 15.04.1978
Автор: Лапшин
МПК: G06F 7/00
Метки: блок, коммутирующей, среды
...входные и выходные шины 2 и 4 блоков первого и последнего каскадов с соответствующими им выходными и входными шинами 5 и 3 являются соответственно входными и выходными вершинами коммутирующей среды. Шины 8 и 9 являются общими для всехблоков среды.Исходное состояние каждому блоку и всей среде в целом задаются путем присвоения всем вершинам и обшей шине 9 логического О. При этом триггер 15 каждого блока устанавливается в вынужденное состояние, а на всех входных и выходных шинах 2, 3, 4 и 5 присутствуют логические О. Затем, подается по шине 9 логическая 1, которая записывает эти 5 о 15 20 25 30 35 40 45 50 55 60 логические О в Р-триггеры 18 узла 7. Навыходах Р-триггеров 18, в результате, будутприсутствовать логические 1.Установление...
Устройство сдвига информации
Номер патента: 602939
Опубликовано: 15.04.1978
МПК: G06F 7/00, G11C 19/00
Метки: информации, сдвига
...3 либо сдвигает результат, полученный на выходе второго яруса, на четыре разряда, при о = 1, либо не сдвигает, при а,=О ит,д.Таким образом, каждый 1-ый ярус, состоящий из коммутаторов 4, предназначен для сдвига информационного слова, подключенного ко входу данного 1-го яруса на 2 разрядов, при установке соответствующего 1-го разряда счетчика 3 в единичное состояние или на 0 разрядов, в случае нулевого состояния соответствующего 1-го разряда счетчика 3.На выходе 8 блока 2 коммутаторов формируется код, сдвинутый относительно кода регистра 1 на число разрядов, равное коду управления счетчика 3.Принцип работы устройства сдвига поясняется на примере. Предположим, что в счетчике 3 под воздействием тактовых импульсов, поступающих по...
Ячейка коммутирующей среды
Номер патента: 605210
Опубликовано: 30.04.1978
МПК: G06F 7/00
Метки: коммутирующей, среды, ячейка
...- НЕ 10. Инвертированный в элементе10 си)НРг Поискав Вилс 510 ГГ 1 сской слиницы1;о нине 30:оступает а вхол слслуюшейячейки.В сл) 1,с з;ГРГОР ГГсвог) КОЛ В счетч 1:.к 1225 с выхоЛа олока сравнения 13 снимается сигН 2 л в зиле;1 ОГичсской елин.цы, который, проВертироваьчпис в инверторс 11, прикладывается к вхол элемс та 11 И НЕ 10 ь:.н:е ГГ О Г( с к 0 Г 0 н у л я р а 3 ) с ш с н и 51, К р 0 м с 1 0 Г О,3) этот с; Нал В ВИЛс лОГичсской сдиницы запрсиОпия постуГает на элсмснт И,И - НЕ 9,с лОГуск 51;1("сбрсса счетчика 12. При этомя 1 сйк Нмсс Всс, который Опрсдсл 51 стс 5 Временем ус:ановлсния персхолного Пропесса в35) самой я сйке,Таким ооразом, из ячеек срслы формируется лсрсво каналов связи с несливаюшимисяветвями. каждая из которых...