G06F 7/00 — Способы и устройства для обработки данных с воздействием на порядок их расположения или на содержание обрабатываемых данных
Устройство для сортировки информации
Номер патента: 1606972
Опубликовано: 15.11.1990
Автор: Лупиков
МПК: G06F 7/00
Метки: информации, сортировки
...синхроимпульсов через элемент И 35 навходы триггеров 28 и ЗО и элементовИ 24 и 25. Триггер 28 устанавливаетсяв единичное состояние по заднемуфронту первого синхроимпульса, Триг 55гер ЗО изменяет свое состояние по зад-нему фронту каждого синхроимпульса.Сигналы с выходов элементов И 24 и25 поступают на входы стробирования элемента И-ИЛИ 27, на другие входы1 1которых поступают выходные сигналыблоков 1 и 2 памяти. Сигналы с выходов элементов И 24 и 25 через элементы ИЛИ 16 и 17 поступают на счетныевходы счетчиков 3 и 4 и через элементы ИЛИ на входы управления блоков1 и 2 памяти. Триггер 28 блокируетпрохождение первого синхроимпульса свыхода элемента И 25 через элементИ 26. Триггер 29 устанавливается вединичное состояние сигналом...
Ячейка коммутирующей сети
Номер патента: 1608640
Опубликовано: 23.11.1990
Авторы: Квурт, Мельник, Радутная, Цмоць
МПК: G06F 7/00
Метки: коммутирующей, сети, ячейка
...на выход может поступать информация только синформационных входов-выходов 1 или 2,Выбор информационного входа-выхода 1или 2; с которого информация будет передаваться на выход коммутаторов 6 и 7, производится с помощью информации науправляющих входах 3 (для коммутатора 6)и 5 (для коммутатора 7). Так, при сигналелогического "0" на управляющем входе 3 навыход коммутатора 6 поступает информация с информационного входа-выхода 1, апри сигнале логической "1" - с входа-выхода2. Аналогично информация с управляющеговхода 5 управляет переключением коммутатора 7.Для передачи информации с входов-выходов 12 и 13 на входы-выходы 1 и 2 науправляющий вход 4 необходимо податьсигнал логической "1", который установитбуферные элементы 10 и 11 в третье...
Устройство для вычисления булевых функций
Номер патента: 1608641
Опубликовано: 23.11.1990
Авторы: Вавилов, Вальшонок, Сигалов, Шалыто
МПК: G06F 7/00
Метки: булевых, вычисления, функций
...ЛБГ.По командам программы, построенной по ЛБГ 2, производится сложение вектора значений аргументов с дополнительным кодом границ, Эта операция эквивалентна сравнению числа, соответствующего векто-ру значений аргументов и границы, Если ХЪ, то на выходе переноса сумматора 13 формируется сигнал "Лог.1" и по этому сигналу устройство переходит к выполнению следующей по порядку команды. Если ХЪ, то на выходе переноса сумматора 13 формируется сигнал "Лог,О", По этому сигналу устройство переходит к выполнению коман 1608641ды, адрес которой записан в поле адреса команды. Переход к последующей команде и в том и в другом случае выполняется так же, как и при реализации программы, построенной по ЛБГ. Это же можно сказать о командах записи результата...
Пороговый многофункциональный элемент
Номер патента: 1608642
Опубликовано: 23.11.1990
Авторы: Каликин, Назаров, Потебня, Ролик
МПК: G06F 7/00
Метки: многофункциональный, пороговый, элемент
...группу информационных входов9 порогового многофункционального элемента, на вход распределителя 3 импульсовначинают поступать тактовые импульсы стактового входа 10, Распределитель 3 импульсов поочередно подает единичные значения на первь 1 е входы элементов И 4 лгруппы ( = 1, К), на вторь 1 е входы которых свыхода программируемого коммутатора 2поступает двоичный код модифицированного входного набора Хк, Если Х = 1, то навыходе элемента И 4.с приходом единицыс выхода распределителя 3 импульсов формируется сигнал единичного уровня, который поступает на вход разрешения записирегистра 63 группы, Двоичный код весовогокоэффициента с выхода соответствующего. регистра 63 через элементы ИЛИ 7.) = (Г, в)поступает на информационные входы сумматора...
Узел коммутации однородной коммутационной структуры
Номер патента: 1612292
Опубликовано: 07.12.1990
МПК: G06F 15/16, G06F 7/00
Метки: коммутации, коммутационной, однородной, структуры, узел
...от информации потоков 1 1 а выход с"1 точно повторяет инФормацию потока 1 независимо от входной инФормации 1. Таким образом осушествляется передача информации с входа Хна выход У 1 .Анализ строк 4952 показывает, что информация на выходе Уточно повторяет информацию потока 1 и не зависит от потока инФормации 1 . В то же время информация на выходе У точно повторяет информацию потока 1 и не зависит от информации потока 1т.е. осушествляется одновременное изменение направлений передачи информации с входа Х на выход У и с входа Х на выход У.Анализ строк 6164 показывает, что информация на выходе У точно повторяет информацию потока 1 и не зависит от потока 1 в то время как информация на выходе. У точно повтогряет информацию на входе потока...
Устройство для вычисления фундаментальных симметрических булевых функций
Номер патента: 1619246
Опубликовано: 07.01.1991
Авторы: Авгуль, Гришанович, Егоров, Костеневич
МПК: G06F 7/00
Метки: булевых, вычисления, симметрических, фундаментальных, функций
...Реда За ВН 7 Государственног 113035Подписноетениям и открытиямская наб., д. 4(5 иражомитета по иэоосква, Ж, Р ГКНТ СССР оизводственно-издательский комбинат "Патент", г. Ужгород, ул. Гагарина, 1 О Изобретение относится к вычислительной технике и микроэлектронике ипредназначено для реализации всехФундаментальных симметрических буле 5вых Аункций (с.б.А.) четырех переменных,Цель изобретения - повышение быстродействия устройства.На чертеже представлена схема устройства для вычисления Аундаменталь-:ных симметрических булевых Аункций.Устройство содержит второй мажоритарный элемент 1 с порогом четыре,первый мажоритарный элемент 2 с порогом пять, элемент И 3, четыре инАормационных входа 4 - 7, два настроечных входа 8 и 9, выход 10,Устройство...
Устройство для реализации логических функций
Номер патента: 1619247
Опубликовано: 07.01.1991
Авторы: Мардаре, Олейник, Пушняк
МПК: G06F 7/00
Метки: логических, реализации, функций
...И 25 тактовых импульсов. На этом цикл обработки (определения значения Функции для данного набора значений аргументов) заканчивается. Если же значение старшего . разряда регистра 7 равно лог. "0", то прохождение тактового импульса через элемент И-НЕ 27 блокируется, сброса счетчика 36, триггера 20, а также выработки признака окончания обработки не происходит. Если при этом на входе 10 признака готовности аргумента установлен уровень лог. "1", то на входе 12 значения аргумента устанавливается значение очередного аргумента, подлежащего обработке, номер (двоичный код) которого представлен информацией на входе номера аргумента 11.В этом случае на третий вход элемента . И-НЕ 29 поступает сигнал лог. "1", Тактовый импульс через элемент И-НЕ 29...
Устройство для обработки нечеткой информации
Номер патента: 1619252
Опубликовано: 07.01.1991
Авторы: Карелин, Мелихов, Решетняк
МПК: G06F 7/00, G06F 7/50
Метки: информации, нечеткой
...сигналу у=0 передает на выходы отрицаниечисла, поданного на информационныевходы.35Таким образом, признаком, определяющим получеже результата той илииной из выполняемых устройством логических операций над переменными А и В,будет набор значений управляющих сиг 40налов (у 1 у уэ) на управляющих входах трех коммутаторов, Соответствиемежду выполняемой операцией и .набором значений управляющих сигналов у,У, У, показано в таблице,Простота алгоритма выполнения указанных операций свидетельствует о пре"имуществе унитарного кода перед двоичным в данном случае,Устройство работает следующим об 50разом.На входы 10 и 11 коммутаторов 3,и 4 подаются унитарные ш-разрядныекоды значений переменных соответст 55венно А и В, По сигналу с входа 13устройства...
Программируемая логическая матрица
Номер патента: 1621020
Опубликовано: 15.01.1991
Авторы: Бохан, Либерг, Фролова
МПК: G06F 7/00
Метки: логическая, матрица, программируемая
...8, Дляобнаружения всех неисправностей вперечисленных элементах используютсятестовые наборы Т 1-Т 4, причем неисправности типа константного 0 навыходах первого регистра 5 сдвигаобнаруживаются на тестовом набореТ , неисправности типа константно 1 11го 0 на входах 10 - на тестовомнаборе Т, на тестовых наборах Тобнаруживаются константные " 1" напервых входах элементов 25 и 24, неисправности типа константного "0"на входах-выходах элементов 24на тестовом наборе Т 4 , неисправности типа константного "0" на входах-выходах элементов 25 - на тестовом наборе Т 4 . Остальные неисправности данного подмножества обнаруживаются двумя и более тестовыми наборами из Т-Т 4, Наличие неисправностей наблюдается на выходе 15,Во второе подмножество входят...
Многофункциональный логический модуль
Номер патента: 1629909
Опубликовано: 23.02.1991
Авторы: Артюхов, Кузнецова, Шалыто
МПК: G06F 7/00
Метки: логический, многофункциональный, модуль
...относится к автоматике и вычислительной технике и преднзначено для реализации логическихФункций И и ИЛИ и переменных (и = .2 Ь+1, Ь=1, 2, З,ее.).Пель изобретения - упрощениенастройки и расширение области применения при реализации логическихфункций И и ИЛИ и переменных (и =2 Ь + 1, где Ь = 1, 2, 3,),Иа чертеже приведена схема модуляпри и = 5.Устройство при и = 5 содержитпять ключевых элементов 1 -1, состоящих из исполнительных элементов 22, которые выполнены в виде каналовс двусторонней проводимостью, и управляющих элементов 3 -3, первуюгруппу диодов 4, 4 вторую группу диодов 4, 4, входы 5-10, входы-Выходы 11 у 12Анод 1-,го (1 = 1, 2) диода 4первой группы соединен с входом-выходом 1-го (З = 2, 4) исполнительного 25элемента, катод...
Устройство для вычисления систем булевых функций
Номер патента: 1631537
Опубликовано: 28.02.1991
Автор: Беляков
МПК: G06F 7/00
Метки: булевых, вычисления, систем, функций
...для формирования адреса следующей команды врегистр 6. При условии Р 1 Р 2 =11 устанавливается признак готовностирезультата. Если Р 1 Р 2 = 00, то записанная команда указывает на ошибочный результат (либо имеет местонедопустимая комбинация входных переменных, либо неправильно сформирована последовательность переходовмежду ячейками памяти блока управления 5), В этом случае значение счетчика 7 увеличивается на единицу иинициируется повторное вычисление.Если счетчик 7 переполнен, считается, что имеет место устойчивый сбой(отказ), на выходе 21 формируетсясигнал ошибки, признак готовностирезультата отсутствует, блок 5 управления переходит в заключительноесостояние. Таблица 1 Х Х Х У Уд О 1 0 1 1 0 0 1 Возникновение любого другого набора...
Устройство для арифметического разложения логических функций
Номер патента: 1633388
Опубликовано: 07.03.1991
Авторы: Авгуль, Егоров, Костеневич, Супрун
МПК: G06F 5/00, G06F 7/00
Метки: арифметического, логических, разложения, функций
...алгоритма (фиг. 4) с учетом его и-тактовой реалиИ -зации на олпом столбце из 2 вычитателей. Соединение второй группы информационных входов коммутаторов при разрешающем сигнале на втором, третьем и четвертом выходах ЛешиАратора 2 (соответственно состояния счетчика 00101 Г),011) отмечено на Лиг,1. Коммутаторы по управляющим входам являются (п+1) -канальными, канальность по информационным входам определяется разрядностью соответствующих регистров.В качестве примера на Лиг.2 представлена Аункциональцая схема первого .коммутатора 4, содержащего четыре элемента И-ИЛ 1 121 - 1. (по числу разрядов регистра 6);и+1=4 управляющих входа 13- 134, на которые подаются соответственно сигналы ЪЪ с выходов лелийратора 2, где 1 (1 = О, 1, 2, 3) - сигнал на...
Устройство анализа и замены числовых полей
Номер патента: 1633389
Опубликовано: 07.03.1991
Авторы: Соболев, Стецко, Черников, Чудовский
МПК: G06F 7/00
Метки: анализа, замены, полей, числовых
...поразрядно с вы ходами разрядов с 3 и-го по (4 и - 2)-й второго входного регистра, а выходы разрядов с 3 и-го по (4 и)-й первого входного регистра соединены поразрядно с входами первой группы первой схемы сравнения, выходы "Равно" первой и второй схем сравнения соединены соотвтственно с первым и вторым входами первого элемента И блока формирования масок, выходы разрядов с ну 55 левого по (и)-й элементов И второй группы устройства соединены поразрядно с первыми входами элементов ИЛИ группы блока коррекции, выходы разрядов с и-го по (2 и)-й элементов И второй группы устройства соединены поразрядно с вторыми входами элементов ИПИ группы блока коррек - ции, разряды с Зи-го по (4 и)-й выходов элементов И второй группы устройства...
Пороговое логическое устройство
Номер патента: 1633488
Опубликовано: 07.03.1991
Авторы: Аракелян, Арутюнян, Сардарян
МПК: G06F 7/00, H03K 19/23
Метки: логическое, пороговое
...соединен с выходом первого элемента Ипервый вход которого является пятым информационным входом устройства, второй вход первого элемента И является первым входом задания порога устройства, второй информационный вход первого коммутатора соединен с третьим, пятым и девятыминформационными входами первого коммутатора, четвертый информационныйвход первого коммутатора соединен сшестым, седьмым, десятым, одиннадцатым и тринадцатым информационнымивходами первого коммутатора, восьмойинформационный вход первого коммутатора соединен с двенадцатым, четырнадцатым и пятнадцатым информационными входами первого коммутатора, о т -л и ч а ю щ е е с я тем, что, сцелью расширения функциональных возможностей устройства за счет реализации пороговых...
Многофункциональный настраиваемый триггер
Номер патента: 1642582
Опубликовано: 15.04.1991
Авторы: Викентьев, Гофман, Клюкин, Лепихина
МПК: G06F 7/00, H03K 3/286
Метки: многофункциональный, настраиваемый, триггер
...а(Я ГЯ.) ==Г, при этом в зависимости от значенияфункции возможны двэ следующих случая:а)Я =1; й =О;б) Я=0; 8=1,В последующие моменты времени функции управления бистабильной ячейкой будут иметь для этих случаев значения:а) Я=а(Я чГ В )=1 (1 Я 0)=1;Я .= а Я (Г чй ) = 11 (ГкО) = О;б) Я = а(Я м Г й ) = а(0 Г 1) = О;й = а Я(Г чй) = 1 0(Г ъ 1) = 1,то есть в дальнейшем значения функций Яи Й сохраняются неизменными до следующего изменения сигнала управления фазовым состоянием триггера "а", а переключение триггера происходит только в начале рабочей фазы после появления сигнала а = 1, при этом значения функций управления бистабильной ячейкойЯ= Г; Я= Г.Настройка триггера нэ реализацию различных функций осуществляется в соответствии с таблицей....
Универсальный логический модуль с самоконтролем
Номер патента: 1644125
Опубликовано: 23.04.1991
Авторы: Авгуль, Егоров, Загородный, Костеневич, Супрун
МПК: G06F 7/00
Метки: логический, модуль, самоконтролем, универсальный
...переменные Х,Х,.., Х, определяющие номер Б =Х2а настроечного входа, подключенногок выходу модуля. 1Режим контроля.В этом режиме модуль становитсясамо проверяемым, 5 16 чВ первом подрежиме на все инфор" мационные 7 7, настроечные 818 и управляющие входы 9195 подаются сигналы логической "1", При отсутствии неисправностей на выходе 10 модуля появится непрерывная последовательность импульсов типа меандр с периодом 8, где- зал л держка на вентиль (период определяется удвоенной глубиной схемы).Во втором подрежиме контроля на управляющие входы 9, и 9 модуля . подаются сигналы логической , на второй управляющий вход 92 - сигнал логического "0", на информационные входы 7,1-7 и на все настроечные входы 81 86" сигнал логического "0".При...
Устройство для вычисления систем булевых функций
Номер патента: 1644126
Опубликовано: 23.04.1991
Авторы: Астафьев, Соснин, Шестимеров
МПК: G06F 7/00
Метки: булевых, вычисления, систем, функций
...Х 5 Х 6, 29 те. п=6; в=4; г=4, гдеп -число входных переменных, ш - числовыходных переменных, Г - максимальноечисло конъюнкций входящих в одноуравнение. Количество входов блоков. 252 иЗг (з = 1,п, Т= 1, т) памятиконстант зависит от максимальногочисла конъюнкций, входящих в одно изуравнений, пусть блоки памяти констант, входящие в группы, имеют подва выхода, следовательно, данныйпример реализуется при помощи четые рех блоков памяти констант,В данном примере уравнение с нулевым номером (функция 71) и третье 35уравнение (функция У 4) содержат одинаковую конъюнкцию Х 1 Х 2 ХЗ, т,е.достаточно записать соответствующуюконстанту в один блок памяти констант,а из третьего уравнения исключается 40первая конъюнкция Х 1 Х 2 ХЗ. Ассоциативная память 5...
Многофункциональный логический модуль
Номер патента: 1644127
Опубликовано: 23.04.1991
Авторы: Аляев, Екимов, Кондратьев, Овчинников, Синегубов
МПК: G06F 7/00
Метки: логический, многофункциональный, модуль
...г, к , г, г 4 соответственно, на входы 5-8 - сигналы "Лог.О". Реализуемая функция й снимается при этом с выхода 18 модуля.Аналогично может быть реализована любая бесповторная логическая ,функция четырех переменных.Таким образом, модуль позволяет реализовать путем настройки все бесповторные логические функции четырех и менее переменных. 20 25 30 35 40 45 Формула изобретения Многофункциональный логическиймодуль, содержащий четыре элементаИЛИ и четыре элемента И, причем первый и второй информационные входымодуля соединены с первыми входамипервого элемента И и первого элемента ИЛИ соответственно, третий и четвертый информационные входы модулясоединены с первыми и вторыми входами второго элемента И и второго элемента ИЛИ, выход которого,...
Устройство для преобразования информации
Номер патента: 1645950
Опубликовано: 30.04.1991
Автор: Викулин
МПК: G06F 7/00
Метки: информации, преобразования
...полем первичных сигналов,какдый из которых отакдествляется свключением триггера 41 в соответст вукщем блоке 40.При этом сигнал с выхода элементаИ 16 поступает на второй вход режимараспределителя 12, Импульс с первоговыхода производит установку в исходное состояние узла 11 сдвига и узла18, а импульс с второго выхода разрешает работу узлов 11 и 18, и, таким образом, процесс записи информации воз об но вляет ся,Процесс записи информации в матрицу 2 (програмжрование ее) происходит и при решении каких-либо конкретных задач, После того, как информация, соответствующая некоторой смысловой конструкции, записалась в узел11, запускается распределитель 8,импульс с выхода которого останавливает движение информации в узлах 11и 18. По импульсу...
Многофункциональный логический модуль
Номер патента: 1654808
Опубликовано: 07.06.1991
Авторы: Гикошвили, Имнаишвили, Кешелашвили, Натрошвили, Пепанашвили
МПК: G06F 7/00
Метки: логический, многофункциональный, модуль
...- упрощенисчет уменьшения аппараМногофункциональный лодуль содержит элементэлементов И 2.1-2.2",группу элементов НЕ 4.мента НЕ 5 и 6. В завизначения сигнапа на стде модуль позволяетлогические Функцииили работает как ав имости отобирующем вхоализовать все1654808 единичного состояния в нулевое эле" ментом НЕ 5 осуществляется блокировка приема информации на элементы И 2.1-2.2 группы, а на выходе 10имодуля сохраняется значение функции, вычисленное в предыдущем такте. Таким образом, кроме вычислениявсех Функций от и переменных модульможет быть использован как автоматс памятью. Формула из обр ет ения Многофункциональный логический модуль, содержащий, первый элемент НЕ, элемент И и мультиплексор, состоящий из М элементов И, п. элементов НЕ...
Систолическая структура для вычисления логических функций
Номер патента: 1654809
Опубликовано: 07.06.1991
Автор: Семеренко
МПК: G06F 7/00
Метки: вычисления, логических, систолическая, структура, функций
...очередная компонента д"(г " ) З 0.Ч ЧйО-покрытия (К,1-покрытия), а вЭ-триггер 24 - очередная компонепта1; набора Ь.1Поскольку значениями компонент кубов й,;- (г;) могут быть символы иэ 35алфавита О, 1, х, для представлениякомпоненты й," (г, ) в двоичном алЧзФавите необходимо два разряда (табл.2),Поэтому на первом такте. каждогоцикла в Э-триггер 25 и в Р-триггер 1026 записываются значения соотввтвтвеня и,ной; (г 1 ) иа; .(г;).После окончания записи соответствующей информации в Р-триггеры 24-26выполняется операция пересечения компоненты Й, (г, ) с компонентой 1;Поскольку значениями компоненты 13могут быть только символы О и 1,в ячейке 1 укаэанная операция пересечения выполняется согласно табл.З, 50В ячейке 1 реализована...
Ячейка коммутационной системы
Номер патента: 1654833
Опубликовано: 07.06.1991
Авторы: Гулида, Понеделко, Филиппенко
МПК: G06F 15/16, G06F 7/00
Метки: коммутационной, системы, ячейка
...(на который поступил единичныйпотенциал) 1-го первого блока 2 (1 с =- 1,Й) единичный потенциал поступаетна й-й вход 1-го элемента И-НЕ 30, 25на выходе которого удерживается единичный потенциал, и на 1-й вход первого элемента ИЛИ 26, на выходе которого устанавливается единичный потенциал. С выхода первого элемента ЗОИЛИ 26 1-го первого блока 2 единичный потенциал поступает на выход 12поиска данного блока 2 и далее на1-й выход 6 поиска ячейки, В результате прохождения сигнала поиска через1;-й вход 3 ячейки на всех выходах 6данной ячейки устанавливаются единичные потенциалы, которые поступают ксмежным ячейкам коммутационной системы .По окончании процесса прохождения сигнала поиска в коммутационнойсистеме образуется дерево...
Многофункциональный логический модуль
Номер патента: 1656521
Опубликовано: 15.06.1991
Авторы: Авгуль, Антонов, Егоров, Криницкий
МПК: G06F 7/00
Метки: логический, многофункциональный, модуль
...для реализации бесповторных логических функций трех переменных.Цель изобретения - расширение функциональных возможностей за счет реализации бесповторных логических функций трех переменных.На чертеже представлена схема многофункционального логического модуля,Модуль содержит четвертый 1, второй 2, третий 3, первый 4 элементы РАВНОЗНАЧНОСТЬ, первый, второй, третий 5, 6, 7 информационные вход, первый 8 и второй 9 настроечные входы, выход 10.Модуль работает следующим образомНа информационные входы 5, 6 и 7 подаются двоичные переменные х 1, х 2 хз соответственно, на настроечные входы 8 и 9 - сигналы настройки 01 и 02 соответственно, значения которых принадлежат множеству (О, 1). На выходе 10 реализуется некоторая бесповоротная...
“устройство реализации операции “х-произведение -мерных кубов”
Номер патента: 1656522
Опубликовано: 15.06.1991
МПК: G06F 7/00
Метки: кубов, мерных, операции, реализации, х-произведение
...= 11 Ц ГгЦ И 1 Ц Х 2 ЦУЬЦ Х 1 Ц;хяи = хЦ хг 1уяЦ = 1 Ц (Й 2 ЦУхг Ц)УЬЦ Щ(х 1 ЯРешающий узел 2 содержит и элетов ИЛИ 13,1, 13,2,13.п, обе группыментов Запрет 14.114.и, 15,115мажоритарный элемент 16.Решающий узел 2 вырабатывает на своих выходах окончательное значение координат куба Кз = К 1 ХКг и реализует системулогических функций: 5 ная ячей 3, 4 и 5,элементы 30и элемент 35(1) мен- эле.пи 40 Г. ,Г 3 = (яИЧяИ) 33е у . =" г(уя 1,уя 0 - обобщ по все вычис ек 1.1 работает слеющии сигнали шинам уЩтельных яче Устройство ующим каждой 1-й одается ксд и и второи вхо лительной ячей а первь Кроме того, в соответствии стем,что (х)-произведение кубов осуществляется в два этапа, вводится трехпозиционное представление (я, хя, уя) предварительного...
Устройство для вычисления логических производных многозначных данных
Номер патента: 1656549
Опубликовано: 15.06.1991
Авторы: Зайцева, Кривицкий, Кухарев, Шмерко
МПК: G06F 15/31, G06F 7/00
Метки: вычисления, данных, логических, многозначных, производных
...функции К-значных данных предыдущей матрицы, в устройство следует ввести размерность К" столбца или строки матрицы и произвести перезагрузку параметра т логической производной или логического интеграла, Это осуществляется между К "-м и (К "+1)-м тактами работы устройства, Ввод в устройство размерности К" столбца или строки новой матрицы К-значных данных и перезагрузка параметра т логической производной или логического интеграла осуществляются соответственно через второй и третий входы режима блока 4;, а на первый вход режима блока 4 при этом подается сигнал высокого логического уровня.По окончании ввода в устройство второй матрицы К-значных данных можно вводить третью матрицу К-значных данных и т,д.После обработки в устройстве всех...
Многофункциональный модуль
Номер патента: 1661751
Опубликовано: 07.07.1991
Авторы: Аляев, Екимов, Овчинников, Рачинский, Синегубов
МПК: G06F 7/00
Метки: многофункциональный, модуль
...вторым входами первого элемента И, выход которого соединен с первым входом первого элемента ИЛИ, второй вход которого соединен с выходом второго элемента И, первый вход которого соединен с третьим входом модуля и первым входом второго элемента ИЛИ, второй вход которого соединен с четвертым входом модуля, пятый вход которого соединен с первым входом третьего элемента И, второй вход которого соединен с первым входом третьего элемента ИЛИ и выходом четвертого элемента И, первый вход которого соединен с шестым входом модуля, седьмой вход которого соединен с первыми входами пятого и шестого элементов И, вторые входы которых соединены соответственно с выходами первого и второго элементов ИЛИ, третий вход первого элемента ИЛИ соединен с...
Многофункциональный логический модуль
Номер патента: 1661752
Опубликовано: 07.07.1991
Авторы: Авгуль, Егоров, Костеневич, Супрун
МПК: G06F 7/00
Метки: логический, многофункциональный, модуль
...первого рабочего синхроимпульса триггер 6 осталсяв нулевом состоянии, подается следующий рабочий синхроимпульс, попереднему фронту которого в триггер 45б записывается значение Р П на данном1наборе аргументов Х 4, Х Х 11(при я 1 = 1), либо подтверждаетсянулевое состояние триггера 6 (при= 0). По заднему фронту этого50синхроимпульса также производитсякольцевой сдвиг информации в сдвиго"вом регистре 2 и увеличение содержимого счетчика 8 на единицу, Если после второго такта триггер 6 остался внулевом состоянии, подается третийсинхроимпульс, по переднему фронтукоторого в триггер 6 заносится значение ЭСБФ Р на данном наборе (приЕсли значение Р=Р(Х,ХХ 11). было вычислено "досрочно" (единичное значение Р было зафиксировано в триггере 6 за 1...
Ячейка коммутационной системы
Номер патента: 1661782
Опубликовано: 07.07.1991
Авторы: Гулида, Денисенко, Филиппенко
МПК: G06F 15/16, G06F 7/00
Метки: коммутационной, системы, ячейка
...одновибратора 30 и связанном с ним выходе 16 отмены связи 1-го блока 1 формируется импульс положительной полярности, который выводится через 1-й выход 6 указанной ячейки на смежную ячейку, Сигнал отмены связи выводится через выход 6 рассматриваемой ячейки только при поступлении сигналов отмены связи на все входы 11 ячейки,Пусть сигнал поиска и код имени. распространяющиеся через рассматриваемую ячейку от второго источника, достигают не занятых приемников и каждый из приемни ков выставляет или сигнал отмены связи. или сигнал фиксации в виде единичного потенциала. Пусть на рассматриваемую ячейку через 1-й и 2-й входы 12 одновременно поступают сигналы фиксации. С входа 22 1-го блока 2 на второй вход элемента И 50 1-го узла 41 блока 2,...
Устройство для сравнения двоичных чисел
Номер патента: 1663608
Опубликовано: 15.07.1991
МПК: G06F 7/00, H03K 19/21
Метки: двоичных, сравнения, чисел
...всех соответствующих триггеров регистров 1 и 2, т.е, при равенстве чисел а, , а и Ь 1Ьп на выходах всех схем И поддерживается нулевой потенциал, а следовательно, на шине 8 также имеется нулевой потенциал, При этом транзистор инвертора 9 заперт, а на выходной шине 10 присутствует отрицательный потенциал, свидетельствующий о равенстве чисел. Если числа не совпадают хотя бы по одному разряду, то на выходе соответствующей схемы И формируется отрицательный потенциал, который приводит к установлению нулевого потенциала на выходной ши 25 30 35 не 10, свидетельствующего о неравенствечисел. Диоды 11 при установившихся состояниях регистров 1 и 2 заперты, так как на ихкатодах присутствует либо нулевой, либо отрицательный потенциал, образуемый...
Многофункциональная ячейка однородной структуры
Номер патента: 1663609
Опубликовано: 15.07.1991
Авторы: Волченская, Князьков, Хмелевской
МПК: G06F 7/00
Метки: многофункциональная, однородной, структуры, ячейка
...бинарное слияние, разбиение и групповая перестановка. Эти операции выполняются в однородной структуре следующим образом.50 55 Бинарное слияние,Задача, решаемая устройством в данном случае, заключается в формированиина группе выходов однородной структурыдвоичного р-разрядного вектора О, элементами которого являются элементы векторовА = Х 1, Х 2 Х и В = У 1, У 2, "., У, причемр = 2 гпах (К з), а структура О имеет видО = Х 1, У 1, Х 2, У 2,ХК, Уз,при 1= з.О = Х 1, У 1, Х 2, У 2, ХУз, Х 1+1, О, , ХЬ О,при 1 з,О=Х 1,У 1,Х 2,У 2, ,Х, У 1,0, У+1, ,О, 3.при 1з.После формирования коммутационной схемы для выполнения операций достаточно на соответствующие входы групп однородной структуры подать соответствующие значения первого вектора А) и...