G06F 7/00 — Способы и устройства для обработки данных с воздействием на порядок их расположения или на содержание обрабатываемых данных
Коммутационный элемент березовского
Номер патента: 1665367
Опубликовано: 23.07.1991
Автор: Березовский
МПК: G06F 7/00, H03K 17/00
Метки: березовского, коммутационный, элемент
...последо-,вательности состояний, Для обеспечения45 простоты управления рассмотрим запись исдвиг 21" в универсальном регистре 15, выходы которого подключены к управляющимклеммам релейных элементов непосредственно или через буферный элемент 16 (цепи50 управления режимами работы универсального регистра на фиг. 6 не показаны). Имеемследующую последовательность состоянийпри записи и сдвиге 21" в универсальномрегистре (фиг. 6): при записи "1" в первый55 разряд регистра 01 1, к которому подключен релейный элемент, плоский двумерный коммутационный элемент будетнаходиться в состоянии 6 (фиг. 2 и дизъюнкцию (6); при сдвиге "1" в следующий разрядрегистра (сдвиг слева направо) 01 = О, О 2 == 1, плоский двумерный коммутационныйэлемент будет...
Многофункциональный логический модуль
Номер патента: 1665368
Опубликовано: 23.07.1991
Авторы: Волченская, Князьков
МПК: G06F 7/00
Метки: логический, многофункциональный, модуль
...функции на счетный вход 6 модуля подается необходимое количество счетных импульсов в соответствии с таблицей настроек, В результате на выходах счетчика 7 будет сформирован настроечный код модуля.Например, для настройки модуля на реализацию функции РХ)-Х 1 ЧХ 2 ЧХзХ 4после подачи на вход 5 сигнала сброса на счетный вход 6 согласно таблице требуется подать три импульса. При этом на информационный вход 1 модуля надо подать сигнал Я 1, на вход 2 - сигнал Х 2, на вход 3 - сигнал Хз, нэ вход 4 - сигнал Х 4. На выходе 18 модуля будет получена логическая функцияЕ(Х) щ Х 1 Ч Х 2 Ч ХЗХ 4 Х 1 Ч Х 2 Ч ХЗ Ч Х 4, 25,ход которого соединен с вторым входом первого элемента ИЛИ, второй вход четвер 30 40 45 50 55 Аналогично реализуются иные...
Устройство для вычисления математических функций
Номер патента: 1665382
Опубликовано: 23.07.1991
Авторы: Петров, Тарасов, Тельпиз, Шевченко
МПК: G06F 7/00
Метки: вычисления, математических, функций
...записи простых позиционных операторов будем использовать следующее обозначение:якгде К - разномерность набора Х, к которому применяется операторп.2 Я .1=оС помощью простых операторов мы можем представлять только симметричные ФАЛ. Для того, чтобы расширить класс функций, представляемых позиционными операторами вводится сложный позиционный оператор фп я 1 яокоторый также применим к набору Х, но его свойство заключаетсЯ в том, что Яоо пРименяется к первым Ко координатам набора Х, для Хф первой координатой будет Уо - результат применения Я, а следующие К 1 координаты - это Хко +1 ХКо +2 ХКо + К 1Аналогичным образом для ЯД первой координатой будет У 1 - результат применения ЯК 11 Якоо, а следующие К 2 координаты - это ХКо+К+1,...
Многофункциональный логический модуль
Номер патента: 1667046
Опубликовано: 30.07.1991
Авторы: Аспидов, Белков, Ковтун, Мисько
МПК: G06F 7/00
Метки: логический, многофункциональный, модуль
...четырех букв осуществляется согласно табл, 1, в которой приведены настройки на реализацию типовых бесповторных функций,Функции реализуются следующим образом. р требуется реализовать фун1667046 Р 3 Тип реалиэуеыой Фу настроечньи си чение ов на входы 9 ) 10 ( 4 Х 4 х хс х Хс х хз хз хз хэ о о Х 4 1 о хэ э+2+22+1+1(1+ + 1 )91 хз хзХ 4 1 х хз а Хс хг хзХ 4 Х 2хг1 Хэ УЛЮ ДВА, ИЛИхзххэоо Х 2 Хг Х 4 хэ Х 2 Х 4 Хс х о хг 1 Х 2Х 4ХгохзХс Хс1 1хг хз% хз х 4 Х 4 хг хг хз хг хз Хс х И, СУИИА ПОЩс+12+ 91(91) (1+1)й+1) 91)ДУЛЮ ДВА, ИЛИохзх Хэ Х 4 х хг о хзХ 4 Хс хг хз х хэ х хэ хс хгХс хЪ о Х 4 1 хг хз Х 4 Хс Х 4 Х 2 Х 4 Х 2 Х 4 ооХ 4 хз выбирается произвольно.- значение сигнала настройх При этом согласно формуле функционирования1(Х 1, Х 4) Х 1 Х 2...
Устройство для вычисления логических производных многозначных данных
Номер патента: 1670690
Опубликовано: 15.08.1991
Авторы: Антоненко, Зайцева, Кухарев, Шмерко
МПК: G06F 15/31, G06F 7/00
Метки: вычисления, данных, логических, многозначных, производных
...2 аналогично его работе с момента времени то по т кп - ,Во втором режиме, начиная с момента времени т, нэ первый управляющий вход коммутатора 4, поступает высокий уровень. а на второй управляющий вход коммутатора 4, низкий уровень. В резульате этого информация с первого информационного вхо. да коммутатора 4 передается на его второй и третий выходы, а с третьего информационного входа коммутатора 4 - на его первый выход. С второго и гретьего выходов коммутатора 4, исходные данные поступают соотнестненно на второй и третии выходы блока 2С момента времени ткна втором управляющем входе коммутатора 4 формируется высокий логический уровень, Вслед. ствие этого информация с второго информационного входа коммутатора 4, передается на его...
Ячейка однородной структуры
Номер патента: 1674104
Опубликовано: 30.08.1991
Авторы: Кириллов, Умбиталиев
МПК: G06F 7/00
Метки: однородной, структуры, ячейка
...(5),Для кодирования восьми градаций степени истинности достаточно трех двоичных разрядов,В таблице оказан пример кодирования такого количества градаций степени истинности,Логический элемент, реализующий операцию нечеткого И (ИЛИ), должны находить минимальное (максимальное) значение среди кодов степени истинности, поступающих на его входы, и передавать найденное значение на выход,Поскольку в предложенной выше модели количество входов нечеткого элемента И может меняться от 0 до и - 1, а количество входов нечетного элемента ИЛИ от 0 до -1, представляется целесообразным операции нахождения мин и макс выполнять на общей шине ( в общем канале).Так для гп + 1 разрядных кодов степени истинности операция нахождения макс может быть представлена...
Многофункциональный логический модуль
Номер патента: 1674105
Опубликовано: 30.08.1991
Авторы: Авгуль, Егоров, Кушарев, Свиридович, Черняковский
МПК: G06F 7/00
Метки: логический, многофункциональный, модуль
...Модуль работает следующим образом. На информационные входы 5-8 подаются двоичные переменные Х 1Х 4 соответственно, на настроечные входы 9-12 - сигналы настройки 0104 соответственно. На выходе 13 реализуется некоторая бесповторная логическая функция четырех переменных, 1 ил 1 табл. На выходе 13 реализуется некоторая бесповторная логическая функция четырех переменных, определяемая первообразнойР (Х;, Х 4, О) = Я(01. й (02, Х 4, М (Оз, Хз,М (04, Х 1, Х 2,где й( ) - функция равнозначности;М( ) - функция мажоритарности с порогом два;(П= 01, 02, Оз, 04) - вектор настройки.Значения сигналов настройки и соответствующие им реализуемые модулембесповторные логические функции пред-.ставлены в таблице.Ф ор мул а изобретенияМногофункциональный...
Устройство для выделения числа в заданном интервале
Номер патента: 1674106
Опубликовано: 30.08.1991
МПК: G06F 7/00
Метки: выделения, заданном, интервале, числа
...Ь.Схема работает следующим образом, Старшие разряды кодов числа В 15 и зоны А 16 поступают на входы элемента 14 равнозначности, который выдает на третий вход 18 блока принятия решений результат сравнения этих разрядов. В случае равенства старших разрядов В и А на выходе элемента равнозначности появляется сигнал логической единицы, означающий, что первое условие анализа выполнено, Одновременно на выходы вычитателя 2 поступают разряды младших частей кодов числа "3" и эоны "4", после чего на выходах вычитателя появляется результат вычитания Вмл - Амл = В, Старшая часть 11 этой разности и выходной перенос 12 из старшего разряда вычитателя поступают на входы первого элемента И 10, который в случае равенства нулю старшей части...
Логический модуль
Номер патента: 1675876
Опубликовано: 07.09.1991
МПК: G06F 7/00
Метки: логический, модуль
...входы остальных элементов И.На незадействованные входы логического модуля, соединенные с входами элемента ИЛИ, требуется подавать комбинации переменных Х и логических "0" следующим образом, Оставшиесянезадействованными на элементах И переменные Х подаются насоответствующиевходы элемента ИЛИ. На остальные входыэлемента ИЛИ подаются логические "0".Зная комбинацию входных сигналов длякаждой группы бесповторных функций, легко определить комбинацию входных сигналов для реализации любого другого типабесповторной функции данной группы,Построение функциональных узлов логического модуля для реализации бесповторных функций М переменных рассмотримдля случая К = 10.Модуль содержит элементы И 1 - 5, элемент ИЛИ 6, входы модуля 7 - ЗЗ, выход...
Устройство для обработки телединамограмм глубиннонасосных скважин
Номер патента: 1675877
Опубликовано: 07.09.1991
МПК: G06F 7/00
Метки: глубиннонасосных, скважин, телединамограмм
...состояние и сигнал "1" поступает на вход реле 25, контакты которого замыкаются и включает электродвигатель станка-качалки (не показано). Тем самым устройство нацинает выдерживать заданное количество циклов и (определяется выходом дешифратора 41 (фиг,2), вход которого в каждом цикле работы насоса увеличивается на единицу с выхода счетчика 42). Процедура работы устройства та же, что описана выше, но лишь с той разницей, что на первом счетчике 4 зафиксировано каждое последующее значение длительности положительной части сигнала датчика 1 усилия (Й 1), которое поступает одновременно на информационный вход регистра 15 и на первый вход третьего блока 14 сравнения. Так как на входе считывания регистра 15 поступает сигнал "1" с выхода...
Устройство для вычисления симметрических булевых функций
Номер патента: 1681302
Опубликовано: 30.09.1991
Авторы: Паулин, Полянский, Филоти
МПК: G06F 7/00
Метки: булевых, вычисления, симметрических, функций
...сигналов (фиг.2) включает шесть элементов И 28 - 33, три элемента 34 - 36 запрета и три элемента ИЛИ 37-39.Устройство работает следующим обраУ 2 = В 1 В 202;Уз = ВгйзОзУ 4 = йзй 4 В 502:У 5 = ВЗВ 4 йб 04,а на выходе элемента ИЛИ 26 - результирующая функцияУ = У 1+ У 2+ Уз+ У 4+ У 5.Реализуемые устройством симметрические булевы функции в зависимости от кодов настройки представлены в таблиценастроек.Пусть, например, требуется реализовать функцию У = Н(0,3):У = Н(0,3) = Н(0) + Н(3) = Х 1 Х 2 ХЗХ 4 +Х 1 Х 2 ХзХ 4+ Х 1 Х 2 ХзХ 4+ Х 1 Х 2 ХзХ 4+ Х 1 Х 2 ХЗХ 4.Для реализации такой функции на настр-ечные входы 10 - 14 необходимо податькод 01001, тогда на выходах 6 - 9 узла формирования управляющих сигналов будут сфоомированы сигналы:...
Устройство для вычисления симметрических булевых функций
Номер патента: 1683000
Опубликовано: 07.10.1991
Авторы: Авгуль, Егоров, Костеневич, Супрун
МПК: G06F 7/00
Метки: булевых, вычисления, симметрических, функций
...второй информационные входы устройства соединены соответственно с входами первого и второго слагаемых первого полусумматора, выход суммы которого 5 10 15 20 25 30 35 40 соединен с первым входом пятого элемента И, второй вход которого соединен с выходом переноса второго полусумматора, входы первого и второго слагаемых которого соединены соответственно с третьим и четвертым информационными входами устройства, выход суммы второго полусумматора соединен с первым входом шестого элемента И, второй вход которого соединен с выходом переноса первого полусумматора, о тл и ч а ю щ е е с я тем, что, с целью упрощения, оно содержит третий и четвертый полусумматоры и три элемента "Сложение по модулю два", вьход первого из которых соединен с выходом...
Устройство для вычисления симметрических булевых функций
Номер патента: 1683001
Опубликовано: 07.10.1991
Авторы: Авгуль, Егоров, Костеневич, Супрун
МПК: G06F 7/00
Метки: булевых, вычисления, симметрических, функций
...симметрическая булевая функция Г=Г(х 1, х 2 хз, х 4),определяемая вектором настройки 1(01, О 2,Оз О 4 О)Значения сигналов настройки О 1 Оь изначения соответствующих им симметрических булевых функций, реализуемых устройством, приведены в таблице,элемента И, выход которого соединен с первым входом четвертого элемента И, второй вход которого соединен с первым настроечным входом устройства, второй настроечный вход которого соединен с первым входом пятого элемента И, третий настроечный вход устройства соединен с первым входом шестого элемента И, второй вход которого соединен с выходом второго элемента ИЛИ - НЕ, о т л и ч а ю щ е е с я тем, что, с целью повышения быстродействия, оно содержит шесть элементов И-НЕ и третий элемент ИЛИ - НЕ,...
Устройство для вычисления булевых функций
Номер патента: 1683002
Опубликовано: 07.10.1991
Автор: Семеренко
МПК: G06F 7/00
Метки: булевых, вычисления, функций
...сигнала.В блок 1 памяти 0-покрытие (В-покрытие) записывается в два этапа, На первомэтапе при наличии единичного сигнала напервом входе 12 разрешения записи в первое операционное запоминающее устройство 21 записываются с информационныхвходов группы 4 через узел 3 коммутациикомпоненты бо (гв): о=1.,яо:)в 1 щв) О-покрытия (В-покрытия), " е,первая половина О-покрытия (В-покрытия).На втором этапе записи, при наличии сигнала разрешения записи на втором входе 13разрешения записи, во второе операционное запоминающее устройство зап ыва ются компоненты бо (гв), о=1,".,гпо, )в=1вв) О-покрытия (В-покрытия) т. е. вторая половина О-покрытия(В-покрытия),В блоке 1 памяти используется принцип магазинной адресации адреса, по которым и...
Классификатор логического вектора
Номер патента: 1683003
Опубликовано: 07.10.1991
Авторы: Бессонов, Евтихиев, Папуловский, Сведе-Швец, Соболев
МПК: G06F 7/00
Метки: вектора, классификатор, логического
...А =Й=йчФ 1 то реализуется деление количества единичных бит и( й ) входного вектора а на числоЕсли числа А различны, то реализуется режим классификации входного вектора а в зависимбсти от количества единичных бит п( а ) по классам Ь, Р,й -1а е БЬ, если и ( а ) б (О, Л, 1;а е й, если п ( а ) 6 И 1, А + 221; а е й, если и( а ) б (Ас + Л 2 Я 1 +Л 2 +Лэ( 1.-2 1.-1а 6 и, если и( а)е, д;,. Я1=1 1=1где 2 о, Й,. - Я 1,- 1 - длины интервалов значений количества единичных бит соответствующих классов;1. - количество классов,Первый и второй режимы работы являются частными случаями третьего режима.Рассмотрим третий режим работы классификатора,Каждый процессорный модуль выполняет функции согласно таблице.Как следует из таблицы, в каждом столбце...
Модуль логического устройства
Номер патента: 1684790
Опубликовано: 15.10.1991
Авторы: Дадыкин, Драенков, Изотов, Татур, Фурашов
МПК: G06F 7/00
Метки: логического, модуль, устройства
...некоторых функцийчасть информационных входов можетбыть не задействована, В этом случае навходы элементов И-НЕ необходимо податьсигнал логической единицы, а на входыэлементов ИЛИ-НЕ - логического нуля,Для получения функций с числом переменных или термоо, превышающих возможности одного модуля, необходимоиспользовать несколько соединенных между собой лодулей.Соединение модулей можно проводитьпо информационным входам и по слайсевому входу 18.Кроме того, на незадействованныйслайсоьый вход 18 крайнего модуля можетбыть подана одна переменная (если онавходит в цЧФ с инверсией), в противномслучае на слдйсевый вход 18 подается сиг 1 ал лог."1".Настроечные входы 3 и 5 используются для управления "разрывом" реализуемой функции, однако, также...
Устройство для вычисления симметрических булевых функций
Номер патента: 1684791
Опубликовано: 15.10.1991
Авторы: Авгуль, Егоров, Костеневич, Супрун
МПК: G06F 7/00
Метки: булевых, вычисления, симметрических, функций
...сигналов настройки О 1,О и соответствующие им реализуемые ус 4 рой. ством симметрические булевые функции приведены в таблице настроек.Дополнительным положительным эффектом является повышение быстродействия устройства,1684791 третий вход первого элемента ИЛИ-НЕ соедине с выходом второго элемента СЛОЖЕНИЕ ПО МОДУЛЮ ДВА, третьим входом первого элемента И, вторым входом второ го элемента И и первым входом (+1)-гоэлемента ИЛИ-НЕ, второй вход которого соединен с (1+3)-м настроечным входом устройства, выход(+1)-го элемента ИЛИ-НЕ соединен с (1+2)-м входом элемента ИЛИ, 10 пятый вход котороо соединен с выходомпервого элемента ИЛИ-НЕ, четвертый вход которого соединен с выходом третьего элемента И, входом второго элемента НЕ и первым входом...
Устройство для вычисления симметрических булевых функций
Номер патента: 1684792
Опубликовано: 15.10.1991
Авторы: Астановский, Поддубный
МПК: G06F 7/00
Метки: булевых, вычисления, симметрических, функций
...СЛОЖЕНИЕ ПО МОДУЛЮ 2 23 подается сигнал 74+ М"(Ь,Хл),где М 1 фь,Б) =- Х 1 ХгХЗХл.Сигнал 75, подаваемый на настроечный вход 9, иноертирует конечный результат, снимаемый с выхода элемента СЛОЖЕНИЕ ПО МОДУЛЮ 2 23 в том случае, если суммарное число сигналов "логическая 1", поступающее на входы настройки устройства, нечетно. Остальные симметрические логические функции четырех переменных (т,е, еще 28) получаются при различных комбинациях фундаментальных симметрических булевых функций у 1-у 5 объ-, еди н е н н ых дизъю н кцией.Б таблице настроек приведены все симметрические функции четырех переменных, ("+" означает, что данная базовая функция входит о диэъюнкцию, которая и образует реализуемую симметрическую булеоу функцию).Формул а...
Устройство для вычисления булевых дифференциалов
Номер патента: 1689942
Опубликовано: 07.11.1991
МПК: G06F 7/00
Метки: булевых, вычисления, дифференциалов
...уровня, при этом в суммирующемсчетчика 7 подсчитывается "вес" булевой разности,Режим 2, Вычисление булевого диАференциала (разности) по -й переменной, ориентированного на увеличение(К 1 х;).Булевым дифАеренциалом ориентированным на увеличение, называется .булева Аункция, равная единице толькона тех наборах переменных, на которых,заданная булева Аункция изменяетсяпри изменении -й переменной в этихнаборах из нуля в единицу.После занесения исходных данныхдля этого режима и подачи единичногосигнала с входа 2 запуска устройстваосуществляются действия, аналогичныедля режима 1. Особенностью являетсято, что в данном случае элемент И 19постоянно закрыт сигналом нулевогоуровня (с первого выхода дешиАратора4), а задержанный на элементе 28 задержки...
Устройство для вычисления симметрических булевый функций
Номер патента: 1689943
Опубликовано: 07.11.1991
Авторы: Авгуль, Егоров, Супрун
МПК: G06F 7/00
Метки: булевый, вычисления, симметрических, функций
...Яисоответствующие ему реализуемые сим Ометрические булевые функции приведеныв таблице настроек.Сложность устройства по числу входов логических элементов равна 22,а суммарная задержка Т=4, гдезадержка на вентиль. Устройство для вычисления симмет Орических булевых функций, содержащее,четыре элемента И и три элементаСЛОЖЕНИЕ Е) МОДУЛЮ ДВА, выход первого,из которых соединен с первым входомпервого элемента И, первый и второй Сигналы настройки на входе Реализуемая функция Р на выходе 17 О, 0 П Б13 14 15 16 О О О 1 1 О О х 1 хцх З х 1 х фУ х к ЗЧ х х,кхе Ч ххх х,ххэЧ ххх х ххэ Ч ххех О хМ хххЧ х 4 ххЧч х хх О О О 1 х х Формула изобретения входы второго элемента И соединенысоответственно с первым и вторым информационными входами...
Цифровой дискриминатор
Номер патента: 1691832
Опубликовано: 15.11.1991
Автор: Хегй
МПК: G06F 7/00
Метки: дискриминатор, цифровой
...1 и второй 2 буферные регистры служат для записи текущих значений соответственно первого и второго входных сигналов, а третий 3 и четвертый 4 буферные регистры - для записи предыдущих значений тех ке сигналов,Первый компаратор 5 сравнивает абсолютные значения, на его выходе сигнал формируется при (достаточном) равенстве текущих дискретных зцачений сигналов. Второй компаратор 6 служит для сравнения градиентов входных сигналов, на его выходе сигнал формируется при совпадении направления изменения обоих сигналов, т,е. когда оба сигнала одновременно нарастают или убывают.Блок 7 управления коммутацией формирует сигнал в соответствии с требуемыми условиями переключения входных сигналов, Например, в простейшем случае, когда...
Устройство для вычисления непрерывно-логических функций
Номер патента: 1695289
Опубликовано: 30.11.1991
Автор: Шимбирев
МПК: G06F 7/00
Метки: вычисления, непрерывно-логических, функций
...вычисление переменных Е 1,вычисление значения 2 = О (Е 1, , Еэ), выдача полученного значения 2 во внешнюю ЦВМ,По сигналу, поступающему через вход- выход 3, триггер 33 устанавливается в "1", счетчик 30 - в "0". Триггер 33 выдает разрешающий сигнал на один из входов элемента 35 сравнения и импульсы с генератора 34 тактовых импульсов начинают поступать на счетный вход счетчика 30. Управление процессом чтения переменных Хя и процессом вычисления значений Е и 2 осуществляется с помощью кодов. записанных в узлах 31 и 32 постоянной памяти.Чтение перющим образомИз узла 20(Ам, Ае) управлступает в регис еменных происходит следупроисходит чтение значения яющей команды, которая потр 17. Из регистра 17 значе 1695289мационному входу-выходу и к...
Матричное вычислительное устройство
Номер патента: 1695319
Опубликовано: 30.11.1991
Авторы: Батюк, Грицык, Луцык, Опотяк, Паленичка, Чопко
МПК: G06F 17/16, G06F 7/00
Метки: вычислительное, матричное
...(вычислений) производится по сигналу с управляющего выхода блока управления 10,поступающему на вход выбора режима матрицы. Перед началом решения задачи программа вводится в регистры команд матриц3 и 4 иэ блока 9 памяти программ через регистр 7 микрокоманд. Хранение программО в процессе решения производится в регистрах команд ячеек матриц 3 и 4. Последовательное соединение регистров команд ячеек в каждой строке матриц, а также последовательное соединение последнего регистра команд предыдущей строки с первым регистром команд последующей строки матриц позволяет производить запись программ в последовательном коде до полной загрузки программы в ячейки. Регистр микрокоманд 7 служит в качестве буферного регистра, преобразующего команды,...
Однородная вычислительная структура для обработки трехмерных бинарных матриц
Номер патента: 1702359
Опубликовано: 30.12.1991
МПК: G06F 7/00
Метки: бинарных, вычислительная, матриц, однородная, структура, трехмерных
...выделить все АО, Если в качестве верхних гранич 17023595 10 15 20 25 30 35 40 45 50 55 ных признаков использовать числа большие, чем.максимальные возможные значения отсчетов Ац, то можно выделить все А 101, Если задать О = 0 = В, то выполнится поиск по совпадению А=В,Однородная вычислительная структура для обработки трехмерных бинарных матриц позволяет выполнять за одну команду различные варианты операции поиска по интервалу элементов в трехмерных бинарных матрицах; в каждой строке задавать отличные от других строк значения границ интервала поиска, что позволяет осуществлять обработку трехмерных массивов, представляющих собой изображения двумерных функций от координат плоскости, при этом на обрабатываемом изображении выделяются...
Устройство для арифметического разложения симметрических булевых функций
Номер патента: 1711147
Опубликовано: 07.02.1992
Авторы: Авгуль, Егоров, Мачикенас, Супрун
МПК: G06F 7/00
Метки: арифметического, булевых, разложения, симметрических, функций
...арифметического полинома 6(1) функции 1, а на выходах второй группы - компоненты векторов А ф являющиеся коэффициентами отрицательно поляризованного арифметического полинома НЩ. 1 ил.В а% =111111 д=-10,; з =000000 =Од),Ъ,:000011 =31 о , Ъ =1101101 д=-10 о . Отсюда ном коде, если заем из знакового разряда заблокирован (не используется),В каждой четной группе использованы дополнительные вычитатели, на входы уменьшаемого которых подаются сигналы логического нуля, т.е. (и+1)-разрядные коды формула изобретения Устройство для арифметического разложения симметрических булевых функций, содержащее вычитатели, о т л и ч а ю щ е ес я тем, что, с целью повышения быстродействия, вычитатели образуют и+1 группу (и - количество аргументов...
Магнитооптическое устройство для вычисления параметрических булевых производных
Номер патента: 1712950
Опубликовано: 15.02.1992
Авторы: Винокур, Кузьмицкий, Соколов, Шмерко
МПК: G06F 7/00
Метки: булевых, вычисления, магнитооптическое, параметрических, производных
...в системе "МОУТ - МОУТ - анализатор" логической операции сложение по модулю два над двумя бинарными матрицами, записанными в ячейках МОУТ 2 и МОУТ 3.Коммутатор 5 работает следующим образом. На второй информационный вход коммутатора поступает информация от внешнего источника, на первый информационный вход - с выхода фотоприемника 4, При поступлении на вход управления коммутатора 5 низкого уровня напряжения, на его выходы поступает информация со второго информационного входа, при высоком уровне на входе управления коммутатора 5 на его выходы поступает информация с первого информационного входа.Магнитооптическое устройство для вычисления параметрических булевых производных работает следующим образом. В начальный момент времени Ъ на...
Устройство для вычисления симметрических булевых функций
Номер патента: 1716502
Опубликовано: 28.02.1992
Авторы: Авгуль, Егоров, Костеневич, Мачикенас, Торбунов
МПК: G06F 7/00
Метки: булевых, вычисления, симметрических, функций
...и десятого элементов И, выходы второго и пятого элементов И соединены соответственно с первым и вторым входами первого элемента ИЛИ, выход которого соединен с первым входом одиннадцатого элемента И, выход которого соединен с первым входом второго элемента ИЛИ, второй вход которого соединен с выходом двенадцатого элемента И, первый вход которого соединен с выходом третьего элемента ИЛИ, первый, второй и третий входы которого соединены соответственно с выходами третьего, шестого и де,вятого элементов И, выходы четвертого и седьмого элементов И соединены соответственно с первым и вторым входами четвертого элемента ИЛИ, выход которого соединен с первым входом тринадцатого элемента И, выход которого соединен стретьим входом второго элемента...
Ячейка каскадной коммутирующей среды
Номер патента: 1718212
Опубликовано: 07.03.1992
Авторы: Максименко, Ракошиц
МПК: G06F 7/00
Метки: каскадной, коммутирующей, среды, ячейка
...осуществляется едва этапа, На первом этапе поиска формируется дерево каналов связи с несливающимися ветвями и основанием в ячейке-источнике. На втором этапе в сформированном дереве каналов связи выделяется единственный канал, соединяющий источник с приемником. Процесс формирования множества параллельных каналов связи между ячейкой-источником и ячейкой-приемником также осуществляется в два этапа. Отличие заключается в том, что на этапе поиска в ячейке-приемнике разрешено сливание ветвей формируемого дерева каналов связи, а на этапе выделения в транзитных ячейках выявляются сливающиеся ветви выделения. Случайным образом выделяется одна ветвь, остальные ветви блокируются, и по заблокированным направлениям транслируется сигнал блоки...
Устройство для вычисления коэффициентов полинома линейных булевых функций
Номер патента: 1725214
Опубликовано: 07.04.1992
Авторы: Авгуль, Костеневич, Лазаревич, Супрун
МПК: G06F 7/00
Метки: булевых, вычисления, коэффициентов, линейных, полинома, функций
...называется линейной, если имеет местоР = софс 1 х 1 фс 2 х 2 Ф спхп, (1) где сп 6(0,1) и т = 0,1,2п. Опишем алгоритм распознавания (или вычисления коэффициентов полинома) линейных булевых функций и переменных Р=Р(х 1, х 2 хп), реал из о ва н н ы й в устройстве, С этой целью введем в рассмотрение булеву функцию и - 1 переменных рс (хк+1), . хп) = Р (О .,О,хк+1хп), где ОКии Р (х 1 хп) = Р(х 1 х 2 хл)Искомый алгоритм основан на применении следующей теоремы,Т е о р е м а, Если для любого с (О 5 тт и) имеет место б р (хс+1.,хп)%+1,роизводнои , аб Хп - 1+1РАВНОЗНАЧНОСТЬ=ведливость тождества (2),онъюнкция 0 значений сигналов на выходах всех элементов РАВНО НАЧ НОСТЬ равна логической единице; исследуемая функция Р является линейной, а вектор...
Устройство для вычисления фундаментальных симметрических булевых функций
Номер патента: 1730616
Опубликовано: 30.04.1992
МПК: G06F 7/00
Метки: булевых, вычисления, симметрических, фундаментальных, функций
...второго мажоритарных элементов, выходы которых соединены соответственно с первыми входами элемента ИЛИ-НЕ, второго и третьего элементов СЛОЖЕНИЕ ПО МОДУЛЮ ДВА, Вторые входы второго и третьего элементов СЛОЖЕНИЕ ПО МОДУЛЮ ДВАсоединены с вторым и третьим настроечными входами устройства, выход которого соединен с выходом элемента ИЛИ-НЕ, Второй и третий входы элемента ИЛИ-НЕ соединены с выходами второго и третьего элементов СЛОЖЕНИЕ ПО МОДУЛЮ ДВА соответственно,На чертеже представлена функциональная схема устройства для вычисления ФСБФ.Устройство содержит три элемента СЛОЖЕНИЕ ПО МОДУЛЮ ДВА 1, 2 и 3, мажоритарный элемент 4 с порогом два, мажоритарный элемент 5 с порогом четыре, элемент ИЛИ-НЕ 6, пять информационных входов 711, три...