G06F 7/00 — Способы и устройства для обработки данных с воздействием на порядок их расположения или на содержание обрабатываемых данных
Адаптивный пороговый элел1ентфоед dhs, . iyd i
Номер патента: 432488
Опубликовано: 15.06.1974
Авторы: Вайрад, Селиверстов
МПК: G06F 7/00
Метки: адаптивный, пороговый, элел1ентфоед
...9 поступает сигнал опроса, и выходной триггер 4 устанавливается в соответствии со знаком величины д(х) (в 1, еслид(х) ) 0).На выходе схемы пороговой добавки появляется сигнал +в, если триггер 4 устанавливается в состояние +1, и сигнал - е, если триггер 4 устанавливается в состояние - 1.Через время возможного переходного процесса на выходе схемы сравнения 3 на схему адаптации 6 от генератора 11 поступает импульс опроса (ключ 12 замкнут), и на шине 7 или 8 может появиться сигнал коррекции весовых коэффициентов й,. Если сигналы на выходе триггера 4 и схемы сравнения 3 совпадают (сигнал на выходе схемы сравнения 3 равен +1, если сигнал д(х) превышает выходной сигнал схемы пороговой добавки), то сигналы коррекции на шины 7 и 8 не поступают....
Логический автомат
Номер патента: 433475
Опубликовано: 25.06.1974
Авторы: Автоматизащш, Костенко, Миронович, Центральное
МПК: G06F 7/00
Метки: автомат, логический
...После введения кодов настройки такое устройство выполняет роль комбинационной схемы выходные сигналы с, ( Е =1,2,3 О 1. ) которой связаны с входйыми сигналами Х( 5 =1,2,5 В ) системой ло 1"ичвских уравнений(- Г. (Х ) ) Х 2 ) Х з )) Х я ), ),)Известный логический автомат содержит ( й. - )-разрядный счет чик ( где 6, - число переменных,с о. ), выходы которого соедионструкторское бюро механиза)-нены со входами распределителя, авыходы распределителя соединвнйсо входами блока ввода чисел настройки, первый управляющий триггер, едйничный и нулевой выходыкоторого соединены с блокирующимвходом счетчика и первой схемысовпадения соответственно, а нулевой вход этого триггера соединен с соответствующим выходом распределителя, второй...
Многофункциональный логический модуль
Номер патента: 433476
Опубликовано: 25.06.1974
Авторы: Вычислительной, Институт
МПК: G06F 7/00
Метки: логический, многофункциональный, модуль
...АССАС + АСДЛВВ +АВЭ + АВЭ 3, В=О АСС+АР +АРАВП+ АВР А+С+ 0 4 В=1 5. С=О АВ + АВ + АЭАВ + АВ + В)А ВС+А ВС+А ВСА ВСАВ + ЛСС+АР А+В 6. С=1 7.0 =0 АВ+АС+ВСАВ.З АС 8.0= 1 9. А=-В АЭ+ АС АВ + ВР+ ВР А 9 + В 0+ ВЭ А+ В+Р 10, А=С АС+ ВС+ АВСАВ+ АЭ+ АВ 0АВС + АВС + АВС 11. А=-0 АС + ВС В 12. В=С АС+ АВАВ АСВС 13. В =9 АС+АВ+ВС+АВС А+В+С 14, С=О Устройство содержит входы 1,2,3 и 4 для подачи переменных. Элементы НЕ 5-8, элементы И 9 18, элементы ИЛИ 19 и 20, диоды 21 и 22, выходы 23 и 24 выходных переменных Е и 2 со-, 5,1 2 ответственно. На выходах 23 и 24 реализуются следующие логические преобразо.вания: А+В+СА+СС+ АЭ+ АЭ433476 С +Э А=О, В=1 ВР А - -О, 0=1 В 0 А+2 А+С В=О, С=1 А В - 0,0 - 1 АС АР АВ + АВ АВ АВ АВ АВ + АВА+В АВАВ В А+В АВ А+В...
Логический автомат
Номер патента: 433477
Опубликовано: 25.06.1974
Автор: Камынин
МПК: G06F 7/00
Метки: автомат, логический
...обладающего уменьшенной вероятностью подачи ложного управляющего воздейст вия при искажении входного набо5 1 о 15 20 5временной двухместной реализации исходной функции (либо ее элементарных конъюнкций) с последующей проверкой на двухвходовой схеме совпадения б однозначности промежуточных результатов.Управляющее воздействие 2 получит значение "1" только при одновременном значении, равном "1", сигналов на обоих входах схемы совпадения; неисправность в каком-либо из каналов передачи и преобразования входной информации приведет, естественно, к различным промежуточным результатам и, как следствие, к значению "О" уйравляющего воздействия, т.е. к защитному отказу автомата от срабатывания.При реализации функций, представленных в виде уравнения...
Универсальная ячейка вычислительной средь со сквозным переносом на магнитных токовых переключателях
Номер патента: 436347
Опубликовано: 15.07.1974
МПК: G06F 7/00
Метки: вычислительной, магнитных, переключателях, переносом, сквозным, сред, токовых, универсальная, ячейка
...сердечников многопорогового элемента.Входы 36 и 37 соответственно прямого и инверсного значений переноса из предыдущего младшего разряда соединены последовательно с обмотками 38 и 39 записи соответственно нулевых и единичных значений результата операции на сердечники узла формирования результата операции и с распределяющими обмотками пороговых сердечников многопорогового элемента. Выходы этих распределяющих обмоток пороговых сердечников подключены к выходам 40 и 41 соответственно прямых и инверсных значений переноса в следующий старший разряд,Код выводимого из ячейки числа (прямой или обратный) определяется кодом операции, записываемым на сердечники переключателя кодов по кодовым шинам 42. Для устранения размагничивающих токов при...
Универсальный вычислительный модуль с кодовой перестройкой логики
Номер патента: 436353
Опубликовано: 15.07.1974
Авторы: Нестерук, Пал, Потапов, Фонд
МПК: G06F 7/00
Метки: вычислительный, кодовой, логики, модуль, перестройкой, универсальный
...управляющих обмоток 9 и с клеммами 30 и 31.Для развязки в цепях распределяющих обмоток 18, 24 и 29 находятся диоды,Универсальный вычислительный модуль с кодовой перестройкой логики может работать в двух режимах: в режиме логического модуля, реализующего любую логическую функцию двух переменных, и в режиме накапливающего сумматора со сквозным переносом.Работа универсального вычислительного модуля с кодовой перестройкой логики осуществляется в четыре такта.Перед ,началом работы производится начальная установка сердечников 23, путем пропускания импульса тока по управляющим обмоткам 20 шины 22 - 22.В первом такте импульс тока, протекающий по управляющим обмоткам 13 и 25 шины начальной установки 14 - 14, производит начальную установку...
Устройство для обработки и передачи информации
Номер патента: 442471
Опубликовано: 05.09.1974
Авторы: Анурьев, Грибок, Костин
МПК: G06F 7/00
Метки: информации, передачи
...сигналам блоков 1 и 3 формирует кодовые группы, отображающие номер канала, которому принадлежит неизбыточная выборка, и передает их в блок 7.Блок 10 управления формированием кода реагирует на заполнение ячеек буферного запоминающего блока 7 неизбыточными выборками, ожидающими считывания: на первом выходе 11 разрешающий потенциал появляется при заполнении в блоке 7 любого из фиксированных количеств (С,) ячеек памяти, на втором выходе 12 разрешающий потенциал появляется при отсутствии в блоке 7 заполненных ячеек. Сигналы с выходов блока 10 управляют работой формирователя кода времени б.Импульсы записи со второго выхода 9 блока 3 поступают на формирователь кода вре. мени б, где подаются на элемент задержки 13 на время, достаточное для...
Однородная вычислительная среда
Номер патента: 443382
Опубликовано: 15.09.1974
МПК: G06F 7/00
Метки: вычислительная, однородная, среда
...построения среды либо аппаратурной системой контроля, либо с помошью тсстового контроля.При обнаружснии неисправности в функциональном блоке 2 строки 5, приводящей к искажению выходного сигнала, на выходе 17 соответствующего индикатора отказов появится сигнал об отказе. Этот сигнал поступает на управляющий вход 1 б соответствующей схемы антисовпадения 4 и, проходя через разделительный диод 20, поступит в шину 19 индикации отказов соответствующей строки 5, на функциональные входы 18 всех схем антисовпадения 4 данной строки и на управляющий вход 21 коммутатора 8. По этому сигналу коммутатор 8 опрашивает следующий по порядку регистр 7, и на его выходы 12 поступает очередной настроечный код, который проходит на функциональные входы 13 схем...
Элемент однородной структуры
Номер патента: 447712
Опубликовано: 25.10.1974
МПК: G06F 7/00
Метки: однородной, структуры, элемент
...схемы И,выходы седьмой и восьмой схем И соединены через четвертую схему ИЛИ с выходами20 первой и второй схем И, выход четвертойсхемы И - НЕ соединен через пятую схемуИЛИ с входами третьей и четвертой схемИ, второй вход пятой схемы ИЛИ соединен с третьим настроечным входом, являю 25 щимся инверсным по отношению ко второмунастроечному входу элемента.На чертеже представлена схема элемента,Элемент содержит информационные входы1 и 2, информационные выходы 3 и 4, настзо роечные входы 5 и 6, причем входы 5 явля447712 Изд.874 Тираж 679 Заказ 2823(11 Подписное Типография, пр. Сапунова, 2 ются инверсными по отношению друг к другу, схемы И - НЕ 7 - 10, схемы 11 - 18, схемы ИЛИ 19 - 23.Элемент работает следующим образом. На информационный вход 1...
Перестраиваемый фазо-импульсный многоустойчивый элемент
Номер патента: 450162
Опубликовано: 15.11.1974
Авторы: Корнейчук, Меженый, Тарасенко, Тесленко
МПК: G06F 7/00
Метки: многоустойчивый, перестраиваемый, фазо-импульсный, элемент
...1, входы разрядов которого соединены с выходами соответствующих схем И 2. Первые входы схем И 2 соединены с выходами преобразователя 3 фазо-импульсного кода в двоичный дополнительный М код, где М - коэффициент пересчета счетчика 1. Вторые входы схем И 2 соединены с выходом счетчика, счетный вход счетчика соединен с выходом генератора 4 тактовых импульсов и фазо-импульсных констант. Остальные выходы генератора соединены со входами преобразователя 3, управляющий вход которого соединен с шиной 5, Вторые входы схем И 2 соединены с выходом 6 счетчика 1.Работу устройства рассмотрим на следующем примере,Пусть при М= 16 устройство настроено на число состояний У= 16, и требуется настроить его на число состояний У= 10. Для этого по шине 5...
Элемент однородной структуры
Номер патента: 451077
Опубликовано: 25.11.1974
МПК: G06F 7/00
Метки: однородной, структуры, элемент
...ИЛИ соединен со вторым настроечным входом, являющимся инверсным по отношению к первому настроечномувходу элемента,На чертеже представлена схема предлагаемого элемента. Элемент содержит информационные входы 1, 2 информационные выходы 3, 4 настроечные входы 5, являющиеся инверсными по отношению друг к другу, схему исключающее ИЛИ 6:хемы И 7 и 8, инвертор 9, схему ИЛИ 10.Элемент работает следующим образом.Пусть на информационный вход 1 подан переменная (, а на информационный вход 2 - переменная у . Обозначим состояния настроечных входов 5 через 0 и 0 . На информационном выходе 3 реализуется функция 9/= УЖО,на информационном выходе 4 - Х=Ч 1,тФ Ю).При в = 0 на информационных выходах451077 Составитель В,Игак.йуЩйьо Редактор ( Стенииа...
Устройство для выработки сигнала окончания обмена информацией
Номер патента: 454546
Опубликовано: 25.12.1974
Авторы: Бабушкин, Дунчев, Златников, Золотаревский
МПК: G06F 7/00
Метки: выработки, информацией, обмена, окончания, сигнала
...и вторым входом блока согласования 1, выход счетчика соединен с входом дешифратора 5, выход которого соединен со вторым выходом устройства, вторым входом блока 3,ретий вход которого соединен с третьими входами устройства, счетчика 4 и вторым входом блока выдачи информации 2. Первый вход устройства также соединен со вторым входом счетчика 4.Устройство работает следуюпсим образом, После начального запуска, осуществляемого по Входу 2 устройства, блок формирования запросов 3 формирует запрос аоонента на получение информации из мулыиплексного ка454546 Предмет изобретения быкод 1 Выкод к бь Составитель В. Герасименко Редактор О. Стенина Текред 7. Миронова Корректор Е. РогайлинаТираж 624овета Миниоткрытийаб., д. 4/5 аказ 155/8ЦНИИПИ Го...
Универсальный вычислительный автомат
Номер патента: 454547
Опубликовано: 25.12.1974
Авторы: Бочков, Воронин, Попов, Сладков
МПК: G06F 7/00
Метки: автомат, вычислительный, универсальный
...мых структур,Горизонтальные шины коммутирующей матрицы соединяют входы модулей с выходами блока памяти чисел 4, хранящего числа, над которыми выполняются операции схемой из модулей 1 и КЭ 2. Кроме того, чтобы числа можно было подавать в вычислительный автомат извне, горизонтальные шины матрицы соединены с входными полюсами автомата 7. Результаты выполнения операций автомата снимаются с выходов 8, которые соединены с выходами модулей 1,Для проведения многошаговых вычислений промежуточные результаты записываются на хранение в блок 4. Для этого выходы модулей 1 соединены с входами блока 4.По результатам анализа заданной для решения задачи определяется схема из модулей 1, соответствующим образом (по надежности, быстродействию)...
Устройство для выполнения арифметических и логических операций
Номер патента: 470804
Опубликовано: 15.05.1975
Автор: Шишков
МПК: G06F 7/00
Метки: арифметических, выполнения, логических, операций
...нулю. Время переключения схемы с нулевого уровня выходного напряжения на ненулевой определяется временем заряда током (,бр (не зависящим от схем предшествующих устройств) паразитных емкостей и индуктивностей.Отклонения уровня напряжения источника 6 от нулевого в сторону уровня напряжения источника 1, меняющие токи через диоды и стабилитроны, не меняют падений напряжений на них.В тех случаях, когда исходные напряжения имеют ненулевые, равные по величине и противоположные по знаку отклонения от нулевого уровня, сопротивления элементов 3 и 4 равны 1 Ест/обр) и напряжение на нагрузке имеет нулевой уровень 1 как и при нулевых уровнях напряжений всех источников) .Нагрузкой предложенного устройства могут быть устройства, выполненные по тем же...
Устройство для управления сдвигами
Номер патента: 474803
Опубликовано: 25.06.1975
Авторы: Гайдученко, Глотов, Платонов
МПК: G06F 7/00
Метки: сдвигами
...Кроме того, вторые входы схем 2 ь 3 соединены с выходом схемы Ь совпадения, на входы 9, 10 которой подаются разрешающий сигнал и тактовая серия импульсов.11 оследний разряд устройства для управления сдвигами отличается от остальных тем, что выход схемы 3 совпадения подключен на вход блокирующей схемы 11 сборки, предназначенной для выработки сигнала установки в нуль устройства. На второй вход 12 схемы 11 сборки подается сигнал установки в исходное состояние устройства для управления сдвигами; выход схемы 11 соединен с нулевыми входами триггеров 4 всех разрядов. Вход 14 подключен к единичным входам всех триггеров 1 и служит для ввода информации в устройство,Устройство работает следующим образом.Код, определяющий количество...
Элемент цифровой специализированной вычислительной среды”
Номер патента: 476562
Опубликовано: 05.07.1975
Авторы: Гречишников, Клименко
МПК: G06F 7/00
Метки: вычислительной, специализированной, среды, цифровой, элемент
...пп. 3 - 5 повторяются Л раз, где У - число разрядов кодируемого числа,СП 2 СП 1 СПпсм СП,10 01 01 10 01 00 01 0,10,100,1000,10010,100100,1000110,1000110 10 01 00 01 10 01 00 01 10 00 01 10 01 00 10 10 01 01 01 01 01 00 1 О 00 Степенные приращения 00, 01, 10 соответствуют числам 1,0 и +1. Информация, закодированная в виде СП, может быть обработана, начиная со старших разрядов. Обработанные старшие разряды поступают для выполнения последующих операций до того, как получены оставшиеся младшие разряды предыдущей операции.Каждая схема 6, 7 и 9 суммирования степенных приращений реализует алгоритм:+ б: Со+прср+ пр = Ср,где ар, Ьр, ср - разряды слагаемых и суммысоответственно;Ср - промежуточная поразряднаясумма; Схемы 4, 5 последовательного...
Двоичный арифметико-логический блок
Номер патента: 476578
Опубликовано: 05.07.1975
Авторы: Боюн, Козлов, Малиновский
МПК: G06F 7/00
Метки: арифметико-логический, блок, двоичный
...полными, цоимеют большую избыточность при выполцеции основных арифметических операций ибольшое количество выводов,Предлагаемое устройство отличается от известцого тем, что выход суммы первого полусумматора соединен со входом второго полусумматора, выходы переносов обоих полусумматоров соединены через схему разделения совходом триггера переноса, выход которого соедицец со входом первого полусумматора.Указанные связи позволяют расширить область применения устройства и уменьшить число наружных выводов.Схема двоичного арифметико-логическогоблока приведена ца чертеже.Схема содержит схему логического умно- ЗО кения 1, первый и второй полусуммдторы 2 ц 3, триггер результата -1, схему рдзлелецця 5, триггер переноса 6 и схему коцтроля...
Элемент вычислительной среды
Номер патента: 478300
Опубликовано: 25.07.1975
МПК: G06F 7/00
Метки: вычислительной, среды, элемент
...62-64 модуляторов света 1-7, 8-10 предназначены для подачи считывающих световых пс.токов. Полюсы 66-76 соединяются вмрстеи подключаются к источнику управляющихсигналов, с помощью которого производится управление зарядом/разрядом нагрузочных конденсаторов 77-90,Модуляторы света 1-7 и ф 1 тоэлектрические преобразователи 11-24 совместно с нагрузочными конденсаторами, связанными с электродами указанных модуляторов, образуют первую функциональную ячейку. Фотоэлектрические преобразователи 25-31, модулятор света 8 и конденсатор 91, подключенный к электроду этого модулятора, образуют вторую функциональную ячейку. Третью функциональную ячейку образует модулятор света 9 и фотоэлектрический преобразователь 32 с конденсатором 92, а четвертую - фо...
Устройство для регистрации информации
Номер патента: 484515
Опубликовано: 15.09.1975
МПК: G06F 7/00
Метки: информации, регистрации
...слова, в счетчик символов 9. Сигнал с выхода элемента И 11 устанавливает также в единичное состояние триггер 8.При следующем опросе программы в буферный регистр 4 записывается команда 5 Ео 5 20 25 зо 35 40 45 50 55 60 65 Обмен, которая определяет направлепнуЕо передачу одного слова из одного из датчиков 1 информации в один или несколько приемников информации 5. Код операции Обмен записывается в регистр кодов 6, дешифрируется дешифратором кодов 7, и на вход блока управления 3 поступает соответствующий сигнал, определяющий дальнейшую работу блока управления. После этого по сигналам от блока управления 3 происходит посимвольная выборка одного слова информации (группы ,символов, ограниченной служебным символом конца слова, например символом...
Устройство для сравнения последовательных кодов чисел
Номер патента: 486315
Опубликовано: 30.09.1975
МПК: G06F 7/00
Метки: кодов, последовательных, сравнения, чисел
...он сохраняется до поступления кода второго числа. С приходом кода второго числа на выходе регистра сдвига появляется код предыдущего числа, Входной код и код с регистра сдвига синхронно одноименными разрядами в прямом и инверсном виде через элементы НЕ 2, 3 поступают на элементы И 4, 5, где проводится их поразрядное сравнение. В случае, если одноимеиные разряды равнозначны, сигналы на выходах элементов И 4, 5 отсутствуют. При этом триггеры 6, 7 сохраняют свое состояние и обеспечивают прохождение равнозначных разря. дов через элементы И 8, 9 и элемент ИЛИ 10 на шину регистра сдвига.Появление, первой комбинации неравнозначных разрядов определяет большим тот код, в котором по данному разряду следует 1.В случае, если в первой...
Устройство для контроля коммутатора накопителя информации на магнитном носителе
Номер патента: 488204
Опубликовано: 15.10.1975
Автор: Гроссет
МПК: G06F 7/00
Метки: информации, коммутатора, магнитном, накопителя, носителе
...адрес которой содержится в регистре 12, должна воспроизвести служебную информацию, служащую для проверочки работоспособности коммутатора. Если в этом режиме головка, адрес которой содерж(ится в регистре 12, не воспроизвела служебную информацию, это свидетельст(вует о неисправности соответствующего выхода дешифратора 3, элемента коммутатора 7 или магнитной головки 8, препятствующей записи ил(и воспроизведению этой голодовкой. Если же служебная информация воспроизводится и магнитной головкой, адрес которой не соответствует состоянию регистра 12, это соответствует другому виду неисправности постоянному разрешен(ию записи-(воспроизведения этой головкой или замыканию цепей выбора головки, адрес которой содержится в регистре 12, и...
Цифровая интегрирующая структура
Номер патента: 488205
Опубликовано: 15.10.1975
Авторы: Авдеев, Каляев, Комаров, Макаревич, Рыбаков, Станишевский
МПК: G06F 7/00
Метки: интегрирующая, структура, цифровая
...операции и которая оперирует, например с некоторыми внешними воздействиями, не поддающимися описанию (скорость ветра, температура окружающей среды, давление и т. п.), может быть отнесена к аналоговой части. Часть задачи, которая описывает относительно медленные процессы и требует более высокой точности решения, чем аналоговая часть, реализуется с помощью блоков ЦРБ и может быть отнесена к цифровой части. Логическая часть задачи, связанная с обработкой результатов вычислений, принятием соответствующих команд по дальнейшему решению и изменению задачи, возлагается на ЦВМ. Цифповая и аналоговая части задачи могут рассматриваться также в качестве структурной подпрограммы ЦВМ, использование которой можс 5 10 15 20 25 30 35 40 45 50 55 60 05...
Многофункциональная логическая схема
Номер патента: 490119
Опубликовано: 30.10.1975
Авторы: Калмыков, Кириченко, Кислинский, Попов, Скибенко, Сыпачевский, Сычев
МПК: G06F 7/00
Метки: логическая, многофункциональная, схема
...логическая схема может быть использована в качестве половинычетырехразрядного четырехтактиого сдвцгового регистра, восьмиразрядиого четырехтактно.го распределителя импульсов, элемента задерккц - реле времени. В этом случае необходимо соединить четное количество (минимум две) логических схем. Сдвиг информацииосуществляется вследствие того, что сд)шцчцый выход каждого цз четырех разрядов цсчстцой многофункциональной схемы соединяется с сдцццчцым входом следующего разрядачетной многофункциональной схемы, а единичный выход каждого из четырех разрядов четиой схемы - с едцц)цшым входом соответствуОщсг 1) разряда нечетной схемы, Прц этоминформация поочередно переписывается цз нечетных схем в четные 11 обратно. Для выполиеция указанных...
Однородная цифровая интегрирующая структура
Номер патента: 497582
Опубликовано: 30.12.1975
Авторы: Гузик, Денисенко, Каляев, Лапшин
МПК: G06F 7/00
Метки: интегрирующая, однородная, структура, цифровая
...и ищется ближайший решающий блок с последующим присвоением ему ключевого слова,Пусть в предыдущем шаге настройки структуры уже был выбран один из решающих блоков. В его регистры 23 и 28 заносятся соответственно ключевое слово и код признака поиска ближайшего решающего блока. Ячейкам 3 коммутации со стороны блока 1 управления выдается разрешение на распространение волны потенциала поиска, После дешифрирования кода признака с выхода 32 дешифратора 31 через элемент И 15 потенциал поиска прикладывается к входу соседней ячейки 3. Далее потенциал поиска волнообразно распространяется по ячейкам коммутации структуры, образуя дерево кратчайших каналов связи с несливающимися ветвями с корнем в вершине решающего блока - источника. Через время т,...
Однородная структура для реализации логических функций
Номер патента: 498618
Опубликовано: 05.01.1976
Автор: Егоров
МПК: G06F 7/00
Метки: логических, однородная, реализации, структура, функций
...оц цми входямц 5, на которые счпты.гдются в определенном порядке константы 0и 1, и триггер б с разлельными входамц.В общем случае однородная структурарязмеро 11 р:алзует зя 2/тактов требуемую логическую функцию от переменныхХ , Хд заданную В сОвершенпо 1 лцззцОнкТПВНОЦ;ОРМЯЛЬНОЙ фоР.Е (ЕСЛ 1 ГОРЦЗО;ч ДЛЬшшы - сборки И,триггера - сборка ИЛИ).Принцип работы устройства заключается в;ом, что пол воздействием управля 0: х лво.чных сц 1 н ялов, подаваемых В каждое .актев Определенном порядке па диагонд,п:ныс шц.ы 2, па шцнах 3 раздельно во врс:е формируются 2" конъюпктивных (лиоо лцзъюнктц=пы) тс 1;мов, пргчем кагхдый т;",:. р." лизу.ЕТСЯ ОД 1 033 - ПОЗ 01 Ь 0 УПЭЯВЛЧнч;ЧОЧ 1 ЫХ С:".ЯЛОВ ПОСТ 11 Пготццх В :ТП 1 с л "Омпорядке на входы 5...
Многофункциональный логический модуль
Номер патента: 500525
Опубликовано: 25.01.1976
Авторы: Калмыков, Кириченко, Сычев
МПК: G06F 7/00
Метки: логический, многофункциональный, модуль
...И10-18, элемент ИЛИ 19, выходную шину20,Элементы, составляющие модуль,соединены следующим образом. Перваявходная шина 1 соединена с входами элементов И 13-16, 18. Вторая входная шина 2 соединена с входами элементов И1 1, 18 и через инвертор 6 - с входамиэлементов И 10, 12, 15-17. Третья входная шина 3 соединена с входами элементовИ 13. 17, 18 и через инвертор 7 - с вхоХ ЧХХ 1 Х 2 ХЗХ 1 Х 2 ХЗЧ Х 1 Х 2 ХЗХ 1 Х 2 ХЗЧ Х 1 Х 2 ХЗХ 1 Х 2 Х, ХЗХ Х ЧХ Х ХХ 1 Х 2 Ч Х 1 ХЗ Х 2 ХЗ 4дами элементов И 10-12, 14, 16. Четвертая входная шина 4 соединена с входами элементов И 10, 18 и через инвертор 8 - .с входами элементов И 11-14, 18. Пятая б входная шина 5 соединена с входами элементов И 12, 18 и через инвертор 9 - с входами элементов И 10, 11, 13,...
Коммутационный регистровый элемент
Номер патента: 503235
Опубликовано: 15.02.1976
Автор: Каляев
МПК: G06F 7/00
Метки: коммутационный, регистровый, элемент
...из соседних эле 5 10 15 20 25 30 35 40 45 50 55 60 55 ментов, и два информационных выхода Т иЪ г, по которым передаваемая информациянаправляется в соседние элементы, В пространственном отношении направления движения информации ХК, и ХЖ взаимно перпендикулярны,Кроме информационных входов и выходов,автоматический коммутационный элементимеет управляющий вход Р, по которому поступают сигналы настройки элемента на построение дерева соединений и сигналы настройки на фиксирование каналов связи.Входы Ц, и Е и выходы с, и г предназначены для передачи от элемента к элементу сигналов фиксирования каналов связи, а входыр и рг и выходы ф и фг для передачи сигналов занятости элементов.В ячейках памяти 1 и 2 хранится подлежащая коммутации...
Ячейка коммутирующей среды
Номер патента: 506851
Опубликовано: 15.03.1976
Автор: Денисенко
МПК: G06F 7/00
Метки: коммутирующей, среды, ячейка
...23, в результате чего в коммутирую гцей среде разрушается спонтанное дерево по тенциала поиска трассы, т. е. на шинах 5 и 8 всех ячеек устанавливаются нулевые потенциалы. Поскольку в среде отсутствует потенциал выделения, то у всех ячеек на выходах элементов ИЛИ - НЕ 19 присутствуют единичные потенциалы, устанавливающие триггеры 20 в нулевое состояние, разрешая элементам ИЛИ - НЕ 18 вывода потенциала поиска. Элементы И - НЕ 2 всех ячеек получают разрешения со стороны запрещающих связей на прием этого потенциала. У всех ячеек единичные потенциалы, поступающие по шипам 11, инвертированные элементами И - НЕ 14, запрещают элементам И 15 приоритетное прохождение потенциала поиска, разрешая путь через второй элемент И 16 и элемент задержки...
Перестраиваемый фазоимпульсный многоустойчивый логический блок
Номер патента: 510710
Опубликовано: 15.04.1976
Авторы: Волкогон, Корнейчук, Тарасенко, Тесленко
МПК: G06F 7/00
Метки: блок, логический, многоустойчивый, перестраиваемый, фазоимпульсный
...выходами элементов И первой группы 4. Первые входы элементов И этой группы связаны с выходом счетчика 1, являющимся выходом 6 блока, а вторые входы элементов И подключены к выходам регистра 3. Первый вход вычитающего счетчика 2 соединен с шиной 7 тактовых импульсов, а второй вход - с шиной 8 синхронизации. Выходы счетчика 2 соединены соответственно с первыми входами элементов И второй группы 5, вторые входы которых связаны с шиной 9 настройки, а выходы - со входами регистра 3.Перед началом работы логический блок необходимо синхронизировать. Для этого по шине 8 в момент времени, соответствующий фазоимпульсной константе Ко, подают импульс, устанавливающий счетчик 2 в ноль. Следовательно, в дальнейшем в моменты времени, соответствующие...
Устройство для автоматического кодирования информации
Номер патента: 511585
Опубликовано: 25.04.1976
Авторы: Самойленко, Скубилин
МПК: G06F 7/00, G06F 9/46
Метки: информации, кодирования
...памяти 2, .не стирается, общеесостояние триггера, соответствующее исХОДЦОМУ СоОРУ ртДДиффереццируюшие пепи 3 предназначеныИдлр формтровация импчлу са по заднемуфронту выходного импульса элементов 2.Триггеры 5 служат для фиксированиякодовой комбинации ця впемя, ппределяемоепараметрами одцовибратора 7. При помощи48элементов ИЛИ 8 осуществляется управление режимом работы злементоВ 2.Каждому сообщению соответствует свояиндивидуальная цепь, состоящая из формирователя 1, элемента памяти 2, дифф 8 ренцируюшего узда 3. При Отсутствии сигналов сообщений устройство находится в исходном состоянии,т е, элементы 2 це возбуждены и няхОдятся В режиме кратковременной памяти, При поступлении одного,дВух и бол 88 сООбшеций ОДновр 8 менно илиВ любой...