G06F 7/00 — Способы и устройства для обработки данных с воздействием на порядок их расположения или на содержание обрабатываемых данных
Программируемая логическая матрица
Номер патента: 993246
Опубликовано: 30.01.1983
Авторы: Качков, Лысиков, Митюхина
МПК: G06F 7/00
Метки: логическая, матрица, программируемая
...выполнения матрицы элементовИ и матрицы элементов ИЛИ; на фиг. 4 функциональная схема второго варианта выполнения логического блокаи блока местного управления.Программируемая логическая матрица (фиг. 1) содержит элементы НЕ 1,матрицу 2 элементов И, матрицу 3 элементов ИЛИ, логический блок 4 иблок 5 местного управления. Логический блок содержит (фиг. 2) первый би второй 7 элементы И, первый 8и второй 9 элементы И 31 И. Блок местного управления содержит (фиг, 2)третий 10 и четвертый 11 элементыИЛИ, третий 12 и четвертый 13 элементы И и триггер 14.На фиг. 3 изображены элементы НЕ15-19, матрица элементов И 20-31с пятью входами и двенадцатью выходами и матрица элементов ИЛИ 32-34с двенадцатью входами и тремя выходами,На фиг. 1, фиг. 2 и...
Устройство для выделения последнего значащего разряда из последовательного кода
Номер патента: 993263
Опубликовано: 30.01.1983
Автор: Боюн
МПК: G06F 7/00, G06F 9/46
Метки: выделения, значащего, кода, последнего, последовательного, разряда
...15, триггер 16, элемент И 17..Устройство работает следующим обра 30 зом.С приходом сигнала на вход 8 содержимое регистра начальных значений через узел 13 по выходу 10 блока 6 заносится в счетчик 1. Кроме того, в бло- З ке 6 устанавливается в единичное состоякие триггер 16, который через элемент И 17 разрешает прохождение тактовых импульсов на вход счетчика 15 и по выходу 1 1 блока на счетный вход счетчика 1 . Синхронно е поступлением тактовыхимпульсов на счетный вход счетчика 1 осуществляется подача разрядов последовательного кода на вход 5. При этом в счетчике 1 подсчитывается номер посту- ф 5 пившего разряда, а каждая единица в последовательном коде по входу 6 открывает блок 2 элементов И и. осуществляет передачу содержимого...
Управляющий автомат на состояний
Номер патента: 999040
Опубликовано: 23.02.1983
Авторы: Кудреватых, Рыбченко
МПК: G06F 7/00
Метки: автомат, состояний, управляющий
...сигналов блоков 1, которые подаются на входы регистра 3. По приходу синхрониэирующего импуль-. са в регистре 3 устанавливается слово, соответствующее выходным сигйалам блока 2. Нбвое содержимое регистра .,цешифрируетсядешифратором 4, который .Формирует выходные сигналы автомата, .а также поступает на управляющие вхо 10 ,ды блока 2, выбиракщего группу выход; ных сигналов блоков 1 соответствующих новойу состоянию автомата. После этого автомат готов по,приходу следую-, щего импульса выполнить следующий 15 цикл по заданному алгоритму работы. Сигналом Сброс по входу 9 автомат переводится в исходное состояние, При необходимости изменения алгоритма работы автомата в блоках 1 устанавли- щ наются соответствующие числа настройки....
Устройство для реализации логических функций
Номер патента: 1001080
Опубликовано: 28.02.1983
Авторы: Абельсон, Евтодьев, Казакова, Клунт, Шалыто
МПК: G06F 7/00
Метки: логических, реализации, функций
...наличиядиодов е е, разм шение которых опреде-их инверсных выходовляется расположением единиц в столбце 4 о Принцип действия устройства рассмотзначений функций 1, где " -значен фун 1, " - ранг функ- рим на примере (фиг. 2) реализации наций (число единиц в столбце значений его потенциальных выходах следующейурпсции 1 ), системы булевых формул:, то необходимо использовать соотношение ,-у и в . РЧ ЧХ МХ ЧХ45 У 4 27соответствующей строке блоков 3 и 7Ч= (.Х 1 Х 2 ХЭХ 6 о) Х 4 УХ 6 у 9.П иве емР д м другие соотношения, опре- Так как в данном случае в устройстведеляюшие основньеосновные характеристики уст-. используется настраиваемый логическиймодуль, реализующий путем настройкиройства.Число тактов Ттактов Т, требующихся для ре- любую...
Цифровой дискриминатор
Номер патента: 1003069
Опубликовано: 07.03.1983
Авторы: Глушко, Иванов, Штейнберг
МПК: G06F 7/00
Метки: дискриминатор, цифровой
...и второй элементы сравнения б и 7, блок управления 8, блок выдачи 9, переключатель уровней 10, управляющий вход 11, который является одновременно первым входом блока управления, выходы 12 и 13, группа входов блока управления 14, вход блока управления 15, первый - четвертый выходы 16 - 19 блока управления, формирователь переднего фронта 20, формирователи заднего фронта 21 и 22, триггер 23, элементы И 24 и 25, элемент ИЛИ 26, элемент ИЛИ-НЕ 27.Цифровой дискриминатор работает следующим образом.В исходном состоянии в счетчик 2 и блоки памяти 4 и 5 записаны нули. Перед началом цикла обработки на управляющий вход 11 подается сигнал высокого уровня, в соответствии с которым на выходе 19 блока управления 8 формируется сигнал разрешения...
Многофункциональный логический модуль
Номер патента: 1005029
Опубликовано: 15.03.1983
Авторы: Мищенко, Панчиков, Семашко, Терешко, Шатыро
МПК: G06F 7/00
Метки: логический, многофункциональный, модуль
...Т а б л и ц а 1 Значения управляющих сигналов на входах 5 7 13 8 Х 1 Х 2 Х 1 Х 2 Х 1 Х 2 Х 1 Х 2 Х 1 Х 2 Х 2 хгх 2 ЧХ 1 Х 2Х 1 Ч Х 2 0 Я 1 Х 2 ХХХ 2 ЧХ 1 Х 2 Х 2 Х 1 ЧХ 2 Х 1 Х 2 Х 1 ЧХ 2 Х 1 ЧХ 2 Х 1 вертого элемента равнозначности, выход которого соединен с вторым входом третьего элемента равнозначности.На,чертеже представлена функциональная схема многофункционального логического модуля.Многофункциональный логический модуль содержит первый 1, второй 2, третий 3 элементы равнозначности, первый 4, второй 5, третий б, четвертый 7 и пятый 8 входы логического модуля, выход 9 логического модуля, четвертый 10 элемент равнозначности, выходы 11 первого и,12 второго элементов равнозначности, шестой вход 13 логического модуля, выход 14...
Ячейка однородной среды
Номер патента: 1013943
Опубликовано: 23.04.1983
Автор: Фет
МПК: G06F 7/00
Метки: однородной, среды, ячейка
...1. Второй вход элемента И 15 соединен с единичным выходом триггера 12, а второй вход элемента И 16 - с первыми входами элементов И 14 и 17, третьим входом элемента И 20, а также со входом 4 и выходом 9 ячейки. Третьи входы элементов И 15 и 16 соединены через элемент НЕ 24 со входом 1 ячейки. Третий .вход элемента И 19 соединен с первым входом элемента И 13, первым входом элемен та ИЛИ 21 и со входом 3 ячейки, который подКлючен также - через элемент НЕ 25 - к четвертому входу элемента И 20. Выход элемента И 16 соединен с первым входом элемента ИЛИ 22. Вторые входы элементов ИЛИ 2 и 22 и элемента И 17 подключены к выходу элемента И 15. Первый вход элемента ИЛИ 23 соединен с выходом элемента И 17, а второй его,вход - со входом 5 ячейки....
Ячейка однородной структуры
Номер патента: 1019436
Опубликовано: 23.05.1983
Авторы: Авилов, Дербунович, Мызь
МПК: G06F 7/00
Метки: однородной, структуры, ячейка
...в структуру, построеннуюна ее основе вложить схемы с размерностью, выходящей за размеры структуры, в результате чего снижается коэффициент использования оборудования.Целью изобретения является расширение области применения ячейкиза счет возможности реализации булевых функций, заданных в виде релейно-контактных схем более разветвленной структуры,Поставленная цель достигается тем, цто в ячейку однородной струк туры, содержащую триггеры, элементы И, ИЛИ и НЕРАВНОЗНАЧНОСТЬ, причем первый и второй входы настройки ячейки подключены к информационным входам первого и второго триггеров соответственно, входы установки в ноль которых подключены к входу установки в ноль третрего триггера и к входу установки в ноль ячейки, вход уп"равления...
Программируемое логическое устройство
Номер патента: 1020816
Опубликовано: 30.05.1983
Авторы: Багдонас, Бородин, Бузунов, Шипилов
МПК: G06F 7/00
Метки: логическое, программируемое
...1 Опоступает также и на вход элемента 1,соединенный с первым выходом блока 2.Тем самым в устройстве обеспечиваетсяобратная связь, необхоцимая при реалиЫ зации последовательных схем.Второй триггер 15 сохраняет нулевое состояние, пока на вход 7 поступает нулевой сигнал. При этом с выхода 3 1020816 дого коммутирующего блока, который дю попнитепьно содержит третий и четвертый элементы И, элемент НЕ и второй триг гер, прямой выход которого подключен к второму входу первого элемента И, инверсный выход второго триггера подключен к второму входу второго апемента И, четвертый вход коммутирующего блока . подключен к первому входу третьего элемента И, выход которого подключен к управляющему входу коммутатора; второй вход третьего элемента И...
Адаптируемый универсальный логический модуль
Номер патента: 1023319
Опубликовано: 15.06.1983
Авторы: Мищенко, Окулович, Панчиков, Терешко
МПК: G06F 7/00
Метки: адаптируемый, логический, модуль, универсальный
...выражение реализуемой функции всевозможных значений переменных Х,Х 1, те. сочетаний 00, 701,10,11. Реализуется функцияц,х, х ) =чх, х Ех% х,=ЩО,М )=0; 0 = б , ): О,При наличии неисправностей на управляющие входы модуля 11 - 18 и настроечный 24 подаются сигналы управления из множества 0,1 Х,Х 2,Х Х,Х,Х .Рассмотрим возможности модуля при наличии в нем однократных константных неисправностей,Наиболее неблагоприятные условия создаются в схеме при неисправностях константа 0 на входах элементов И и неисправностях константа 0 и константа 1 на выходах элементов И и ходах элементов НЕ. В этих случаях для. реализации функций могут быть использованы только три конъюктивных элемента, Если в каждом из трех элементов И иметь все входы управляющими, то...
Многофункциональный логический модуль
Номер патента: 1032449
Опубликовано: 30.07.1983
Авторы: Белков, Братальский, Свирский
МПК: G06F 7/00
Метки: логический, многофункциональный, модуль
...второй, третий, четвертый и пятый информационные входы пятого коммутатора подключены к первому, второму, третьему и четвертому информационным входам четвертого коммутатора соответственно, шестой, седьмой и восьмой информационные входы пятого коммутатора подключены к первым инФормационным входам восьмого, седьмого и шестого коммутаторов соответственно, второй, третий, четвертый, пятый и шестой информационные входы шестого коммутатора подключены к первому, второму, третьему, четвертому и пятому информационным входам пятого коммутатора соответственно, седьмой и восьмой информационные входы шестого коммутатора подключены к первым информационным входам восьмого и седьмого коммутаторов соответственно, второй, третий, четверрый, пятый,...
Устройство для уплотнения информации
Номер патента: 1032450
Опубликовано: 30.07.1983
Авторы: Белков, Братальский
МПК: G06F 7/00
Метки: информации, уплотнения
...уплотнения к центру, имеющие смысл "откуда взять". Эти узлы могут быть реализованы известными методами логического синтеза в соответствии с табл. 1-4 истинности. На третью группу управляющих входов подается код 00001111.Т а б л и ц а 1( Узел б)Р 4 Р 5 Рб Б 4 Б 5 Бб Б 7 1 0 1 0 0 1 1 0 1 1 0 0 1 0 1 0 0 1 0 1 0 0 1 1 0 1 1 0 0 1 0 1 0 0 0 0 0 1 0 1 0 0 1 1 1 0 0 1 0 1 1 1 О 1 1 1 50 55 60 65 Т а б л и ц аЗ(узел 8) 0 0 0 1 0 1 0 0 0 1 0 1 0 1 0 1 0 1 1 0 0 0 1 1 1 0 0 1 1 0 0 1 0 0 1 1 0 1 О. 0 1 1 1 1 0 1 0 1 0 1 1 1 0 1 0 1 Т а б л и ц а 4(узел 9) у тВ табл. 1-4 обозначены:М-Р 0.7 - маска, разряды О+7;Н-БОв 7 Р 1,2 - номера разрядов маски, байты Оа, разряды 1,2. Из табл, 1-4 видно, что все разряды кодов управления зависят от малого...
Устройство для реализации булевых функций
Номер патента: 1032451
Опубликовано: 30.07.1983
Авторы: Бодунов, Куклин, Ревяко
МПК: G06F 7/00
Метки: булевых, реализации, функций
...И, первый вход третьего элемента И подключен к третье му выходу дешифратора, второй вход - к инверсному выходу первого элемента ИЛИ, третий вход - к иннер:ному выходу третьего элемента ИЛИ, а выход - к третьему выходу блока, пер- . вый вход четвертого элемента И подключен к третьему выходу дешифратора, второй вход - к инверсному выходу первого элемента ИЛИ, третий вход " к выходу первого элемента И, первый вход пятого элемента И подключен к третьему выходу дешифратора, второй вход - к первому входу блока, первый вход четвертого элемента ИЛИ подключен к выходу. четвертого элемента И, второй вход - к выходу пятого элемента И, а выход - к четвертому выходу блока управления, первый вход пятого элемента ИЛИ подключен к второму выходу...
Устройство для определения значений булевых функций
Номер патента: 1037240
Опубликовано: 23.08.1983
Автор: Сидоренко
МПК: G06F 7/00
Метки: булевых, значений, функций
...значений булевых функций, содержащееэлементы И, ИЛИ и триггеры, причемшина синхронизации устройства под,ключена к первому входу первого элемента И, выход элемента ИЛИ подключен к единичному входу первого триггера, выход второго элемента И под-.ключен к единичному входу второготриггера, выход первого триггераподключен к первому входу второгоэлемента И, содержит формировательимпульсов и элемент сложения по модулю два, причем нулевой вход второго триггера подключен к шине начальной установки устройства и кпервому входу элемента ИЛИ, второй30 вход которого подключен к первомувыходу формирователя импульсов, вто.рой выход которого подключен к второму входу второго элемента И, входформирователя импульсов подключен35 к шине кода операции...
Устройство для распознавания функциональной полноты систем логических функций
Номер патента: 1040483
Опубликовано: 07.09.1983
Автор: Сидоренко
МПК: G06F 7/00
Метки: логических, полноты, распознавания, систем, функций, функциональной
...класса функций устройства и к первому входу второго элемента ИЛИ-НЕ, выход которого соединен с выходом избыточного класса функций устройства, а второй вход подключен к выходу полного класса функций устройст ва и выходу элемента ИЛИ.) соединенного входами с выходами элементов И.На чертеже представлена Функциональная схема устройства.Устройство содержит наборное поле 1, блок 2 определения свойств полноты, дешифратор 3 наборов снойств полноты, регистр 4 запоминания .наборов снойстн полноты, дешифраь- тор 5 базисных групп, блок б сборки,блок 7 разделения признаков, шину 8сброса, шину,9 ввода и входящие в5 состав блока 7 счетчик 10 числавводов, неполный дешифратор 11, че. тырехвходоной элемент ИЛИ-НЕ 12двухвходовые элементы И...
Узел координатного управления функциональными элементами
Номер патента: 1043629
Опубликовано: 23.09.1983
Авторы: Антонов, Быковский, Ларкин
МПК: G06F 7/00
Метки: координатного, узел, функциональными, элементами
...цель достигается тем, что в узел координатного управления Функциональными элементами, содержащий расположенные на эквидистантных расстояниях электроды,выполненные в виде .параллельных наружных и внутренних пластин, развернутых одна относительно другой, и токопроводяшие перемычки, установленные между одними из концов соответствующих наружных и внутренних 60 пластин, введены токонепроводящие перемычки, установленные в местах перекрещивания наружных и внутренних пластин, которые образуют полый цилиндр. 65 На чертеже изображено предлагаемое устройство, вариант. (при числеэлектродов К:21),Узел содержит электроды, образованные из параллельных пластин внутренних 1 и наружных 2, образующихполый цилиндр. Внутренняя частьэлектрода...
Модуль для реализации бесповторных функций
Номер патента: 1043630
Опубликовано: 23.09.1983
Авторы: Безмен, Вашкевич, Куденков, Семашко
МПК: G06F 7/00
Метки: бесповторных, модуль, реализации, функций
...НЕ, выход четвертого элемента ИЛИ подключен к первому входу седьмого элемента И, второй вход которого подключен к первому управ ляющему входу модуля и входу второго элемента НЕ, выход перного элемента ИЛИ подключен к перному входу восьмого элемента И, выходы четвертого, пятого, шестого, седьмого и восьмо го элементов И подключены к входампятого элемента ИЛИ соответственно,прямой и инверсный выходы пятогоэлемейта ИЛИ подключены к выхОдаммодуля соответственно, второй управляющий вход которого подключенк входу первого элемента НЕ и третьим входам седьмого и пятого элементов И, четвертый вход которого под"ключен к третьему входу шестогоэлемента И и выходу второго элемента НЕ, выход первого элемента НЕподключен к третьему входу...
Устройство для вычисления булевых функций
Номер патента: 1049898
Опубликовано: 23.10.1983
Авторы: Мариночкин, Подставкин, Ракуль, Футерман
МПК: G06F 7/00
Метки: булевых, вычисления, функций
...Действительное значение аргумента Вычисленноезначение артгумента. 501О55 ний булевой алгебры: если в дизъюнкции хотя бы один из слагаемых равен единице, то вся дизъюнкция равна единице; если в конъюнкции хотя бы один из сомножителей равен нулю, то вся конъюнкция обращается в нуль.Уславливаюсь правило для отыскания последнего аргумента дизъюнкций при первом условном переходе. Дпя этого рассматривают дизъюнкцию Х +Х +Х +Х= У (2)Если эта дизъюнкция входит в состав более сложного аргумента, то она должна быть заключена в скобкиХ+ Х 14 ХФ,+ ХпХ 1 (3)ИЛИХпХ,ФМ 2 ХЗ,мХя) +Хпя =Ч(4)5где ХП 1 и Х 0,- любые сколь-угодно сложные агрументы.Из уравнений (3) и (4) видно, что окончание дизъюнкции определяется налицием закрывающей скобки....
Блок коммутирующей среды
Номер патента: 1056179
Опубликовано: 23.11.1983
Авторы: Алымов, Жизневский
МПК: G06F 7/00
Метки: блок, коммутирующей, среды
...ориентации 3 =1,2,;П, 3)соответственно, выход первого элемента И точки ориентации подклю-чен к входу элемента задержки, к входу элемента НЕ и к первому входу второго элемента И данной точки ориентации, второй вход которого подключен к выходу элемента задержки данной точки ориентации, выход второго элемента И К-ой точки ориентации подключен к выходу данной точки ориентации.Сканирующая матрица содержитт точек сканирования, каждая из которых содержит элемент НЕ, три элемента И и два элемента ИЛИ, причем первые информационные входы сканирующей матрицы подключены к первым входам,а-ых точек сканирования первого столбца соответственно, вторые информационные входы сканирующей матрицы подключены к вторым входам точек сканирования каждого столбца...
Ассоциативный процессорный элемент
Номер патента: 1057938
Опубликовано: 30.11.1983
Авторы: Винников, Кафтанников, Никитин
МПК: G06F 7/00
Метки: ассоциативный, процессорный, элемент
...зоны резудьтата, т.е. с1предельным поразрядным алгоритмичес",ким быстродействием И .Недостатком процессорного элемента является необходимость размещенияскладываемых операндов в разных эонах.Цепь изобретения - сокращение оборудования.Поставленная цель достигается тем,что ассоциативный процессорный элемент, содержащий две группы ячеекпамяти, входы разрешения записи прямого кода ячеек памяти первой группы соединены с выходом первого элемента И входы разрешения записи инверсного кода соединены с выходомвторого элемента И, входы разрешения считывания соединены с выходомтретьего элемента И, первые входыпервого и второго элементов И подсоединены к первому входу ассоциативного процессорного элемента, первыйвход третьего элемента И...
Многофункциональный модуль
Номер патента: 1067497
Опубликовано: 15.01.1984
Авторы: Баскаков, Гладштейн, Комаров
МПК: G06F 7/00
Метки: многофункциональный, модуль
...2, входу10 данных первого разряда модуля ивходу 11 обратной связи модуля. Приэтом выходы триггеров 1 и 2 соединены с выходами 12 и 13 данных нулевого и первого разрядов модуля соответственно. 10Кроме того, модуль содержит первыйи второй Ъ -триггеры 14 и 15 иэлемент И 16, первый и второй входыи выход которого подключены соответственно к тактовому 17 и управляющему 1518 входаммодуля и входам синхронизации триггеров 1 и 2, информационные входы триггеров 14 и 15 соединеныс выходами соответственно мультиплексоров 3 и 4, входы синхронизацииР-триггеров подключены к управляющему входу 18 модуля, а выходы триггеров 14 и 15 соединены соответственно с четвертым управляющим входоммультиплексора 4 и выходом 10 перено 25са...
Устройство для минимизации логических функций
Номер патента: 1068930
Опубликовано: 23.01.1984
МПК: G06F 7/00
Метки: логических, минимизации, функций
...по числу единиц, причем входы установки триггера в О и 1 подключены соответственно к входу запуска устройства и к выходу первого элемента И, единичный выход триггера соединен с входом запуска генератора импульсов, выход которого соединен со счетным входом счетчика, выход 1-га разряда которого, где= 1,2,лл, соединен с 1-м входом первой группы входов схемы равнения кодов по числу единиц, первым 2входом -го элемента И первой группы, 1-м входом первого элементаИ и первыми входами элементов И (+1) -й группы, к вторым входам которых подключены соот.ветствующие выходы (+ 1) -го регистра, выход каждого 1-го элемента И (+1)-й группы, где 1=1,2 п, соединен с 1-м входом 1-го элемента ИЛИ группы, выход которого соединен с 1-м входом второго...
Однобитовое операционное устройство
Номер патента: 1070542
Опубликовано: 30.01.1984
Автор: Склема
МПК: G06F 7/00
Метки: однобитовое, операционное
...24,25 и 26 кода опера ции, первый и второй синхровходы 27 и 28, информационный выход 29.Вход, сброса триггера 1 соединен с выходом элемента 11, первый вход которого соединен с входом 7 устройства, а второй вход - с выходом элемента 12, первый вход которого соединен с входом 25 устройства, а второй вход - с первым входом элемента 13 и входом 27 устройства. Второй вход элемента 13 соединен с входом 24 устройства и первым входом элемента 14, второй вход которого соединен с входом 28 устройства и первым входом элемента 15, второй вход которого соединен с входом 26 устройства. Выход элемента 14 соеди нен с первым входом элемента 23 и первым входом элемента 18. Второй вход элемента 23 соединен с первыми входами элементов 19-21 вторым входом...
Многофункциональный логический модуль
Номер патента: 1073768
Опубликовано: 15.02.1984
МПК: G06F 7/00
Метки: логический, многофункциональный, модуль
...входу третье.15 го элемента И, третий вход тока подключен к инверсным входам перного и третьего элементов И и к,прямому входу второго элемента И, выходы элементов И подключены к нхо; в ,амМ элемента ИЛИ соответственно, второйлогический блок Формирования минтермон содержит элементы И и ИЛИ, выход элемента ИЛИ янляется выходом блока, первый вход которого подклюр 5 чен к прямому входу верного элемента И и к инверсным входам второгои третьего элементов И, второй входблока подключен к инверсным входам первого и второго элементов И и к прямому езходу третьего элемента И, третий вход блока подключен к инверсным входам первого и третьегоэлементов И и к прямому нходу второго элемента И,ныходы элементов Иподключены к входам элемента....
Многофункциональный логический модуль
Номер патента: 1075256
Опубликовано: 23.02.1984
Авторы: Аляев, Боридько, Викентьев, Рачинский
МПК: G06F 7/00
Метки: логический, многофункциональный, модуль
...Такой модуль содержит шесть входови один выход (;21.Недостатком модуля является высокая стоимость и низкая надежностьиз-за большого количества логичес ких элементов.Цель изобретения - упрощение модуля.Поставленная цель достигается 60тем, что в многофункциональном логическом модуле, содержащем элементы И и ИЛИ, причем первый вход мо-:дуля подключен к первым входам первого и второго элементов И, второй, 5 третий и четвертыйвходы модуля подключены к второму, третьему и четвертому входам первого элемента Ии к первому, второму .и третьему входам первого элемента ИЛИ соответственно, выход которого подключен к первому входу третьего элемента И, второй вход которого подключен к пятому входу модуля, выходы первого и третьего элементов И...
Устройство для перебора размещений
Номер патента: 1078425
Опубликовано: 07.03.1984
Автор: Левин
МПК: G06F 7/00
Метки: перебора, размещений
...накапливающего сумматора 3 поступает вторая единица, которая прибавляется к предыдущей, и в блоке 4 сравнения происходит сравнение числа два с числом Ь, заданным задатчиком 12.Эта операция повторяется до момента сравнения значений чисел на обоих входах блока 4 сравнения, При этом на устройство 14 вывода результата поступают последовательно увеличивающиеся на единицу числа. В момент равенства сравниваемых на входах блока 4 сравнения чисел (через П тактов) на выходе последнего вырабатывается сигнал сравнения, который поступает на вход накапливающего сумматора 3, устанавливая его в нулевое состояние.Этим же сигналом заносится единица в счетчик 7, после чего описанный цикл работы, состоящий из п тактов, повторяетсяКоличество таких циклов...
Многофункциональный логический модуль
Номер патента: 1083180
Опубликовано: 30.03.1984
Авторы: Безмен, Казимирский, Святкин, Семашко
МПК: G06F 7/00
Метки: логический, многофункциональный, модуль
...первый,второй и третий входы модуля подключены соответственно к входу первогоэлемента НЕ и к первому и второму 40входам первого элемента равнознач-"ности, третий вход которого подключен к выходу первого элемента НЕ, вход и выход второго элемента НЕ подключены к первому и второму выходам модуля соответственно, дополнительно содержит второй элемент рав нозначности, элементы неравнозначности, И и ИЛИ, причем четвертый и пятый входы модуля подключены к входам второго элемента равнозначности соответственно, выходы первого и второго элементов равнозначности подключены к входам элемента не- равнозначности и первого элемента И соответственно, выход которого подключен к первому входу элемента ИЛИ,1выход которого подключен к входу 180 2второго...
Многофункциональный логический модуль
Номер патента: 1084781
Опубликовано: 07.04.1984
Авторы: Козюминский, Окулович, Панчиков, Терешко
МПК: G06F 7/00
Метки: логический, многофункциональный, модуль
...выходтретьего элемейта РАВНОЗНАЧЙОСТЬявляется вторым выходом неисправности устройства. 55На чертеже изображена функциональная схема модуля.Входы 1-4 модуля подключены квходам первого и второго элементов И 5 и б соответственно. Выход 7 60элемента И 5 подключен к первомувходу элемента 8 РАВНОЗНАЧНОСТЬ, авторым входом элемента 8 РАВНОЗНАЧНОСТЬ и первым входом элемента 9РАВНОЗНАЧНОСТЬ является выход 10 " 65 элемента И 6. Вторым входом элемента 9 является вход 11 модуля, а выход элемента 9 является вторым вы ходом 12 модуля. Выхоц 13 элемента 8 подключен к первому входу элемента 14 РАВНОЗНАЧНОСТЬ, вторым входом которого является вход 15 модуля, а выход 16 является первым выходом модуля. На входы 1 и 3 подаются информационные сигналы Х 1 и...
Устройство для вычисления логических выражений переменных
Номер патента: 1084782
Опубликовано: 07.04.1984
Авторы: Гурьянов, Козюминский, Мищенко
МПК: G06F 7/00
Метки: выражений, вычисления, логических, переменных
...С.Легеэа Корректор: А.Тяско Ред Подписноета СССРытий .аб., д. 4/5 Заказ 011/43 Тираж 699 ВНИИПИ Государственного коми по делам изобретений и от 113035, Москва, Ж, Раушскаялиал ППП Патентфф, г. ужгород, ул. Проектн Э 41Для оценки технико-экономической менных. В этом случае сложность схе эффективности предлагаемого устрой- мы составит 7392 по Квайну, а быства в качестве базового устройства стродействие уменьшится примерно в может. быть выбран мультиплексор, ко- два.раза.торый может использоваться для реализации логических функций н пере При реализации логических функменных. цнй 10 переменных предлагаемым уст"При Н =10 мультиплексор Имеет ройством для Ф= 5 потребуется блок сложность, по Квайну равную 12248, памяти емкостью...
Многофункциональный логический модуль
Номер патента: 1084783
Опубликовано: 07.04.1984
МПК: G06F 7/00
Метки: логический, многофункциональный, модуль
...и второй входы модуля подключены к первому и второму входам первых элементов И и ИЛИ соответственно, третий и четвертый входы модуля подключены к входам второго элемента ИЛИ соответственно, четвертый и пятый входы модуля под;ключены к входам второго элемента И ,и третьего элемента ИЛИ соответственно, шестой вход модуля подключен к первому входу третьего элемента И, входы четвертого элемента и подключены к выходам первого и четвертого элементов ИЛИ и к седьмому входу модуля соответственно, выход первого элемента И подключен к перво. 60 му входу пятого элемента ИЛИ, выход второго элемента И подключен к первому входу шестого элемента ИЛИ, выход третьего элемента ИЛИ подклю- чен к первому. входу пятого элемен та И, модуль также содержит...