G06F 7/00 — Способы и устройства для обработки данных с воздействием на порядок их расположения или на содержание обрабатываемых данных

Страница 16

Многофункциональный логический модуль

Загрузка...

Номер патента: 1320808

Опубликовано: 30.06.1987

Авторы: Изотов, Костеневич, Мищенко, Смирнов, Татур

МПК: G06F 7/00

Метки: логический, многофункциональный, модуль

...функ.еояроваии моду:я на одном входе.":ом случае с выхода 24 опибка моду:зциветс сигнал елицицы,Комбцаци сиги а;тов на цастрсечцых входах модуля320808 Продолжение таблицы Т5 6 7 10 0 г 12 Х Х 1 Хз м Х 2 Хз 15 Х Х мхх Х х Х Х х Х 3 0 16 Х, ХХ, Х Ъ Хг Х 1 г з Х Х 2 Ч Х 1 Х 2 ЧХЧ Хг Хз х, х,19 0 Х 1 Х Ч Х Х 20 Х 2 2 Х 1 Н Хг Хз 9 Х 2 Х 3Х,Х ч Х 21 Х 22 2 дуля соответственно, третий ичетвертый настроечные входы модулясоединены соответственно с первымивходами третьего и четвертого элементов равнозначности, выход пятогоэлемента равнозначности соединен спервым входом шестого элемента равнозначности, выход которого соединенс первым входом седьмого элементаравнозначности, выход которого сое -динен с первым входом восьмого элемента...

Многофункциональный логический модуль

Загрузка...

Номер патента: 1322253

Опубликовано: 07.07.1987

Автор: Шалыто

МПК: G06F 7/00

Метки: логический, многофункциональный, модуль

...табл.2, имел рдзличггьге арифметические палномы, принддлеждт к одному ц толу же Р 11-тиггу,Формула изобретенияМггогофункциандльный лагическггймодуль, содержащий четыре элементаИ, два элемента СПИ четыре элементаНЕРАВНОЗНАЧ 1 ЮСТЬ 1 двд;гультцгглексара"1 из 2", причем первый и второй вха 2253 5 О 5 20 25 30 35 40 50 ды модуля соединены с первым и вторым входами первого элемента И, выход которого соединен с первым входам первого элемента ИЛИ, второй вход которого соединен с выходом второго элемента И, первый и второй входы которого соединены с третьим и четвертым входами модуля, пятый вход которого соединен с первым входом первого элемента НЕРАВНОЗНАЧНОСТЬ, выход которого соединен с первым информационным входом первого мультиплексора "1 из...

Многофункциональный логический модуль

Загрузка...

Номер патента: 1322254

Опубликовано: 07.07.1987

Автор: Дергачев

МПК: G06F 7/00

Метки: логический, многофункциональный, модуль

...1 о уН ас т ро йк д модуля ца р еали з д цпо з д данно го типа и вида б е спов то рной б ул ев о й функции о суще с твля ется путем подачи ца входы 1 - 1 1 модуля си гн алови з множ еств ах , х , хз , х . О ,и цд вход2 сигнала " О "если н ео бходимо реализовать бул ев у функ цпс, б есц о в т о рц ую в б д з и с е4 , Чи сигнал "" , е слц в базисе1 , + ) .Гд б о та модуля и р и рд зличцых режимах цдс т ро йки и ри реализации типов б е сп ов то рных логичеСких функций четы 40 рех переменных представлена в таблице, в которой указаны значения сигналов настройки, вид типовой бесповторцой булевой функции, При описании тцпд использовано обозначение логической операции, которое соответствует операции дизъюнкции (при значении сцгндлд на входе 12 -...

Программируемая логическая матрица

Загрузка...

Номер патента: 1325458

Опубликовано: 23.07.1987

Автор: Агеенко

МПК: G06F 7/00

Метки: логическая, матрица, программируемая

...Значение Л определяется током открытого транзистора 6 и зависит от выбранного номинала резистора 7.После подачи на вход 24 положительного импульса блок 4 уста навливается в нулевое положение, при котором на его выходах (всех) присутствуют высокие потенциалы, а на выходах элементов НЕ 5 - низкие.Через время, определяемое элементом 19 задержки и необходимое для установки блока 4 в нуль, на выходе элемента задержки появляется положительный импульс, закрывающий диоды 21. На время действия положительного управляющего импульса сигналы с выходов 25, различные по амплитуде, подводятся к входам соответствующих транзисторов 13 через резисторы 18. При этом в открытом состоянии оказывается тот транзистор 13, положительный сигнал на входе...

Пороговое логическое устройство

Загрузка...

Номер патента: 1325686

Опубликовано: 23.07.1987

Авторы: Аракелян, Арутюнян

МПК: G06F 7/00, H03K 19/23

Метки: логическое, пороговое

...В 5 и В 9 коммутатора 1, информациОнный выход второго элемента ИЛИ 3-2 подключен к четвертому, шестому, седьмому, десятому, одиннадцатому и тринадцатому информационным входам В 4, Вб, В 7, В 10, В 11 и В 13 Коммутатора, информационный выход третьего элемента ИЛИ 3-3 подключен к восьмому, двенадцатому, четырнадцатому и пятнадцатому информационным вхоДам В 8, В 12, В 14 и В 15 коммутатора, информационный вход четвертого элемента ИЛИ 3-4 группы подключен к шестнадцатому информационному входу В 16 коммутатора, выход которого является информационным выходом 13 устройства.Устройство работает следующим образом.Перед началом работы на входах 4-7 устройства устанавливается код порога: 1111 - "один или более из пяти", 0111 - "два или более из...

Устройство для вычисления булевых функций

Загрузка...

Номер патента: 1332310

Опубликовано: 23.08.1987

Авторы: Алдабаев, Геращенко, Николенко, Ручинский

МПК: G06F 7/00

Метки: булевых, вычисления, функций

...3 устройства единица с выхода 18 преобразователя 5 поступает на вход В-триггера 7 и устанавливает его в единичное состояние, после чего единица стригггра 7 поступает на вход 14 преобразователя 5 и вход С счетчика 9,С появлением открывающей скобки,заданной кодом 0101 на входе 12 преобразователя 5, и при имеющихся сигналах на его входах 16 - 13, образующих код 1010, преобразователь 5 навыходах 21 - 17 выставляет код ОА(табл.2 строка 7, столбец 6), чему 45соответствуют единицы на выходах20 и 18 и нули на остальных его выходах,При этом с очередным синхроимпульсом единица с выхода 20 преобразователя 5 через элемент И 1.1 поступаетна вход "Вычитание" счетчика 9 и нарушает его компенсацию, В результате на выходах счетчика 9 появляетсякод...

Многофункциональный логический модуль

Загрузка...

Номер патента: 1334142

Опубликовано: 30.08.1987

Автор: Черепов

МПК: G06F 7/00

Метки: логический, многофункциональный, модуль

...от четырех букв.Формула изобретенияМногофункциональный логический модуль, содержащий пять элементов И, пять элементов ИЛИ и элемент РАВНОЗНАЧНОСТЬ, причем первый и второй входы модуля соединены с первым и вторым входами первого элемента И, третий вход которого соединен с выходом первого элемента ИЛИ, первый вход которого соединен с выходом второго элемента И, первый вход которого соединен с третьим входом модуля, четвертый вход которого соединен с первым входом второго элемента ИЛИ, второй вход которого соединен с пятым входом модуля, первый вход третьего элемента И соединен с выходом третьего элемента ИЛИ, первый вход которого соединен с шестым входом модуля, седьмой вход которого соединенс первым входом элемента РАВНОЗНАЧНОСТЬ,...

Универсальный логический модуль

Загрузка...

Номер патента: 1335974

Опубликовано: 07.09.1987

Авторы: Аляев, Викентьев, Шалыто

МПК: G06F 7/00

Метки: логический, модуль, универсальный

...2=Х,- 2=ОМетодика определения значений настроечных сигналов может быть описана следующим образом.Сначала реализуемая функция представляется в совершенной дизъюнктивной нормальной форме в виде логической суммы соответствующих конституент единицы. Затем по каждой из таблиц 1-3 определяется столбец, содержащий символы 1 только у тех конституент,которые входят в реализуемую функцию, По первой строке такого столбца определяется значение соответствующегонастроечного сигнала,Например, если нужно реализовать5функцию Г =Х, Х ч Х, (Х +Х ), то предоварительно определяем Г=ХХ Х(Х++Х ) -Х ХХ(Х Х ч Х Х ) -Х Х Х чОтсюда по табл, 1 определяем, чтоО на вход 2, необходимо подать значение 2=Х, так как Х,Х Х входят вГ, а ХХ 2 хз и ХХдХЗ не входят в...

Ячейка однородной структуры

Загрузка...

Номер патента: 1335975

Опубликовано: 07.09.1987

Авторы: Волченская, Егоров, Князьков, Раевский

МПК: G06F 7/00

Метки: однородной, структуры, ячейка

...запись соответствующих,с 5 50 55 На фиг. 3 приведена графическая интерпретация коммутации информационных каналов в однородной структуре, организовднной из предлагаемых ячеек, которые работают в описанных режимах. При такой организации работы ячеек однородной структуры и-разрядный двоичный вектор, поступающип на первые информационные входы 1 ячеек крайнего левого столбца структуры, без изменения передается на первые информационные входы 1 ячеек 3.-го столбца, в который требуется выполнить его запись и хранение, В ячейках з.-го столбца выполняется режим записи информации с информационных35 входов 1 в соответс.вующие триггеры 13 и одновременная передача информации, поступившей на первый 1 и второй 2 информационные входы ячейки,...

Многофункциональный логический модуль

Загрузка...

Номер патента: 1336007

Опубликовано: 07.09.1987

Авторы: Амбарцумян, Белявский, Ивченков, Кузнецов, Потехин

МПК: G06F 11/00, G06F 7/00

Метки: логический, многофункциональный, модуль

...для вывода настроечных сигналов Н, и НИ, и контрольных сигналов Ти Тсоответственно.Процесс функционирования модуля разбивается на процессы настройки и вычисления. Процесс настройки представляет собой запись настроечной информации в формирователи настроечных сигналов. Каждый формирователь настроечных сигналов содержит тактируемую схему сравнения, выполненную на трех элементах И - НЕ.Пока сигналы на входах 31 и 32 равны нулю, сигналы на выходах 51 и 52 также равны нулю. При единичном сигнале на входе 29 элемент 39 сравнения проверяет соответствие единичных сигналов на входах-выходах триггера 37 и при его правильном срабатывании на выходе элемента 39 устанавливается единица.Настроечная информация подается в парафазном виде (Н,=ЙХ где 1 -...

Многофункциональный логический модуль

Загрузка...

Номер патента: 1336008

Опубликовано: 07.09.1987

Авторы: Амбарцумян, Белявский, Ивченков, Кузнецов, Потехин

МПК: G06F 11/30, G06F 7/00

Метки: логический, многофункциональный, модуль

...на входе (вход 63 для первого и вход 64 для второго элемента сравнения) равен нулю, сигнал на выходе (выход 59 для первого и выход 60 для второго элементов сравнения) также равен нулю. При единичном сигнале на синхровходе элемента сравнения проверяется соответствие единичных сигналов на входах-выходах триггера и при правильном срабатывании триггера на выходе этого элемента сравнения устанавливается единичный сигнал.Настроечная информация подается в парафазном виде (Н;= НХ;) на настроечные входы 29 - 34 (фиг. ) записывается с помощью сигналов Т и Т. По сигналу Т 1= 1 на входе 35 (Т= О) происходит запись информации в первые триггеры формирователей, При Т= 1 информация на настроечных входах 29 - 34 должна быть устойчивой, Через...

Устройство для вычисления булевых функций

Загрузка...

Номер патента: 1339545

Опубликовано: 23.09.1987

Авторы: Арсюков, Вавилов, Вальшонок, Митин, Сигалов

МПК: G06F 7/00

Метки: булевых, вычисления, функций

...опрашивается х 7 и осуществляется переход ккоманде К 8, так как х =О, Здесьопрашивается х, поскольку х =1,осуществляется переход к командеУ 11, по которой производится записьрезультата вычисления У, =0 по адресу 0 в группе триггеров 11, и одновременно опрашивается первый аргументфункции У - х так как х, =О, формируется код условного перехода к команде Р 18, по которой опрашиваетсяаргумент х, По условию х, =1, поэтоостальные информационные входы группытриггеров 4 поступают старшие разрядыкода условного перехода, Таким образом, на информационных входах группы5триггеров 4 формируется код условного перехода, который зависит от значения опрашиваемого аргумента и определяет, какую команду устройство выполнит на первом такте работы. 10После...

Операционное устройство с самоконтролем

Загрузка...

Номер патента: 1339546

Опубликовано: 23.09.1987

Автор: Смирнов

МПК: G05B 23/02, G06F 7/00

Метки: операционное, самоконтролем

...а именно;чем больше арифметических блоков контролируется, тем вьппе достоверность контроля всего 10 модуля 1.При организации параллельного функционирования рабочих арифметических блоков 8 входная информация . с первых информационных входов опе рационного устройства через соответствующие элементы И 4 (где К = 1, 2,3) и ИЛИ 7 поступает на входы арифметических блоков 8, с выходов которых информация через элемен.20 ты И 13и 16поступает на . входы соответствующих элементов И 28 и 29, и, поскольку с управляющего входа 6 подается "0", блокирующий элемент И 29, информация с выхода 25 элемента И 16, через элементы И 28и ИЛИ 31 выдается на первые информационные выходы операционного устройства. В этом случае в операционном устройстве может...

Универсальный логический модуль

Загрузка...

Номер патента: 1345187

Опубликовано: 15.10.1987

Авторы: Губка, Дергачев

МПК: G06F 7/00

Метки: логический, модуль, универсальный

...сигналы Ы, -и ап ь - Ып, Равные "1" (остальные равны "0"). Поскольку наборыи- являются противоположньми, то реализуемая на выходе 7 модуля функция принимает значение н 1" на (А+1)+(В+1) =К-1+1+,1-1+1=К наборах, иэ которых 7 противоположны, т.е. предложенное устройство решает поставленную задачу.П р и м е р . Пусть п=З, К=4, 2=1 (фиг. 4). Определяем значения А,В:А=К-1=4-1-1-=2 (двоичный код 10),В=Я=1 - 1=0 (двоичный код 00) .На входы 1 подаем двоичный код 10 (старшие разряды кода - на входы бло. ка 4, имеющие больший вес). На входы 2 подаем двоичный код 00. При этом на выходах 1-4 блока 4 формируется двоичное слово 1110, а на выходах 1-3 блока 5 Формируется слово 100. На информационные входы 1-8 мультиплексора 6 поступает...

Многофункциональный логический модуль

Загрузка...

Номер патента: 1348816

Опубликовано: 30.10.1987

Авторы: Новиков, Павлов

МПК: G06F 7/00

Метки: логический, многофункциональный, модуль

...Х Х ЧК Х Х ЧХ Х Х3 1 г 3 1 3 Третий логический блок 3 реам зует логическую функцию Г х х х чх х х чх х х чх, х Таблица является таблицей истинности Функций, реализуемых первым 1, вторым 2 и третьим 3 логическими блогде у - сигналы, снимаемые, соответственно, с первого 6, второго 7. третьего 8 элементов НЕРАВНОЗНАЧНОСТЬ,При отсутствии сигналов от блока 5 преобразования с выходов элементов НЕРАВНОЗНАЧНОСТЬ снимаются прямые значения сигналов логических блоков, поступающие на их первые входы, а при наличии сигналов, эквивалентных "1", - инверсные.Блок 5 преобразования (фиг. 3) предназначен для управления работой первого 6, второго 7 и третьего 8 элементов НЕРАВНОЗНАЧНОСТЬ в зависимости от поступающего входного воздей ствия и сигналов,...

Ячейка однородной трассирующей структуры

Загрузка...

Номер патента: 1361537

Опубликовано: 23.12.1987

Авторы: Капустян, Кильметов, Краснопольский, Лашевский, Мишкинюк, Носков

МПК: G06F 7/00

Метки: однородной, структуры, трассирующей, ячейка

...кратчайшейтраектории движения при управленииавтономным транспортным средством илиманипуляционным роботом,Целью изобретения является расширение функциональных возможностейячейки за счет реализации координатной выборки, самоблокировки и хранения информации.На чертеже приведена функциональная схема ячейки.Ячейка содержит элемент ИЛИ 1,элемент И 2, элемент ИЛИ 3, Б-триггер 4, элементы И 5 и 6, КЯ-триггер 7, элемент НЕ 8, элемент И 9,элемент ИЛИ 10, настроечные входы11 и 12, вход 13 сброса, входы 14 20координатной выборки, информационныевходы 15, тактовый вход 16 и выход17.Каждая ячейка однородной структуры соответствует либо определенномуучастку местности, по которой должендвигаться управляемый объект, либоопределенному положению...

Настраиваемый функциональный модуль

Загрузка...

Номер патента: 1361538

Опубликовано: 23.12.1987

Авторы: Аляев, Викентьев, Викентьева, Синегубов, Шалыто

МПК: G06F 7/00

Метки: модуль, настраиваемый, функциональный

...случае отождествляются с Я-, В-входами триггера соответственно. При такой настройке модуль будет работать как Яттриггер.Для того, чтобы модуль реализовал . ВЯ-триггер, .необходимо настроить его так, как для реализации В- или Е- или Я-триггера, полагая запрещенной одновременную подачу сигнала единицы на В- и Я-входы триггера. Из таблицы45 50 ного элемента ИЛИ, выход которого 55 10 15 20 25 30 35 40 видно, что при такой настройке многофункциональный модуль будет работатькак ВЯ-триггер.Для того, чтобы модуль реализовалРУ-триггер, необходимо на вход Х(см, табл.) подать сигнал "О", авход Х отождествить с В-входомтриггера, или на вход Хз подать сигнал "О", а вход Хотождествить сР-входом триггера. Входы Х и Хвданном случае отождествляются с...

Многофункциональный логический модуль

Загрузка...

Номер патента: 1361539

Опубликовано: 23.12.1987

Авторы: Аляев, Викентьев, Викентьева, Синегубов, Шалыто

МПК: G06F 7/00

Метки: логический, многофункциональный, модуль

...Производственно-полиграфическое предприятие, г. Ужгород, ул. Проектная, 4 1 13615Изобретение относится к вычислительной технике и предназначено дляреализации путем настройки любойбулевой формулы в базисе 1 , ч из/Этрех и менее букв,Цель изобретения - упрощение модуля.На чертеже дана функциональная схема многофункционального логическогомодуля.Модуль содержит информационныевходы 1-3, настроечные входы 4 и 5,элементы И 6-9, элементы ИЛИ 10-12,выход 13,15На выходе модуля реализуется функция Настройка Тип форму- Формула, Реа Ьлы лизуемая мо- дулем Из таблицы следует, что модуль реализует путем настройки все логические формулы из трех букв. Для того, 1 чтобы модуль реализовал все логические формулы из двух букв, достаточно например...

Ячейка однородной структуры

Загрузка...

Номер патента: 1363180

Опубликовано: 30.12.1987

Авторы: Варшавский, Маевский, Мараховский, Цирлин

МПК: G06F 7/00

Метки: однородной, структуры, ячейка

...32,2 этого блока.В результате на выходе элемента ИНЕ 40 появляется потенциал "0", который переводит КБ-триггер 39 блоканастройки 31 в единичное состояние.0-триггер 35 этого блока сохраняетпри этом нулевое состояние, так какна его информационном входе имеетсяпотенциал 0 с выхода элементаНЕ 36.Если счетчик 33 был установлен врезультате настройки в такое состояние, что на одном (или обоих) изего выходов имеется потенциалто в результате переключения 3.8 триггера 39 в единичное состояниепроизойдет срабатывание одного (илиобоих) из прожигаемых элементов И-НЕ41 или 42, в результате чего на выходе этого элемента появится потенциал11 10 , который из -з а необратимых изменений в структуре прожигаемо го элемента з афик сируется на нем независимо...

Многофункциональный модуль

Загрузка...

Номер патента: 1365073

Опубликовано: 07.01.1988

Авторы: Гриневич, Ментюк, Остроглазов, Семашко

МПК: G06F 7/00

Метки: многофункциональный, модуль

...н а в с е базовые молу Таблица 1 Реальная функция на выходеО х,х,х,Полученные логические значениявыходных сигналов на паре выходов27. и 7 . базового модуля 6, поступаютна соответствующую пару входов элемента ИЛИ 8, на остальные пары входовкоторого в этом случае поступают свыходов остальных базовых модулейсигналы, соответствующие лог. "О",Следовательно, с выхода модуля 9 снимается сигнал, логически соответствующий табл, 2,Таблица 2 Реальная функция на выходе 9 О О О х . 1О х1 х, ех.= 1 е е ли 6 обеспечивая тем самым их настройку на одну и ту же функцию,Пусть оказался возбужденным 5,-й выход дешифратора, Тогда элементы И всех базовых модулей, эа исключением базового модуля 6;, оказываются в закрытом состоянии, Следовательно, с их выходов...

Многофункциональный логический модуль

Загрузка...

Номер патента: 1367010

Опубликовано: 15.01.1988

Авторы: Викентьев, Викентьева, Иванов, Хлопкова

МПК: G06F 7/00

Метки: логический, многофункциональный, модуль

...модуля при настройках с З 0 номерами 2 и 3 при Х 1 = 1, а при настройках с номерами 5 и 9 при Х 1 = О, вместо логической константы 0 реализуется логическая функция Х 2 Х 2, кото. рая равна нулю при Х 2 = 0 и Х 2 = 1, равна нулю при Х 2 = 1 и Х 2 = О, одна 35 ко при переключении Х 2 из нуля в единицу из-за запаздывания изменения сиг. нала на выходе элемента НЕ по сравнеункция, реализуемая на выходе модуля У п/пХ 2 Х 2 1Х 1 Х 1 Х 1- (А + В) Д (В Й С),Сигналы на входах модуля123 10 2нию с его изменением на входе этогоэлемента некоторое время имеют местозначения сигналов Х 2 = 1 (уже переключился) и Х 2 = 1 (еще не переключился),и в течение этого времени значениемсигнала на выходе модуля являетсякратковременный сигнал...

Устройство для вычисления логических функций

Загрузка...

Номер патента: 1367011

Опубликовано: 15.01.1988

Авторы: Кашковский, Сорокин, Устинов

МПК: G06F 7/00

Метки: вычисления, логических, функций

...всоответствии с кодом 110 выдает еди-ницу 6-м разряде позиционного кода.Эта единица устанавливает триггер 10в единичное состояниеПри выполнении команды на К-м шаге через коммутатор 1 приходит логическая переменная с адресом 0000- вычисление первого произведения; 5 АБР 14 6 СМЕ 00 7 БТ 1 01 55 запись в управляющийрегистр промежуточного результата; Э 13670и инверсию результата единичными значениями логических переменных.П р и м е р 1, Вычислить логическую функцию Р = Х лХ лХ лЛХ5Программа вычисления будет выглядеть следующим образом:10 В 08;АБО 15;АБЭ 19;1 ОАБП и;ЯТ 1 08П р и м е р 2. Решить логическуюфункцию. У Х чХ чХ чЧХ.Вычислейие описывается следующейпрограммой:1 ОВ 10;10 В 171 ОВ 06 р10 В и;БТ 1 04.П р и м е р 3. Сложить по...

Многофункциональный логический модуль

Загрузка...

Номер патента: 1368872

Опубликовано: 23.01.1988

Авторы: Алексеева, Дергачев, Колесников, Чумаченко

МПК: G06F 7/00

Метки: логический, многофункциональный, модуль

...9 модуля исигнал "1" - на выходе 10) или инверсной (сигнал "1" при реализации функции на выходе 9 и сигнал "0" при реализации Функции на выходе 10). В процессе настройки модуля логическаяфункция, описывающая его работу, пос 8872 10 15 20 25 30 35 40 45 50 55 ле подстановки в выражение (1) соответствующих сигналов настройки вырождается в соответствующую Функцию оттрех переменных,Например, для реализации формулы вида Г=хх чх необходимо на входы 4 - 8 подать соответственно настроечные сигналы 0,1,0,0,1 и на выходе 9 модуля реализуется требуемая логическая формула.формула изобретения Многофункциональный логический модуль, содержащий три элемента НЕРАВНОЗНАЧНОСТЬ, четыре элемента И, элемент ИЛИ, причем первый, второй и третий информационные...

Устройство для вычисления булевых производных

Загрузка...

Номер патента: 1370651

Опубликовано: 30.01.1988

Авторы: Пащенко, Рябченко

МПК: G06F 7/00

Метки: булевых, вычисления, производных

...входымультиплексоров 3 , 3 , 3 , 3 по 1ступает кодовая комбийация 00, Врезультате величины Г(0,0), Г(0,1),Й(1,0), Г(1,1) передаются на выходы 3016 16 , 16 , 16 коммутатора 3.Сигналы с выходов 16 , 16 , 16,16 поступают на группу входов 19блока 8 вычислений, который формирует на выходах 21 и 21 величиныК(О,О) К(0,1) и"К(1,0) К(1,1) соответственноСигналы с выхо 21 и 21 блока 8 вычислений аются на входы27 и 27 2 коммута а 4С выходов 40сдвиговых регистров 6 и 7 через входы 22 и 22 на адресные входы муль 1 2типлексоров 4, 4, 4, 4 поступаютсигналы Ь = 1, Ь = 1. Благодаряэтому информация с четвертых информа 4ционных входов мультиплексоров 41,4, 4 З, 4 передается на их выходы.В результате на выходах 23, 232,233, 23 коммутатора 4...

Устройство для вычисления булевых функций

Загрузка...

Номер патента: 1372319

Опубликовано: 07.02.1988

Авторы: Андерсон, Катков, Хохлов

МПК: G06F 7/00

Метки: булевых, вычисления, функций

...скобкой. Поэтому правило для отыскания последнего члена дизъюнкции можнонсе открывающие скбки скомпецсиронаньзакрьн 1 шими знак дизъюнкции "+" ягяется указанием нд окончаниеКО ЪЬ 1 КИИ.Тогда правило для отыскания по следнего члена кнъюцкции можно практовать так; по ходу вычисления подсчитывается количество открывающих и закрынающих скобок, причем закрынаюцие скобки считдк 1 тся лишь тгда, когда имее тся хотя бьодна открывающая скобка. Егли разность между числом открьндн 1 щих и закрывающих скобок равна нулю, то наиболее близкий по ходу 5 вычисления знак дизъюкии + указывает цд окончдие конъюнкции.Устройство работает следующим образом,В начале вычислений счетчик 2 ус в 20 тднднлиндетгя н сстояние 0 , а11 11 триггер 3 - н...

Ячейка однородной среды

Загрузка...

Номер патента: 1372322

Опубликовано: 07.02.1988

Авторы: Волченская, Егоров, Князьков, Раевский

МПК: G06F 7/00

Метки: однородной, среды, ячейка

...вектор подается в обратномкоде на входы 3 ячеек верхней границы однородной структуры, и входных каналов подключаются поразряднок входам 4 ячеек верхней границы. Навходы 2 и 5 всех ячеек левой границыподаются соответственно граничныесигналы г=1 и ч = О. При этом втех столбцах, где управляющий вектор 55содержит "О", х=1. Значит, в столбцах не может быть выделенных ячеек.Остальнь:е столбцы ведут себя следующим образом. Пусть в управляющемвекторе, единицы расположены на 1, -й, 1372322(1 ) (2 ) (3 ) 45 (4 ) (5" ) ХЧ 21 а; ч ч гху; ч гаС=г2 Таким образом, настройка ячеек однородной структуры на выполнение функций (1 ) - (5 ) обеспечивает возможность записи в триггеры этих ячеекинформации, поступающей н них повходу 2, и одновременно с...

Многофункциональный логический модуль

Загрузка...

Номер патента: 1377850

Опубликовано: 28.02.1988

Автор: Черепов

МПК: G06F 7/00

Метки: логический, многофункциональный, модуль

...именее букв.Цель изобретения - упрощение модуля,На чертеже представлена схема многофункционального логического модуля. 1 О Работа модуля при различных режимах настройки для реализации всех десяти бесповторнмх логических формул из четырех букв поясняется таблицей.Таким образом, предложенный модуль 2 О путем соответствующей настройки обеспечивает реализацию всех типов бесповторных Формул от четырех букв. Многофункциональный логический модуль, содержащий четыре элемента ИЛИ, три элемента И и элемент РАВНОЗНАЧНОСТЬ, причем первый и второй информационные входы модуля соединены с первым и вторым входами первого элемента И, третий вход которого соединен с выходом первого элемента ИЛИ, выход первого элемента И соединен с первым входом второго...

Программируемая логическая матрица

Загрузка...

Номер патента: 1381481

Опубликовано: 15.03.1988

Авторы: Поздняков, Поясков, Шипилов

МПК: G06F 7/00

Метки: логическая, матрица, программируемая

...блок 9 контроля. Если нет ошибки, то на выходе блока 9 контроля и на выходе 32 бло 1381481ка 16 управления устанавливаются сигналы отсутствия ошибки. При этом сигналы на выходах 29-31 блока 16 управления не меняются. По очередному синхроимпульсу 1-е выходное слово принимается с выходов 23 матрицы 11 в регистр 18, а содержимое регистра 15 циклически сдвигается на один разряд, В следующем такте производит ся опрос (3+1)-го входа матрицы 11 и т.д, Самопроверка матрицы 11 занимает ш тактов. С началом (ш+1)-го такта происходит пересылка единицы из младшего разряда регистра 15 через мультиплексор 19 в старший разряд регистра 15 и цикл самопроверки матрицы 11 повторяется заново.Если в текущем такте ускоренной самопроверки матриц 10 и 11 любым...

Ячейка одномерной однородной вычислительной среды

Загрузка...

Номер патента: 1381482

Опубликовано: 15.03.1988

Авторы: Александров, Герасимов, Цыганов

МПК: G06F 11/25, G06F 7/00

Метки: вычислительной, одномерной, однородной, среды, ячейка

...ется сигнал логического "0", а на выходах элементов 3,4,19,23, 31-36, 38, 40 и 42 - сигнал "1".Формула изобретенияЯчейка одномерной однородной вычислительной среды по авт.св. У 1173406, о т л и ч а ю щ а яс я тем, что, с целью повышения достоверности вычислений, в нее допол 35 нительно введены шесть элементов И, пять элементов ИЛИ, третий элемент ЗАПРЕТ, третий элемент ИЛИ-НЕ, два элемента НЕ, причем первый вход ячей 40 ки соединен с входом первого элемента НЕ, выход которого соединен с первыми входами семнадцатого и восемнадцатого элементов И, выходы которых соединены с первым и вторым входами третьего элемента ИЛИ-НЕ, третий входкоторого соединен с выходом девятн,.:., -цатого элемента И, первый вход кото.рого соединен с вторым входом...

Пороговый логический элемент

Загрузка...

Номер патента: 1383331

Опубликовано: 23.03.1988

Авторы: Макаров, Назаров, Поляков

МПК: G06F 7/00

Метки: логический, пороговый, элемент

...двоичных кодов весовых коэффициентов ось оз. озНабор значений весовых коэффициентов осуществляется известными методами, например, путем прожига соответствующих вентилей на позициях, где требуется нулевое значение разряда двоичного кода и оставление вентилей, где. необходимы единичные значения. После подачи входного набора Х= х ы ххна информационные входы элемента с генератора 1 тактовых импульсов на вход распределителя 2 импульсов начинакт поступать импульсы с частотой Ь., Распределитель 2 импульсов поочередно подает единичные значения на первые входы элементов И 3, на вторые входы которых подан двоичный код входного набора Х. Если х;= 1 (=1п), то на выходе -го элемента И 3 с приходом единицы с распределителя импульсов 2 появляется...